JPH0443997Y2 - - Google Patents

Info

Publication number
JPH0443997Y2
JPH0443997Y2 JP754689U JP754689U JPH0443997Y2 JP H0443997 Y2 JPH0443997 Y2 JP H0443997Y2 JP 754689 U JP754689 U JP 754689U JP 754689 U JP754689 U JP 754689U JP H0443997 Y2 JPH0443997 Y2 JP H0443997Y2
Authority
JP
Japan
Prior art keywords
resistor
level
potential
series
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP754689U
Other languages
English (en)
Other versions
JPH0298497U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP754689U priority Critical patent/JPH0443997Y2/ja
Publication of JPH0298497U publication Critical patent/JPH0298497U/ja
Application granted granted Critical
Publication of JPH0443997Y2 publication Critical patent/JPH0443997Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 産業上の利用分野 本考案は照明負荷の調光レベルを設定して、た
とえばメモリなどにストアするための装置に関す
る。
従来の技術 典型的な先行技術は、第5図に示されている。
複数の照明負荷L1〜Lnは、駆動回路DR1〜
DRnによつて位相制御されて電力付勢され、調
光レベルに対応した明るさで照明を行う。この調
光レベルを設定するために、各照明負荷L1〜
Lnの各チヤネルCH1〜CHn毎に、可変抵抗器で
あるレベル設定器R1〜Rnが設けられる。この
可変抵抗器R1〜Rnからの出力は、スイツチS
1〜Snを介してライン1からアナログ/デジタ
ル変換回路2に与えられてデジタル値に変換さ
れ、マイクロコンピユータなどによつて実現され
る処理回路3に与えられる。制御回路4は、スイ
ツチS1〜Snのうちの1つを導通するように順
次的にこれらのスイツチS1〜Snを制御する。
こうして、たとえばレベル設定器R1において設
定された調光レベルを表わす信号はスイツチS1
〜Snのうちの1つのスイツチS1が導通してい
るとき、ライン1を介してアナログ/デジタル変
換回路2に与えられてデジタル値に変換され、処
理回路3に設けられているメモリにストアされ
る。この処理回路3にストアされている内容に基
づいて、駆動回路DR1が照明負荷L1を駆動
し、レベル設定器R1で設定されて調光レベルで
照明負荷L1が調光制御される。
このような第5図に示される先行技術では、た
とえばスイツチS1が導通している状態からスイ
ツチS2が導通する状態に切換えるときにおい
て、レベル設定器R1において設定されて値は残
余のレベル設定器R2において設定されている値
とが干渉するという問題がある。
この問題を解決する他の先行技術は第6図に示
されており、対応する部分には同一の参照符を付
す。レベル設定器R1〜Rnには、直列にトラン
ジスタQ1〜Qnが設けられており制御回路4に
よつてこれらのトランジスタQ1〜Qnのうちの
1つが順次的に導通される。レベル設定器R1〜
Rnの相互の干渉を防ぐために、それらの操作片
の出力には直列にダイオードD1〜Dnが接続さ
れ、これらのダイオードD1〜Dnのカソードは
ライン5に共通に接続される。ライン5は抵抗R
05に接続されてプルダウンされ、演算増幅器を
有するインピーダンス変換回路6を経て、アナロ
グ/デジタル変換回路2に与えられてデジタル値
に変換され、そのデジタル値は処理回路3に与え
られる。
考案が解決すべき課題 このような第6図に示される第1の問題は、応
答性が悪いということである。ダイオードD1〜
Dnは静電容量を有しており、またライン5は浮
遊静電容量を有している。この静電容量に起因し
て、第7図1のようにトランジスタQ1,Q2、
……が順次的に導通されるとき、レベル設定器R
1,R2、……からライン5を介してインピーダ
ンス変換回路6に与えられる信号は第7図2で示
されるように、参照符8で示す部分で歪み、すな
わち、なまりを生じる。これによつて応答速度が
低下する。このような応答速度を向上するには、
前述のようにプルダウン抵抗R05を設け、この
抵抗R05の抵抗値を小さくして、静電容量の充
放電速度を向上すればよいけれども、そのように
すると、次の第2の問題が生じる。
第6図に示される第2の問題は、抵抗R05に
よつて、レベル設定器R1のダイオードD1が接
続されている操作片の変位量に対応してインピー
ダンス変換回路6に与えられる電圧が直線性を持
たずに、第8図で示されるように、特性が悪くな
ることである。このプルダウン抵抗R05の抵抗
値が小さくなると、ライン1,2で示される
特性となつてしまい、希望する直線の特性3を
得ることができない。ライン5の有している抵抗
分もまたこのような非直線性特性を助長する。
本考案の目的は、応答速度を向上し、しかもレ
ベル設定器からの出力の操作変位量と調光レベル
との直線性のある特性を有する調光レベル設定装
置を提供することである。
課題を解決するための手段 本考案は、照明負荷と、 照明負荷毎に設けられ、順次的に導通されるス
イツチング手段と、 照明負荷に個別的に対応して設けられ、第1電
位と第2電位との間の出力である調光レベルを設
定するレベル設定器と、 ダイオードと第1抵抗とが直列に接続される直
列回路であつて、一端部がレベル設定器の出力に
直列にそれぞれ接続され、他端部は共通に接続さ
れる、そのような直列回路と、 直列回路の前記他端部と前記第1電位または前
記第2電位との間に接続され、第1抵抗よりも小
さい抵抗値を有する第2抵抗と、 第1抵抗と第2抵抗との接続点の第2抵抗の近
傍での電位を読取る手段とを含むことを特徴とす
る調光レベル設定装置である。
作 用 本考案に従えば、レベル設定器の出力に、ダイ
オードと第1抵抗とから成る直列回路が直列に接
続され、この直列回路の出力側の端部には第2抵
抗が並列に接続され、この第2抵抗は第1抵抗よ
りも小さい抵抗値を有し、第2抵抗の近傍で電位
を読取る。前記第2抵抗の抵抗値を小さく設定す
ることによつて、ダイオードの静電容量および前
記直列回路と第2抵抗との間の導線ラインの静電
容量の充放電速度を早めて、応答速度の向上を図
ることができる。
第1抵抗の抵抗値を大きく設定することによつ
て、レベル設定器の設定操作変位量と読取り手段
によつて読取られる電位との直線性の特性を達成
することができる。第1抵抗は、レベル設定器の
近傍に設けて、第2抵抗による低インピーダンス
領域を長くし、応答速度を一層向上することがで
きる。
実施例 第1図は本考案の一実施例のブロツク図であ
る。複数の照明負荷L1〜Lnは、駆動回路DR1
〜DRnによつて位相制御されて電力付勢され、
レベル設定器R21〜R2nによつて設定された
調光レベルに対応する明るさで点灯される。
レベル設定器R21は可変抵抗器であり、抵抗
体10の一端部11と他端部12との間にわたつ
て操作片13が摺接して手動変位され、前記一端
部11と前記他端部12との間において抵抗体1
0の抵抗値は直線的に変化するように構成され
る。その他のレベル設定器R22〜R2nもまた
同様に構成される。レベル設定器R21〜R2n
は照明負荷L1〜LnのチヤネルCH1〜CHnに個
別的に対応して設けられる。これらのレベル設定
器21〜R2nには直列に、スイツチングトラン
ジスタQ1〜Qnが接続されており、これらのス
イツチングトランジスタQ1〜Qnは制御回路1
5によつて、それらのうちの1つだけが順次的に
導通するように制御される。スイツチングトラン
ジスタQ1〜Qnはライン16に接続されて第1
電位Vccが印加される。レベル設定器R21〜R
2nは第2電位である接地される。
レベル設定器R21の操作片13には、ダイオ
ードD1と第一抵抗R1とから成る直列回路17
が接続される。その他のレベル設定器R22〜R
2nに関しても同様に、ダイオードD2〜Dnと
第1抵抗R2〜Rnが接続される。直列回路17
は導線ライン18に接続される。このライン18
は、第2抵抗であるプルダウン抵抗R01に並列
に接続されており、この抵抗R01は接地電位に
接続される。また同様にして抵抗R2〜Rnもラ
イン18に共通に接続されている。ライン18と
抵抗R01との接続点19の近傍には、読取り手
段の一部を構成するインピーダンス変換回路20
が接続される。このインピーダンス変換回路20
は、演算増幅回路21と、その入力端子に接続さ
れる抵抗R03と、帰還ループに接続される抵抗
R04とを有する。インピーダンス変換回路20
の出力は、アナログ/デジタル変換回路21に与
えられてデジタル値に変換され、マイクロコンピ
ユータなどによつて実現される処理回路23に入
力され、そこに備えられるメモリにストアされ
る。第1抵抗R21〜R2nの抵抗値は等しく、
この抵抗値は、インピーダンス変換回路20の抵
抗R04に等しく設定される。また抵抗R01の
抵抗値はインピーダンス変換回路20の抵抗R0
3の抵抗値に等しく設定される。これによつてイ
ンピーダンス変換回路20は接続点19から与え
られる電圧の直線性を保つた出力を導出する。
第2図を参照して動作を説明する。処理回路2
3は制御回路15を動作させて、第2図1で示す
ようにトランジスタQ1〜Qnを1つずつ順次的
に導通させる。これによつてチヤネルCH1〜
CHnのレベル設定器R21〜R2nの調光レベ
ルを表わす信号がライン18に導出される。接続
点19において得られる各チヤネルCH1〜CHn
毎の調光レベルを表わす信号は第2図2で示され
ているとおりであり、処理回路23は、第2図3
の矢印で示す時刻で、各チヤネル毎の調光レベル
を表わす信号を読取つてメモリにストアする。こ
れによつて処理回路23のストア内容に基づい
て、駆動回路DR1〜DRnは前述のように照明負
荷L1〜Lnを電力付勢して、調光レベルに対応
した明るさを得ることができる。
ダイオードD1〜Dnは、各チヤネルCH1〜
CHn毎のレベル設定器R21〜R2nの相互の
干渉を防ぐ働きをする。これらのダイオードD1
〜Dnの静電容量、およびライン18、さらには
そのライン18と抵抗R1〜Rnとの間のライン
の静電容量すなわち浮遊容量に起因した応答速度
の低下は、ライン18をプルダウンしている第2
抵抗R01の抵抗値を第1抵抗R1〜Rnの抵抗
値よりも小さく設定することによつて達成され
る。
しかもレベル設定器R21〜R2nの近傍に設
けられている第1抵抗R1〜Rnの抵抗値を、第
2抵抗R01の抵抗値に比べて大きく設定するこ
とによつて、その第2抵抗R01、ならびにライ
ン18およびそのライン18と抵抗R1〜Rnに
接続されているラインの抵抗分に起因して、レベ
ル設定器R21〜R2nの操作片13の変位量に
対応して接続点19において得られる調光レベル
を表わす電圧との直線性のよい特性を得ることが
できる。すなわちたとえば、レベル設定器R21
において抵抗体10の一端部11と他端部12と
の間で操作片13の変位量に対応して、一直線状
に変化する電圧を接続点19において得ることが
可能になる。
第3図は、本考案の他の実施例の電気回路図で
ある。この実施例は、前述の実施例に類似するけ
れども、注目すべきは、各レベル設定器R21〜
R2nに接続されている直列回路のダイオードD
1〜Dnと第1抵抗R1〜Rnとの接続の順番を、
第1図の実施例とは逆にしてある。このような実
施例によつてもまた、前述の第1図の実施例と同
様な効果を達成することができる。
第4図は本考案のさらに他の実施例の電気回路
図である。この実施例では、レベル設定器R21
〜R2nの接地電位側にスイツチングトランジス
タQ1〜Qnを介在しており、この構成は、第1
図〜第3図の実施例においてトランジスタQ1〜
Qnを電位Vcc側に設けた構成とは逆になつてい
る。ライン8aには、接続点19においてプルア
ツプ抵抗R011が接続され、インピーダンス変
換回路21には、抵抗R031,R041が演算
増幅回路21に関連して接続される。その他の構
成は前述の実施例に類似し、対応する部分には同
一の参照符を付す。第1抵抗R1〜Rnと抵抗R
041との抵抗値は等しく、また第2抵抗R01
1と抵抗R031との抵抗値はそれぞれ等しい。
また第1抵抗R1〜Rnの抵抗値に比べて、第2
抵抗R011の抵抗値は小さく選ばれる。
第1図〜第3図の実施例において、レベル設定
器R21の抵抗体10の抵抗値を、同一の参照符
R21で表わし、第1抵抗R1の抵抗値を同一の
参照符R1で表わし、第2抵抗R01の抵抗値を
同一の参照符R01で表わすとき、 R21<<R1+R01 …(1) に設定することによつて、レベル設定器R21の
特性を悪化させることを防ぐことができる。この
ことは残余のレベル設定器R22〜R2nに関し
ても同様であり、また第4図の実施例に関しても
同様である。
考案の効果 以上のように本考案によれば、レベル設定器の
操作変位量と調光レベルとの直線性のある特性を
達成することができるとともに、ダイオードおよ
び導線ラインの静電容量に起因した応答速度の低
下を防ぐことができ、応答性の良好な調光レベル
設定装置を実現することが可能になる。
【図面の簡単な説明】
第1図は本考案の一実施例の電気回路図、第2
図は第1図に示される実施例の動作を説明するた
めの図、第3図は本考案の他の実施例の電気回路
図、第4図は本考案のさらに他の実施例の電気回
路図、第5図は先行技術の電気回路図、第6図は
他の先行技術の電気回路図、第7図は第6図に示
される先行技術の動作を説明するための図、第8
図は第6図に示される先行技術の特性を示す図で
ある。 L1〜Ln……照明負荷、DR1〜DRn……駆動
回路、R21〜R2n……レベル設定器、Q1〜
Qn……スイツチングトランジスタ、D1〜Dn…
…ダイオード、R1〜Rn……第1抵抗、R01,
R011……第2抵抗、18,18a……導体ラ
イン、17……直列回路。

Claims (1)

  1. 【実用新案登録請求の範囲】 照明負荷と、 照明負荷毎に設けられ、順次的に導通されるス
    イツチング手段と、 照明負荷に個別的に対応して設けられ、第1電
    位と第2電位との間の出力である調光レベルを設
    定するレベル設定器と、 ダイオードと第1抵抗とが直列に接続される直
    列回路であつて、一端部がレベル設定器の出力に
    直列にそれぞれ接続され、他端部は共通に接続さ
    れる、そのような直列回路と、 直列回路の前記他端部と前記第1電位または前
    記第2電位との間に接続され、第1抵抗よりも小
    さい抵抗値を有する第2抵抗と、 第1抵抗と第2抵抗との接続点の第2抵抗の近
    傍での電位を読取る手段とを含むことを特徴とす
    る調光レベル設定装置。
JP754689U 1989-01-25 1989-01-25 Expired JPH0443997Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP754689U JPH0443997Y2 (ja) 1989-01-25 1989-01-25

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP754689U JPH0443997Y2 (ja) 1989-01-25 1989-01-25

Publications (2)

Publication Number Publication Date
JPH0298497U JPH0298497U (ja) 1990-08-06
JPH0443997Y2 true JPH0443997Y2 (ja) 1992-10-16

Family

ID=31212642

Family Applications (1)

Application Number Title Priority Date Filing Date
JP754689U Expired JPH0443997Y2 (ja) 1989-01-25 1989-01-25

Country Status (1)

Country Link
JP (1) JPH0443997Y2 (ja)

Also Published As

Publication number Publication date
JPH0298497U (ja) 1990-08-06

Similar Documents

Publication Publication Date Title
EP0772292B1 (en) RF power amplifiers
US20030206075A1 (en) Method to find a value within a range using weighted subranges
US5612696A (en) Digital-to-analog converter of current segmentation
JPH0443997Y2 (ja)
AU6681898A (en) Voltage divider providing switchable resolution
US4920344A (en) Digitally compensated multiplying digital to analog converter
JPH0443998Y2 (ja)
US6455952B1 (en) Adjustment circuit for voltage division
JPH07254830A (ja) 電子ボリューム回路
US3624530A (en) Electronically controlled variable resistance device
US4423357A (en) Switchable precision current source
JPH0443996Y2 (ja)
JP2615890B2 (ja) 制御機器の入力装置
KR920004990B1 (ko) 조광기의 아날로그 입력 보상방식
JP2585237B2 (ja) 調光装置
JPH02206908A (ja) オペアンプ回路
JPH02195693A (ja) 調光装置
SU1598112A1 (ru) Дифференциальный усилитель
KR920002952B1 (ko) 아날로그 이득 조정기
SU592007A1 (ru) Устройство дл автоматической регулировки усилени
JPH05102818A (ja) デジタル回路の出力段
JPS54111258A (en) Automatic gain controller
KR910004787Y1 (ko) 모우드 변환시 과도 현상 방지회로
KR0112073Y1 (ko) 오픈 콜렉터 구동회로
US5977900A (en) D/A converter