JPH044478A - 画像処理装置 - Google Patents
画像処理装置Info
- Publication number
- JPH044478A JPH044478A JP2105439A JP10543990A JPH044478A JP H044478 A JPH044478 A JP H044478A JP 2105439 A JP2105439 A JP 2105439A JP 10543990 A JP10543990 A JP 10543990A JP H044478 A JPH044478 A JP H044478A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- digital
- image sensor
- converted
- line image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 16
- 238000006243 chemical reaction Methods 0.000 description 6
- 230000035945 sensitivity Effects 0.000 description 5
- 229920006395 saturated elastomer Polymers 0.000 description 3
- 230000006870 function Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
Landscapes
- Length Measuring Devices By Optical Means (AREA)
- Image Input (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
この発明はCCDラインイメージセンサの出力信号をア
ナログ−デジタル(A/D)変換して処理する画像処理
装置に関し、特にシェープインク補正を行う装置に関す
るものである。
ナログ−デジタル(A/D)変換して処理する画像処理
装置に関し、特にシェープインク補正を行う装置に関す
るものである。
[従来の技術]
第6図は従来の画像処理装置の主要部の概略構成を示す
ブロック図である。
ブロック図である。
第6図において、クロック発生回路2により、CCDラ
インイメージセンサ1を駆動させて出力信号を得る。こ
のときCCDラインイメージセンサ1の視野内にはどん
な物体も投影されてなく、かつ出力信号は飽和しないも
のとする。
インイメージセンサ1を駆動させて出力信号を得る。こ
のときCCDラインイメージセンサ1の視野内にはどん
な物体も投影されてなく、かつ出力信号は飽和しないも
のとする。
そこて、CCDラインイメージセンサ1の出力信号なA
/D変換器3によって、1画素毎にA/D変換する。こ
のA/D変換した1画素毎のデジタル信号をアドレスカ
ウンタ5によってメモリであるラムテーブル4に書込む
。このようにして、最初の1ライン分のデータをラムテ
ーブル4に書込んで記憶させる。この記憶されたラムチ
ーツル4のデータは、次に出力されるCCDラインイメ
ージセンサlの出力信号と同期して1画素毎に読出され
て積算器6へ入力される。従って、CCDラインイメー
ジセンサの出力信号を積算器6のA入力端子へ、ラムテ
ーブル4のデータをB入力端子へ各々入力させる。
/D変換器3によって、1画素毎にA/D変換する。こ
のA/D変換した1画素毎のデジタル信号をアドレスカ
ウンタ5によってメモリであるラムテーブル4に書込む
。このようにして、最初の1ライン分のデータをラムテ
ーブル4に書込んで記憶させる。この記憶されたラムチ
ーツル4のデータは、次に出力されるCCDラインイメ
ージセンサlの出力信号と同期して1画素毎に読出され
て積算器6へ入力される。従って、CCDラインイメー
ジセンサの出力信号を積算器6のA入力端子へ、ラムテ
ーブル4のデータをB入力端子へ各々入力させる。
次に積算器6によって、AXBの演算を行い、光量ムラ
、感度ムラを補正する。
、感度ムラを補正する。
[発明か解決しようとする課題]
上記のような従来の装置においては、光量ムラ、感度ム
ラ等のシェープインクを補正するために、デジタルの積
算器を構築しなければならず、積算器の構成かアナログ
の積算器に比して複雑てあり、その上、回路全体の部品
点数か多いという問題かある。
ラ等のシェープインクを補正するために、デジタルの積
算器を構築しなければならず、積算器の構成かアナログ
の積算器に比して複雑てあり、その上、回路全体の部品
点数か多いという問題かある。
また、デジタル積算器を用いるために、信号が暗い(レ
ベルか低い)場合には不正確になるという問題がある。
ベルか低い)場合には不正確になるという問題がある。
この発明はかかる課題を解決するためになされたものて
、簡単な構成の装置によって、シェーディングの補正さ
れた正確な信号を得ることのてきる画像処理装置を提供
することを目的とする。
、簡単な構成の装置によって、シェーディングの補正さ
れた正確な信号を得ることのてきる画像処理装置を提供
することを目的とする。
[課題を解決するための手段]
上記の目的を達成するために、この発明の画像処理装置
は、請求項(1)においては、CCDラインイメージセ
ンサの出力信号をアナログ−デジタル変換器によりデジ
タル信号に変換し、この変換されたデジタル信号を処理
する画像処理装置において、前記デジタル信号のうちC
CDラインイメージセンサの最初の1ライン分の信号を
メモリに記憶させ、この記憶された信号をデジタル−ア
ナログ変換器により変換し、この変換されたアナログ信
号を前記アナログ−デジタル変換器の基準信号とし、さ
らに、CCDラインイメージセンサの次のライン以後の
信号を前記基準信号に基づいてアナログ−デジタル変換
して、デジタル信号を得るものであり、また、請求項(
2)においては、CCDラインイメージセンサの1ライ
ン分の信号と、CCDラインイメージセンサの出力信号
をアナログ−デジタル変換器によりデジタル信号に変換
し、この変換されたデジタル信号を処理する画像処理装
置において、前記デジタル信号のうちCCDラインイメ
ージセンサの最初の1ライン分の信号をメモリに記憶さ
せ、この記憶された信号をデジタル−アナログ変換器に
より変換し、この変換されたアナログ信号とCCDライ
ンイメージセンサの次のライン以後の信号とを積算器に
入力して積算し、この積算器の出力をデジタル信号に変
換するものである。
は、請求項(1)においては、CCDラインイメージセ
ンサの出力信号をアナログ−デジタル変換器によりデジ
タル信号に変換し、この変換されたデジタル信号を処理
する画像処理装置において、前記デジタル信号のうちC
CDラインイメージセンサの最初の1ライン分の信号を
メモリに記憶させ、この記憶された信号をデジタル−ア
ナログ変換器により変換し、この変換されたアナログ信
号を前記アナログ−デジタル変換器の基準信号とし、さ
らに、CCDラインイメージセンサの次のライン以後の
信号を前記基準信号に基づいてアナログ−デジタル変換
して、デジタル信号を得るものであり、また、請求項(
2)においては、CCDラインイメージセンサの1ライ
ン分の信号と、CCDラインイメージセンサの出力信号
をアナログ−デジタル変換器によりデジタル信号に変換
し、この変換されたデジタル信号を処理する画像処理装
置において、前記デジタル信号のうちCCDラインイメ
ージセンサの最初の1ライン分の信号をメモリに記憶さ
せ、この記憶された信号をデジタル−アナログ変換器に
より変換し、この変換されたアナログ信号とCCDライ
ンイメージセンサの次のライン以後の信号とを積算器に
入力して積算し、この積算器の出力をデジタル信号に変
換するものである。
[作用]
上記の各発明によって、装置が小型になり、暗い信号で
も正確に処理することかてきる。
も正確に処理することかてきる。
[実施例]
以下に図面を用いてこの発明の実施例について説明する
。
。
第1図はこの発明における画像処理装置の一実施例の主
要部の概略構成を示すブロック図である。
要部の概略構成を示すブロック図である。
第1図においては、クロック発生回路2により、CCD
ラインイメージセンサlを駆動させて出力信号を得る。
ラインイメージセンサlを駆動させて出力信号を得る。
このとき、CCDラインイメージセンサの視野内には何
も物体が投影されてなく、かつ、出力信号は飽和しない
ものとすると、第3図に示すような出力信号となる。
も物体が投影されてなく、かつ、出力信号は飽和しない
ものとすると、第3図に示すような出力信号となる。
このCCDラインイメージセンサlの出力信号を1画素
毎にA/D変換器7によってA/D変換する。A/D変
換した1画素毎のデジタル信号をアドレスカウンタ5に
よってラムテーブル4に書込む。このようにしてCCD
ラインイメージセンサlの1ライン分のデータをラムテ
ーブル4に書込んで記憶させる。この際、ラムテーブル
4に記憶された信号は光量ムラ、感度ムラのある信号で
ある。
毎にA/D変換器7によってA/D変換する。A/D変
換した1画素毎のデジタル信号をアドレスカウンタ5に
よってラムテーブル4に書込む。このようにしてCCD
ラインイメージセンサlの1ライン分のデータをラムテ
ーブル4に書込んで記憶させる。この際、ラムテーブル
4に記憶された信号は光量ムラ、感度ムラのある信号で
ある。
そして、次に出力されるCCDラインイメージセンサl
の出力信号(第4図(b))と同期して前記ラムチーフ
ル4に記憶されているデータを1画素毎にアドレスカウ
ンタ5によって読出し、その読出したデータをデジタル
ーアナロダ(D/A)変換器8によってD/A変換して
(第4図(a))、A/D変換器7のリファレンス入力
端子(Vref)に入力する。
の出力信号(第4図(b))と同期して前記ラムチーフ
ル4に記憶されているデータを1画素毎にアドレスカウ
ンタ5によって読出し、その読出したデータをデジタル
ーアナロダ(D/A)変換器8によってD/A変換して
(第4図(a))、A/D変換器7のリファレンス入力
端子(Vref)に入力する。
A/D変換器7ては、ラムテーブル4から読出され、D
/A変換された信号を基準信号として、この基準信号に
基づいてCCDラインイメージセンサlの2ライン以後
の出力信号をデジタル信号に変換する。
/A変換された信号を基準信号として、この基準信号に
基づいてCCDラインイメージセンサlの2ライン以後
の出力信号をデジタル信号に変換する。
このようにすることにより、A/D変換時にCCDライ
ンイメージセンサlの出力信号に対して1画素毎に重み
をかけることになり、光量ムラや、CCDの感度ムラの
ない、A/D変換されたデータが第4図(C)に示すよ
うな整形された波形となって得られる。
ンイメージセンサlの出力信号に対して1画素毎に重み
をかけることになり、光量ムラや、CCDの感度ムラの
ない、A/D変換されたデータが第4図(C)に示すよ
うな整形された波形となって得られる。
以上の第1図の動作をタイミンクチャートを用いて説明
したのか第2図であり、第2図(a)はCCDラインイ
メージセンサ1の出力信号なA/D変換した波形図てあ
り、同図(b)は同図(a)におけるCCDラインイメ
ージセンサ1に何も投影されていない時の最初の1ライ
ン分の信号をラムテーブル4に書込んだデータの波形図
てあり、また、同図(C)はラムテーブル4から出力(
読出)されるデータを示した波形図である。
したのか第2図であり、第2図(a)はCCDラインイ
メージセンサ1の出力信号なA/D変換した波形図てあ
り、同図(b)は同図(a)におけるCCDラインイメ
ージセンサ1に何も投影されていない時の最初の1ライ
ン分の信号をラムテーブル4に書込んだデータの波形図
てあり、また、同図(C)はラムテーブル4から出力(
読出)されるデータを示した波形図である。
また、第5図は、この発明の他の実施例の主要部の概略
構成を示すブロック図である。
構成を示すブロック図である。
前記実施例ては、A/D変換器のVref入力端子にラ
ムテーブルのデータをデジタル変換して入力したものを
用いていたか、第5図の実施例てはA/D変換を行う前
にアナログの積算器を用いてCCDラインイメージセン
サの出力とラムテーブルのデータとを積算して後、A/
D変換器に入力するものである。
ムテーブルのデータをデジタル変換して入力したものを
用いていたか、第5図の実施例てはA/D変換を行う前
にアナログの積算器を用いてCCDラインイメージセン
サの出力とラムテーブルのデータとを積算して後、A/
D変換器に入力するものである。
以下、第5図を用いてこの実施例の動作を説明する。
第5図において、クロック発生回路2によりCCDライ
ンイメージセンサ−を駆動させて出力信号を得る。この
とき、CCDラインイメージセンサ−の視野内には何も
物体が投影されてなく、かつ、出力信号は飽和しないも
のとする。
ンイメージセンサ−を駆動させて出力信号を得る。この
とき、CCDラインイメージセンサ−の視野内には何も
物体が投影されてなく、かつ、出力信号は飽和しないも
のとする。
CCDラインイメージセンサ−の出力信号なアナログの
積算器9のへ入力端子に入力する。このとき、B入力端
子には1が入力されている。
積算器9のへ入力端子に入力する。このとき、B入力端
子には1が入力されている。
積算器9のAXBの出力をA/D変換器3によってCC
Dラインイメージセンサの1画素毎にA/D変換する。
Dラインイメージセンサの1画素毎にA/D変換する。
このA/D変換した1画素毎のデジタル信号をアドレス
カウンタ5によってラムテーブル4に書込む。このよう
にしてCCDラインイメージセンサ−の1ライン分のデ
ータをラムテーブル4に書込んで記憶する。このラムテ
ーブル4に記憶されたデータは、次に出力されるCCD
ラインイメージセンサ−の出力信号と同期して1画素毎
に読出され、そのデータをD/A変換器8によってD/
A変換する。このD/A変換した出力信号を積算器9の
B入力端子に入力する。
カウンタ5によってラムテーブル4に書込む。このよう
にしてCCDラインイメージセンサ−の1ライン分のデ
ータをラムテーブル4に書込んで記憶する。このラムテ
ーブル4に記憶されたデータは、次に出力されるCCD
ラインイメージセンサ−の出力信号と同期して1画素毎
に読出され、そのデータをD/A変換器8によってD/
A変換する。このD/A変換した出力信号を積算器9の
B入力端子に入力する。
そして、積算器9のへ入力端子に入力したCCDライン
イメージセンサ1の出力信号と、B入力端子に入力され
た信号とを1画素毎に、積算器9によって積算する。
イメージセンサ1の出力信号と、B入力端子に入力され
た信号とを1画素毎に、積算器9によって積算する。
この結果、CCDラインイメージセンサの感度ムラや光
量ムラのない信号か積算器9から出力され、この信号を
A/D変換器3によりA/D変換することがてきる。
量ムラのない信号か積算器9から出力され、この信号を
A/D変換器3によりA/D変換することがてきる。
A/D変換器によっては、第1図の実施例て用いている
ような使用方法のできない回路構成のものもあるが、こ
の第5図の実施例ては、どのような構成のA/D変換器
を用いることもてきる。
ような使用方法のできない回路構成のものもあるが、こ
の第5図の実施例ては、どのような構成のA/D変換器
を用いることもてきる。
以」二のように、各実施例によって得られたCCDライ
ンイメージセンサの出力信号を変換したデジタルデータ
は、例えばエツジ検出器等に入力させて、物体のエツジ
検出等を行わせることがてき、誤差のない正確な測定を
行うことかてきる。
ンイメージセンサの出力信号を変換したデジタルデータ
は、例えばエツジ検出器等に入力させて、物体のエツジ
検出等を行わせることがてき、誤差のない正確な測定を
行うことかてきる。
[発明の効果]
以上説明した通り、この発明の請求項(1)によれば、
装置は小型て部品点数は少くすることかでき、また、請
求項(2)においても、デジタルの積算器を用いる必要
がないため、部品点数が少く、さらに前段に設けたアナ
ログ部で積算を行うために、ある程度暗い信号ても正確
である。
装置は小型て部品点数は少くすることかでき、また、請
求項(2)においても、デジタルの積算器を用いる必要
がないため、部品点数が少く、さらに前段に設けたアナ
ログ部で積算を行うために、ある程度暗い信号ても正確
である。
第1図はこの発明における画像処理装置の一実施例の主
要部の概略構成を示すブロック図、第2図は第1図の動
作を説明するためのタイミングチャートてあり、同図(
a)はCCDラインイメージセンサの出力信号なA/D
変換したデータの波形図、同図(b)はラムテーブルに
書込まれた同図(a)の1ライン分のデータの波形図、
同図(C)はラムテーブルから読出されるデータの波形
図、第3図は第1図のCCDラインイメージセンサの出
力信号の波形図、第4図(a)は第1図のA/D変換器
のVref入力端子に入力する信号の波形図、同図(b
)は2ライン以後のCCDラインイメージセンサの出力
信号の波形図、同図(C)は第1図のA/D変換器の出
力信号の波形図、第5図は、この発明の他の実施例の主
要部の概略構成を示すブロック図、第6図は従来の画像
処理装置の主要部の概略構成を示すブロック図である。 図中、 1:CCDラインイメージセンサ 2:クロック発生回路 3.7.:A/D変換器 4ニラムチ−フル 5ニアドレスカウンタ 8 : D/A変換器 9:アナログの積算器 代理人 弁理士 1)北 嵩 晴 手続補正書(方式) 第4図
要部の概略構成を示すブロック図、第2図は第1図の動
作を説明するためのタイミングチャートてあり、同図(
a)はCCDラインイメージセンサの出力信号なA/D
変換したデータの波形図、同図(b)はラムテーブルに
書込まれた同図(a)の1ライン分のデータの波形図、
同図(C)はラムテーブルから読出されるデータの波形
図、第3図は第1図のCCDラインイメージセンサの出
力信号の波形図、第4図(a)は第1図のA/D変換器
のVref入力端子に入力する信号の波形図、同図(b
)は2ライン以後のCCDラインイメージセンサの出力
信号の波形図、同図(C)は第1図のA/D変換器の出
力信号の波形図、第5図は、この発明の他の実施例の主
要部の概略構成を示すブロック図、第6図は従来の画像
処理装置の主要部の概略構成を示すブロック図である。 図中、 1:CCDラインイメージセンサ 2:クロック発生回路 3.7.:A/D変換器 4ニラムチ−フル 5ニアドレスカウンタ 8 : D/A変換器 9:アナログの積算器 代理人 弁理士 1)北 嵩 晴 手続補正書(方式) 第4図
Claims (2)
- (1)CCDラインイメージセンサの出力信号をアナロ
グ−デジタル変換器によりデジタル信号に変換し、この
変換されたデジタル信号を処理する画像処理装置におい
て、前記デジタル信号のうちCCDラインイメージセン
サの最初の1ライン分の信号をメモリに記憶させ、この
記憶された信号をデジタル−アナログ変換器により変換
し、この変換されたアナログ信号を前記アナログ−デジ
タル変換器の基準信号とし、さらに、CCDラインイメ
ージセンサの次のライン以後の信号を前記基準信号に基
づいてアナログ−デジタル変換して、デジタル信号を得
ることを特徴とする画像処理装置。 - (2)CCDラインイメージセンサの出力信号をアナロ
グ−デジタル変換器によりデジタル信号に変換し、この
変換されたデジタル信号を処理する画像処理装置におい
て、前記デジタル信号のうちCCDラインイメージセン
サの最初の1ライン分の信号をメモリに記憶させ、この
記憶された信号をデジタル−アナログ変換器により変換
し、この変換されたアナログ信号とCCDラインイメー
ジセンサの次のライン以後の信号とを積算器に入力して
積算し、この積算器の出力をデジタル信号に変換するこ
とを特徴とする画像処理装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2105439A JPH044478A (ja) | 1990-04-23 | 1990-04-23 | 画像処理装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2105439A JPH044478A (ja) | 1990-04-23 | 1990-04-23 | 画像処理装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH044478A true JPH044478A (ja) | 1992-01-08 |
Family
ID=14407628
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2105439A Pending JPH044478A (ja) | 1990-04-23 | 1990-04-23 | 画像処理装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH044478A (ja) |
-
1990
- 1990-04-23 JP JP2105439A patent/JPH044478A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA2038096A1 (en) | Dark current and defective pixel correction apparatus | |
| JPS6335149B2 (ja) | ||
| JPS58172061A (ja) | 信号処理装置 | |
| JPS6292579A (ja) | 映像出力信号補正方法および装置 | |
| JPH0369271A (ja) | 画像読取り装置 | |
| JPH044478A (ja) | 画像処理装置 | |
| JP2686166B2 (ja) | 画像読取信号の補正方法 | |
| JPH0345081A (ja) | ドリフト補正回路 | |
| JPH0374967A (ja) | 画像補正回路 | |
| JPH03206771A (ja) | ピークホールド回路 | |
| JPH01154684A (ja) | 高感度カメラ装置 | |
| JP2685545B2 (ja) | 歪補正回路 | |
| JPS57119565A (en) | Picture-signal correction system | |
| JPS61284116A (ja) | バイアス除去装置 | |
| JPH0726871B2 (ja) | 赤外線センサ信号処理回路 | |
| CA2324242A1 (en) | Dark current and defective pixel correction apparatus | |
| JPS61257069A (ja) | 光量変化補正方法 | |
| JPH0779345A (ja) | イメージセンサ出力補正回路 | |
| JPH04192878A (ja) | 画像読取装置 | |
| JPS63304766A (ja) | 画像補正回路 | |
| JPS61135277A (ja) | 画信号処理装置 | |
| JPS61287376A (ja) | 光電変換素子の安電流補正回路 | |
| JPH01228373A (ja) | 画像入力装置 | |
| JPS61245692A (ja) | 固体撮像素子の試験装置 | |
| JPH01185075A (ja) | 画処理回路 |