JPH04500290A - 時間遅れ初期設定回路 - Google Patents

時間遅れ初期設定回路

Info

Publication number
JPH04500290A
JPH04500290A JP1509827A JP50982789A JPH04500290A JP H04500290 A JPH04500290 A JP H04500290A JP 1509827 A JP1509827 A JP 1509827A JP 50982789 A JP50982789 A JP 50982789A JP H04500290 A JPH04500290 A JP H04500290A
Authority
JP
Japan
Prior art keywords
signal
input
output
circuit
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1509827A
Other languages
English (en)
Inventor
ブラツク,ロバート・エイ・ジユニア
コンペリアン,アーロン・デイ
Original Assignee
ハネウエル・インコーポレーテツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ハネウエル・インコーポレーテツド filed Critical ハネウエル・インコーポレーテツド
Publication of JPH04500290A publication Critical patent/JPH04500290A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/36Controlling
    • H05B41/38Controlling the intensity of light
    • H05B41/39Controlling the intensity of light continuously
    • H05B41/392Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B41/00Circuit arrangements or apparatus for igniting or operating discharge lamps
    • H05B41/14Circuit arrangements
    • H05B41/36Controlling
    • H05B41/38Controlling the intensity of light
    • H05B41/39Controlling the intensity of light continuously
    • H05B41/392Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor
    • H05B41/3921Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations
    • H05B41/3924Controlling the intensity of light continuously using semiconductor devices, e.g. thyristor with possibility of light intensity variations by phase control, e.g. using a triac
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S315/00Electric lamp and discharge devices: systems
    • Y10S315/04Dimming circuit for fluorescent lamps
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S315/00Electric lamp and discharge devices: systems
    • Y10S315/05Starting and operating circuit for fluorescent lamp

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)
  • Circuit Arrangements For Discharge Lamps (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。

Description

【発明の詳細な説明】 時間遅れ初期設定回路 1、 発明の分野 本発明は、特に螢光灯に使用する制御システムに関するものであり、更に詳細に は、螢光灯を調光させる信号の印加を所定の時間遅らすように動作する初期設定 回路に関する。
2、 他の出願への参照 本発明人の名前で出願され1本発明の譲渡人に譲渡された、それぞれ「誘導性負 荷の電力制御回路」および「電力消散1小のノツチ切込回路」と題する他の二つ の特許出願嘗が本出願と同日に出願されており、本発明と協働して有用な回路に ついて開示すると共に特許請求している。
3、 従来技術の説明 り、S、Atherton 、 R,A、BIaek、Jr、 、およびA、D 。
Kompellenの名前で1986年8月21日に出願し1本発明の譲渡人に 譲渡された同時係属中の出願筒898,569号では、「ノツチ」を作り、螢光 灯に電力を供給する電源により発生された交流波形に沿つその幅および位置を制 御することにより螢光灯の調光を行5回路が記述されている。この同時係属中の 出願では、螢光灯の誘導性安定器への電力が電源の正および負の半サイクルとも 短時間中断されて、各半サイクルに[ノツチJのある波形を作るよ5になってい る。
これら「ノツチ」の位置および幅は安定器に供給される電力を変えて所要の調光 を行うように動作する。
システムが螢光灯を調光させる信号により短時間「オフ」になってから、システ ムを始動させると。
螢光灯の寿命か不当に短くセる。これは管のフィラメントま^は陰極が螢光灯を 調光ませる信号を適切に受入nることかできるまで温めるのに少くとも10秒か ら12秒必要だからである。その最初の始動の後調光信号の印加が9過ぎると、 灯が甚だしく摩損し、その轡島か短くなる。
螢光対制御システムを常に、調光制御信号を発生する前にフィラメントを完全に 作動させるのに充分な所定期間「完全にオン」の状態にして初期始動させるのが 望オしい。−!を制御回路の電子構成部品を安定させるように「完全にメン」の 信号を印加するまで2秒待つのが望ましい。
発明の概要 本発明は、螢光灯に信号を印加する前に制御信号に2または3秒の連れを与え、 次いでシステムが初期始動しtらま次は/ステムが成る時間「オフ」になってか ら螢光灯に「完全オン」信号を更に約10秒加える。最初の遅れは、信号を螢光 灯に加えるまでtて電子構成部品が完全に動作可能にがるのに充分な時間継続し 1、第2の遅れは、調光制御信号が最終的に印加されるまで螢光灯のフィラメン トを温めるのに充分な時間「完全メン」信号を加える。これは、最初制御回路を 数秒間動作不能にしてから螢光灯へのv4元信号を駆動するのに使用されるカウ ンターをリセットする出力を発生し、螢光灯に別のわずかに長い遅れ時間だけ「 完全オン」信号を与える独特な信号遅れ回路を使用して行われる。
図面の簡単な説明 第1図は本発明の概要図である。
第2図は第1図の「N0RJゲートの論理図である。
第3図は第1図のjNANDJ ゲートの論理図である。
第4図は第1図のrNANDJ ランチの論理図である。
第5図は第1図の回路の各点での出力を示すタイミング図である。
好適実施例の詳細な説明 第1図において、カウンター10は調光回路12から矢14で示す線によりクロ ンク入力を受取る。
カウンター10および調光回路12は上述の同時係属出願書に記述されているも のと同じでよい。カウンター10はQ9 およびQ10と記した端子から矢16 および18で示す線を通して出力を、他は上述の同時係属出願書に示すものと類 似のものまたは前述出願書と同日に出願され念「電力消散が最小限のノツチ切込 回路Jと題する出願に示されているノツチ切込回路と類似のものとすることがで きるノツチ切込回路20に供給する。いずれの場合でも、カウンター10の端子 Q9およびQ10からの信号は、好適にけゲート・ターンオン・サイリスター( GTO)であるスイッチを「オン」にするよう動作し、螢光灯の安定器に供給さ れる電力の波形にノツチを生ずるようにする。カウンター10はカウンターをO にリセットするよりに動作するリセット入力rREsJを備えており、その後一 定の所定カウント数が生じてから出力がQ9およびQfOに現われる。このよう な仕方で、ノツチの幅および位置が制御され、螢光灯が調光される。この装置の 動作は上述の同時係属出願書を参照することにより一層明瞭に理解することがで きるのでここではこれμ上説明しない。
ゼロ交差検出器30Fi、上述の同時係属出願書に示し念ものと類似のものでよ いが、第1図の左に。
交流電源31から電力の供給を受けるように示しである。交流電源31は、この 螢光灯システムに矢32で示しt線を通して電力を供給し、且つ検出器30に供 給される交流がゼロ基準軸と交差するごとに線35に持続時間の短い正の出力電 圧パルスを発生するように動作する変圧器の二次巻線とすることができる。線3 5の信号の波形は第5図に波長rBJで示しtものと同様にすることができる。
検出器30の出力は線37により、入力ビン2および出力ビン3をも備、tてい るNANDゲート40の入力ピン1に接続されている。 NANDゲート40の 論理表を第3図に示す。
ダイオード42はその陰極が735に接続され、その陽極が接合点44に接続さ れて示されておジ。
接合点44は接続48によりNORゲート46の入力ビン1に接続されている。
NORゲート46も入力ビン2および出力ビン3を備えており、その論理表は第 2図に見ることができる。
正電圧R5Did接合点52に接続され比出力を備えており、抵抗器54は接合 点52と接合点44との間に接続されている。
NORゲート46の入力ビン2は接合点5Gに接続されており、コンデンサー6 0は接合点52と56との間tで接続されている。接合点5Bはダイオード62 の陰極にも接続されており、ダイオード62の陽極は接合点64に接続されてお り、抵抗器66は接合点56と64との間に接続されている。コンデンサー68 は接合点44と64との間に接合されている。接合点64は正電圧源のゼロ電位 接地信号にも接続されている。抵抗器54およびコンデンサー68は、ダイオー ド42と組んで、後に説明するように、゛損失サイクルteは電力「オフ」回路 として動作スる。コンデンサー60は、抵抗器66およびダイオード62と組ん で、やはり後に説明するように、パワーオンリセント信号発生回路として動作す る。
NORゲート46の出力ビン3は、その出力が接合点12に接続されている第1 のインバーターToの入力に接続されており、接合点T2はその出力が接合点T 6に接続されている第2のインバーターの入力に接続されている。接合点72は 端子80に接続されC上述の同時係属中の出Milに示され°Cいる回路に信号 を供給し、最初に始動するとき一時的にGTOを遮断して、以下に更に詳細に説 明するように、第1の短い遅れを発生する。
接合点16は、入力ビン2および出力ビン4を備えた第1のNANDゲート82 および入力ビン1および出力ビン3を備えfc第2のNANDゲート84から成 る。破線で示したNANDランチ回路810入カビン2に接続されている。NA NDゲート82の他の入力はNANDゲート84の出力ビン3に接続されており 、NANDゲート84の他の入力はNANDゲート82の出力ビン4に接続され ている。NANDランチ81の論理表を第4図に示す。
接合点γ6はその陽極が接合点92に接続されているダイメート90の陰極にも 接続されており、抵抗器94は接合点76と92との間に接続されている。接合 点92はNANDゲート40の入力ビン2に接続されると共にコンデンサー96 を介して信号接地にも接続されている。
NANDゲート40の出力ビン3けNANDゲート102の入力ビン1にも接続 されている接合点100に接続されている。 NANDゲート102には入力ビ ン2および出力ビン3がある。 NANDゲート102の入力ビン2はNAND ラッチ81の出力ビン3に接続されており、 NANDゲート102の出力ビン 3は矢104で示す線によりカウンター10のリセント入力に接続されている。
第1図の動作は以下の説明に関連して第1図乃至第5図を参照することにより最 も良く理解されるであろう。
上に説明し念ように、螢光灯用制御回路が「オフ」状態になってから、その後の 初期設定時に螢光灯の調光を要求する信号を遅らせ、代りに、螢光管にフィラメ ントを温めるのに必要な所定の時間v4′ytさせずに完全「オン」信号で電力 供給するのが望ましい。
この方法により、螢光灯の寿命が延びる。また、上に説明し九↓うに、最初の始 動の後非常に短時間螢光灯に全く電力を印加せず回路内の電子構成部品に初期安 定化期間を与えることが望ましい。初期始動後壁光灯′/ct力の非常に短い「 オフ」時間を達成するには、出力80に、上述の同時係属出願書に述べであるよ うに、螢光灯の安定器に電力を供給するGTOおよびSCRを「オ7コするよう に動作する信号を採用する。更に詳細に述べれば、上述の同時係属中の出願書に おいて、第5C図の下のNORゲートが[PORJ出力を備えている工5に示し である。このrPORJ出力はSCRおよびGTOを遮断させ、電力が螢光灯に 印加されないようにする。本発明の接合点80の信号は同時係属出願書第5C図 のrPORJ信号として利用することができ、これにより信号が端子80に存在 する限り螢光灯への電力を「オフ」し続けることができる。次に、螢光灯への調 光信号の印加を遅らせる九めの最初の遅れ時間後端子80の信号が消えると、カ ウンター10のリセント入力に一定時間信号が保持され、カウンター10がカウ ントできなくな)、この期間中どんな出力もQ9 およびQIOに現われないよ うになる。更に詳細には、上述の出願嘗の回路において、調光制御回路の出力は 「完全オン」状態、「完全オフ」状態、ま几は「完全オン」と「完全オフ」との 間の成る調光信号、のいずれかを要求することになる。もちろん、調光制御回路 が最初の遅れ時間後「完全オフ」信号を要求していれば、同時係属出願書の第5 A図の↓つに、GTOおよびSCRが共に「オフ」であるので螢光灯には全く信 号が送られないことになるa調光制御回路が「完全オン」信号を要求していれば 、第5A図のGTOは「オフ」になるが、第5A図のSCRは「オン」になり、 螢光灯は「完全オン」信号を受けることになり間頌は生じない。しかし、調光制 御回路が成る調光信号を要求していれば、本発明の動作は調光信号が適切な遅れ 期間が経過するまで螢光灯に印加されないように活動し始める。これは連続リセ ット信号が存在するとき行われる。それはカウンターの端子Q9 およびQIO に現われる調光信号が現われることができず、同時係属中の出願書の第5A図で 、端子Q9 およびQtOに信号が現われない状態ではNANDゲート114の 出力が高になって、調光が行われずGTOが「オン」になるからである。これは 1メ下に説明するように本発明は望ましい動作状態である。
第5図に示す始動時刻t。で、ゼロ交差検出器は直ちに線rBJで示す出力パル スを発生し始め、DC源50からの電力が直ちに最上部の線に沿って示しである ように印加される。このとき、DC源50の出力は正になって接合点52に「高 」信号すなわち「1」信号を発生し、線35および37の上に1.<ルスがこの 線上に「1」信号を発生する非常に短い時間(約100マイクロ秒)を除き、「 低」すなわち「0」信号が存在する。
接合点52に「1」信号が明、われる瞬間に、コンデンサー60は非常に短時間 短絡として動作するのでNORゲート46の入力ビン2は最初「1」を受けるこ とになる。このとき、接合点44は、ダイオード42がコンデンサー68に形成 されたすべての電圧を放電し、し念がってNORゲート46の入力ビン1におけ る信号が連続して「0」信号になるから、実質上「0」である。ビン1が「0」 でビン2が「1」でおるとき、NORゲート46の出力ビン3の信号がrOJに なり(第2図を参照)%したがって、インバーターγ0の接合点γ2および出力 端子80における出力が第5図の@ rAJで示すようにrlJになる。上に説 明したよ5テて、端子80iでおける「1」信号が上述の同時係属中の出lll 書の回路のSCRおよびGTOを「オフ」してrIJ信号が存在する限り螢光灯 へ電力が印加されないようにする。これは、以下に説明するように、約2乃至3 秒である。
「1」信号が接合点72に存在するので、接合点T6における信号は「0」にな り、抵抗器94の下端およびダイオード90の陰極が低になり、ランチ回路81 の入力ビン20入力が「0」になる。接合点T6が低である間、接合点92も低 になV% し九がって、NANDゲート40の入力ビン2の信号がrOJになる 。
NANDゲート40の入力ビン1が今は、線3Tにより、第5図の線rBJ上に 示すパルス信号を受けているので、ビン1は時間の内の大部分の期間rOJを受 け、検出器30により決オる「0」交差点で「1」パルスが周期的に印加される 。したがって、NANOゲート40のビン3の出力信号は、ビン1にある信号に 関係無く、第5図の線rcJかもわかるように、連続的に「1」になる(第3図 を参照)。それ故接合点100は高く、ランチ81の入力ビン1お工びNAND ゲート102の入力ビン1は共にこの時点で「1」を受ける。ラッチ81の入力 ビン1で「1」、ラッチ81の入力ビン2でrOJであるとき、ランチ8丁のビ ン3の信号は、第5図の線rDJでわかるように、「o」になり、ラッチ81の ビン4の信号は「1」になる(第4図を参照)。したかりて、NANDゲ−)  102の入力ビン2は「0」を受け、NANDゲート102の出力ビン3は、第 5図の線rEJで示す↓うに、「1」信号を発生する(第3図を参IF@)。N ANDゲート102の出力ビン3におけるrlJ信号はカウンタ10のリセット 入力に加えられ、上に説明し九ように、カウンタ10がカウントしないように、 し念がりて信号がノツチ切込回路20への端子Q9 およびQIOに現われない よりにする。
抵抗器66お:びコンデンサー60の値により、2tたは3秒後に、時刻t、で 、コンデンサー60が端子56をNORゲート46のしきい値より低く下げるの に充分なだけ充電され、「0」信号がNORゲート46の入力ビン2に印加され る。NORゲート46のビン1はなお「0」を受けており、したがって、NOR ゲート4Gの出力ビン3は今度はrlJになるが、このことはインバーター70 の出力の接合点72が、第5図の線rAJでわかるように、「0」になジ、端子 80はもはや正の信号を上述の同時係属中の出願書の回路に供給しなくなり、回 路が、完全1オン」電力がGTOを通して望みどおりに螢光灯に印加されるよう に動作するよりになる。何故なら、要求されている調光信号はすべて、以下に説 明するように、カウンター10のQ9 およびQIOに出力を発生しないからで ある。
接合点T2の信号が低いとき、インバーターγ4の出力が今度は、ラッチ81の 入力ビン2のように高くなる。抵抗器94の下部およびダイオード9゜の陰極は 今度は「高」信号を受けるが、コンデンサー96が未だ充電されていないので、 NANDゲート40の入力ビン2はコンデンサー96が充分充電するまで(コン デンサーおよび抵抗器94の値により約10秒)低いままになっている。し几が って、NANDゲート40への入力はこの時点では変化せず、出力ビン3の他に 接合点100も高いままである4、ランチ81の入力ビン1は今度はrlJを受 けるが、ラッチ81の入力ピン2も「l」を受け、第4図の図表から、ランチが 出力ビン3および4で「無変化」てあ、す、「無変化」を示すことがわかる。し 几かつて、出力ビン4は高いますになり、出力ビン3は低いままになる。それ故 NANDゲート102は丁度その始動時に受取っていたと同じ入力を受けること になり、出力ビン3が高であり続けるので、カウンター10のυセント端子の高 信号がカウンター10を動作させず、信号が出力Q9 お工びQIOに覗4われ がい。これによジ同時係属出願書の[一完全オン、1回路が上述のように動作す ることができ、ノツチ切込回路20が螢光灯を調光させない。
約10秒後、時刻t、で、第5図において、コンデンサー96がNANDゲート 40のしきいを通過するのに充分充電され、第5図の線rDJで示すように、「 1」信号がその入力ビン2に現われる。こわが生ずると、出力ビン3が入力ビン 1に「1」入力が入るごとに「0」出力を発生し、入力ビン1に「0」が入ると とK rlJ出力を発生する。し九がって、端子10Gの信号は第5図の線Cで わかるように線37の信号とは反対になる。し九がって、ランチ81の入力ビン 1は今度は「0」パルスが現われるゼロ交差点を除き「1」を受けることになる 。ラッチ81の入力ビン2が今度は「l」信号を受けるので、ランチ81の出力 ビン3が高くなり、入力ビン1に1高い」すなわち「1」の信号がちっても変化 が生じない。ランチ81において二つの入力が「1」であれば変化が生じないか らである。その結果、NANDゲート102の入力ビン2が今度は常時「1」を 受けることになる。この工うな状況のもとで%NANOゲート102の出力ビン 3は、入力ビン1の信号が「1」でおるときはいっでも「0」信号を発生し、入 力ビン1の信号が「0」であるときはいっでも「1」信号を発生する。し7tが って。
出力ビン3の信号か端子100の信号の逆になるが、これで思い出すことは、第 5図の線rEJでわかるよりに、ゼロ交差検出器30の出力の逆であるというこ とである。その結果、この点からカウンター10へのリセット入力がゼロ交差検 出器30の出力と同じになり、カウンター10が、その正常の様式で、上述O出 願書の回路CGTOスイッチを「オンjKして螢光灯への電力供給にメンテを刻 み、調光を生ずる出力kQ9 およびQIOに発生するように動作することがで きるようになる。
これは電源か螢光灯を作動させている@り継続する。停電の場合にまたはシステ ムが「オフ」になれば、DC電源50からの信号が電源コンデンサー(図示せず )により短時間正のままでいる。しかし、ゼロ交差回路1−i′、ACゼロ交差 電圧が存在しないとき、その出力35が高(1)でNORゲート460入力ビン 1が残留DC供給電圧から抵抗器54を通してコンデンサー68が充電されるこ とにより正になることができるように、設計されている。入力ビン1が「】」を 受け、入力ビン2が「0」を受けているとき、出力ビン3は「0」を発生し、接 合72および端子80は短時間高になり、一方接合点76は低になってコンデン サー96がダイオード90を通して放電し、NANDゲー)40の入力ビン2を 「0」状態にすることができるようになる。これによりNANDゲート40の出 力ピン3に「1」を生じ、ラッチ81の入力ビン2が「0」を受けている間ラッ チ81の入力ピン1にrlJを生ずることになり、し之がって、第4図からラン チ81のビン3での出力がrOJになることがわかる。それ故NANDゲート1 02は入力ビン1で「1」を、入力ビン2で「0」を受けることになるので出カ ビ73における信月は「1」になジ、カウンター10はそれ以後の動作を防止す るリセット入力を受ける。
し九がって、回路は始動前の状態を取ジ、次の始動サイクルを開始する態勢が整 う。
本発明((ついて好適実施例を参照して説明してき九が、当業者は本発明の精神 および範囲を逸脱することなく形態および細目について変更を行うことができる ことを認めるであろう。
国際調査報告 国際!1llf報告 USε9二:3F:、ミ:

Claims (17)

    【特許請求の範囲】
  1. 1.電源から電力を受けるように動作することができる螢光灯調光回路に使用す る装置であり、調光回路は「ノツチ」切込回路を備えており、「ノツチ」切込回 路は制御手段から所要調光を示す制御信号を受け、電源により螢光灯に供給され る信号にノツチを切つて所要調光を行うように動作することができる出力を生ず る入力を備えており、前記装置は「始動」状態になると、ノツチ切込回路への入 力を所定の期間禁止して螢光灯の調光を行えないように動作することができるも のにおいて、 「始動」時、所定の期間出力信号を生ずるように動作することができる遅れ手段 、 遅れ手段を制御手段に接続して遅れ手段へ出力信号を阻止する手段であつて、制 御手段は遅れ手段からの出力信号が継続する期間中「ノツチ」切込手段の入力へ の信号を中断するように動作する接続手段、から成る装置。
  2. 2.制御手段は、クロツク入力、リセツト入力、および制御出力を有するカウン ターであり、クロツク入力は所要調光を示す調光信号を受け、カウンターは通常 所定の値までカウントを続け、所定カウント値になつたらノツチ切込回路に対し て制御信号を発生し、リセツト入力は遅れ手段に接続されて遅れ手段からの出力 信号が所定の期間中カウンターを無効にし、制御信号を阻止するようにしている 請求項1に記載の装置。
  3. 3.ノツチ切込回路への制御信号が無ければ螢光灯に印加される電源からの電力 に所定期間「ノツチ」が存在しなくなる請求項2に記載の装置。
  4. 4.更に、「始動」すると螢光灯に「ウオームアツブ」期間中電力を印加しない ようにする「オフ」信号を発生するように動作することができる遅れ手段を別に 備えている請求項1に記載の装置。
  5. 5.「ウオームアツブ」期間は電気構成要素を安定化することができるよう充分 長く選定され、所定の期間は、螢光灯のフイラメントが、調光信号により「ノツ チ」切込回路が所要調光を行うことができるまで、動作状態を獲得することがで きる充分な時間だけウオームアツブ期間より長い請求項4に記載の装置。
  6. 6.通常は電源から付勢電力を受けるようになつている螢光灯用調光回路に使用 する遅れ手段であつて、調光回路は、第1の入力信号を受けると電源からの電力 が螢光灯に印加されないようにし、第2の信号を受けると電源から螢光灯に印加 される電力を周期的に中断して調光を行わせ、第3の入力信号を受けると第2の 入力信号を動作させないようにすると共に電源からの電力を螢光灯に連続して印 加するよう動作し、遅れ手段は、第1の時刻から第2の時刻まで第1の出力を発 生し、少くとも第2の時刻から第3の時刻まで第2の出力を発生し、第1の出力 は調光回路に接続されてこれに第1の入力を供給し、第2の出力は調光回路に接 続されてこれに第3の入力を供給し、減光制御手段が調光回路に接続されて第2 の入力をこれに供給する構成の遅れ手段。
  7. 7.減光回路は、第2の入力を受けると電源から螢光灯までの回路を開いて電力 を「切欠き」、調光させる出力を発生するように動作する請求項6に記載の装置 。
  8. 8.遅れ手段は、「始動」時第1の出力を発生するように動作する第1の時間遅 れ回路を備えており、第1の時刻から第2の時刻までの期間は、調光回路の構成 要素を安定化するのに充分である請求項7に記載の装置。
  9. 9.遅れ手段は、第2の時刻より前に第2の出力を発生するように動作する第2 の時間遅れ回路を備えており、第2の時刻から第3の時刻までの期間は螢光灯の フイラメントをウオームアツブさせるのに充分である請求項8に記載の装置。
  10. 10.調光回路は、第2の入力信号を受けるように接続されたクロツク入力およ び第3の入力信号を受けるリセツト入力を有するカウンターを備えている請求項 9に記載の装置。
  11. 11.カウンターは,リセツト信号入力を受ける前にカウントが所定数に達すれ ばノツチ切込信号を発生し、ノツチ切込信号は電源から螢光灯に印加される電力 を周期的に中断するよう動作する請求項10に記載の装置。
  12. 12.第1の所定カウント後発生する第1の出力、調光制御回路から第1の所定 カウントを決定するように動作することができる調光制御信号を受ける第1の入 力、およびカウンターを始動レベルにリセツトするリセツト入力を有するカウン ターを備えた螢光灯調光回路に使用する遅れ手段であつて、交流波形入力を受け て交流波形の所定点で出力を発生する参照手段、および 参照手段からの出力を受けるように接続され、カウンターのリセツト入力に第1 のリセツト出力信号を発生して螢光灯がウオームアツブすることができるのに充 分な第1の所定期間カウンターがカウントしないようにし、その後カウンターの リセツト入力に第2のリセツト出力信号を発生してカウンターにカウントさせ、 調光信号を螢光灯に印加することができるようにする遅れ手段、 から成る装置。
  13. 13.参照手段はゼロ交差検出器であり、そこからの出力は交流波形のゼロ交差 ごとに発生するパルスである請求項12に記載の装置。
  14. 14.遅れ手段は第1の信号遅れ回路を備えており、第1のリセツト出力信号は 正のDC信号である請求項12に記載の装置。
  15. 15.第1の遅れ回路は抵抗器およびコンデンサーを備えている請求項14に記 載の装置。
  16. 16.第2のリセツト出力はゼロ信号である請求項14に記載の装置。
  17. 17.遅れ手段は更に、第1の所定期間より少い第2の所定期間制御出力を発生 して電気構成要素を螢光灯に電力が印加される前に安定化させるように動作する ことができる第2の信号遅れ回路を備えている請求項14に記載の装置。
JP1509827A 1988-08-31 1989-08-28 時間遅れ初期設定回路 Pending JPH04500290A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US239,111 1988-08-31
US07/239,111 US4937504A (en) 1988-08-31 1988-08-31 Time delay initialization circuit

Publications (1)

Publication Number Publication Date
JPH04500290A true JPH04500290A (ja) 1992-01-16

Family

ID=22900665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1509827A Pending JPH04500290A (ja) 1988-08-31 1989-08-28 時間遅れ初期設定回路

Country Status (6)

Country Link
US (1) US4937504A (ja)
EP (1) EP0431073A1 (ja)
JP (1) JPH04500290A (ja)
KR (1) KR900702753A (ja)
CN (1) CN1021278C (ja)
WO (1) WO1990002475A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5043635A (en) * 1989-12-12 1991-08-27 Talbott Edwin M Apparatus for controlling power to a load such as a fluorescent light
DE4111277A1 (de) * 1991-04-08 1992-10-15 Thomson Brandt Gmbh Anlaufschaltung fuer ein schaltnetzteil
US5165053A (en) * 1991-12-30 1992-11-17 Appliance Control Technology, Inc. Electronic lamp ballast dimming control means
US5355397A (en) * 1992-09-24 1994-10-11 Cray Research, Inc. Clock start up stabilization for computer systems
IL105564A (en) * 1993-04-30 1996-06-18 Ready Light Energy Ltd Dimmer for discharge bulb
US5414745A (en) * 1993-06-01 1995-05-09 Advanced Micro Devices, Inc. Synchronized clocking disable and enable circuit
US5428265A (en) * 1994-02-28 1995-06-27 Honeywell, Inc. Processor controlled fluorescent lamp dimmer for aircraft liquid crystal display instruments
KR0149315B1 (ko) * 1995-09-04 1998-12-15 김광호 전자식 안정기의 연속 피드백 제어 시스템과 그 제어 방법
US6225760B1 (en) 1998-07-28 2001-05-01 Lutron Electronics Company, Inc. Fluorescent lamp dimmer system
US6724157B2 (en) 2001-11-14 2004-04-20 Astral Communications Inc. Energy savings device and method for a resistive and/or an inductive load
US6836080B2 (en) * 2001-11-14 2004-12-28 Astral Communications, Inc. Energy savings device and method for a resistive and/or an inductive load and/or a capacitive load
US6906477B2 (en) * 2003-10-14 2005-06-14 Astral Communications, Inc. Linear control device for controlling a resistive and/or an inductive and/or a capacitive load
DE102008054290A1 (de) * 2008-11-03 2010-05-12 Osram Gesellschaft mit beschränkter Haftung Anordnung aus elektronischem Vorschaltgerät und daran angeschlossenem Dimm-Steuergerät sowie Verfahren zum Betreiben einer Lampe
JP4868051B2 (ja) * 2009-10-23 2012-02-01 ミツミ電機株式会社 操作入力装置及びその制御方法

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB207351A (en) * 1922-10-24 1923-11-29 William J Cameron Incandescent electric lamp
US3577011A (en) * 1968-06-13 1971-05-04 Itt Test circuit
US3768024A (en) * 1972-09-25 1973-10-23 Gen Motors Corp Zero crossover detector circuit
US3950640A (en) * 1973-11-19 1976-04-13 Xerox Corporation Lamp control and lamp switch circuit for controlling light balance
US3956644A (en) * 1974-10-10 1976-05-11 Elma Engineering Integral cycle, precise zero voltage switch
US4051394A (en) * 1976-03-15 1977-09-27 The Boeing Company Zero crossing ac relay control circuit
CA1126812A (en) * 1977-08-10 1982-06-29 Hitachi, Ltd. Power conversion apparatus
US4135116A (en) * 1978-01-16 1979-01-16 The United States Of America As Represented By The Secretary Of The Navy Constant illumination control system
US4229669A (en) * 1978-04-03 1980-10-21 International Business Machines Corporation Tight tolerance zero crossing detector circuit
US4197485A (en) * 1978-07-24 1980-04-08 Esquire, Inc. Optocoupler dimmer circuit for high intensity, gaseous discharge lamp
US4286195A (en) * 1979-07-05 1981-08-25 Vultron, Inc. Dimmer circuit for fluorescent lamps
US4322767A (en) * 1980-02-11 1982-03-30 Bell Telephone Laboratories, Incorporated Bidirectional solid-state protector circuitry using gated diode switches
US4350935A (en) * 1980-03-28 1982-09-21 Lutron Electronics Co., Inc. Gas discharge lamp control
US4346331A (en) * 1980-05-27 1982-08-24 Enertron, Inc. Feedback control system for applying AC power to ballasted lamps
US4376969A (en) * 1981-03-11 1983-03-15 General Electric Company Control signal and isolation circuits
US4464606A (en) * 1981-03-25 1984-08-07 Armstrong World Industries, Inc. Pulse width modulated dimming arrangement for fluorescent lamps
JPS589349A (ja) * 1981-07-10 1983-01-19 Hitachi Ltd Gtoスタツク
US4414493A (en) * 1981-10-06 1983-11-08 Thomas Industries Inc. Light dimmer for solid state ballast
US4476414A (en) * 1982-11-29 1984-10-09 Jimerson Bruce D Capacitor ballast
US4527099A (en) * 1983-03-09 1985-07-02 Lutron Electronics Co., Inc. Control circuit for gas discharge lamps
US4455509A (en) * 1983-05-16 1984-06-19 Crum Stephen T Intrinsically safe lighting system
US4587459A (en) * 1983-12-27 1986-05-06 Blake Frederick H Light-sensing, light fixture control system
US4598198A (en) * 1984-05-21 1986-07-01 Banner Engineering Corp. Automatic power control for modulated LED photoelectric devices
US4687950A (en) * 1986-03-14 1987-08-18 General Electric Company Thyristor commutation circuit
US4697122A (en) * 1986-08-01 1987-09-29 Armstrong World Industries, Inc. Slow acting photo lamp control
EP0261389A1 (en) * 1986-08-21 1988-03-30 Honeywell Inc. AC Power supply control, in particular fluorescent light dimming
US5455491A (en) * 1987-10-14 1995-10-03 Patricia Bailey Power saving circuitry

Also Published As

Publication number Publication date
KR900702753A (ko) 1990-12-08
CN1041256A (zh) 1990-04-11
US4937504A (en) 1990-06-26
EP0431073A1 (en) 1991-06-12
CN1021278C (zh) 1993-06-16
WO1990002475A1 (en) 1990-03-08

Similar Documents

Publication Publication Date Title
US4495446A (en) Lighting unit with improved control sequence
JPH04500290A (ja) 時間遅れ初期設定回路
JPH01211894A (ja) 逆位相制御調光回路
US4471268A (en) Lighting unit having power supply with improved switching means
US4029993A (en) Two level inverter circuit
US5449980A (en) Boosting of lamp-driving voltage during hot restrike
JPH0119238B2 (ja)
JPH0317193B2 (ja)
US4355264A (en) Starter circuit for discharge lamp
JP2548319B2 (ja) ストロボ装置
JPS63133499A (ja) 螢光灯の調光装置および半導体スイッチ
GB2066596A (en) An arc lamp lighting unit with low and high light levels
JP2562816B2 (ja) 放電灯点灯装置
KR940009512B1 (ko) 네온관 교류전압인가회로 및 무부하시 고전압발생정지회로
JPS6237360Y2 (ja)
JP2754576B2 (ja) 放電ランプ点灯装置
KR810002325Y1 (ko) 형광등의전자식순시시동점등장치
JP3952688B2 (ja) フラッシュランプ用点灯装置
JPH0319197Y2 (ja)
JP3450047B2 (ja) 照明用電源装置
JPH0241667A (ja) けい光灯点灯用インバータ回路
JP2526108B2 (ja) 放電灯点灯装置
JPS62126594A (ja) 負荷制御回路
JPS6158958B2 (ja)
JPS58169797A (ja) 放電灯調光装置