JPH0457528A - 同期多重端局装置 - Google Patents
同期多重端局装置Info
- Publication number
- JPH0457528A JPH0457528A JP16910290A JP16910290A JPH0457528A JP H0457528 A JPH0457528 A JP H0457528A JP 16910290 A JP16910290 A JP 16910290A JP 16910290 A JP16910290 A JP 16910290A JP H0457528 A JPH0457528 A JP H0457528A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- control
- control memory
- line
- address information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 claims abstract description 95
- 230000005540 biological transmission Effects 0.000 claims abstract description 8
- 230000001360 synchronised effect Effects 0.000 claims description 7
- 230000006870 function Effects 0.000 claims description 4
- 238000001514 detection method Methods 0.000 claims description 2
- 238000012423 maintenance Methods 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は回線の迂回設定を行う同期多重端局装置に関す
る。
る。
従来、同期多重端局装置は、多重化された信号を複数の
方路から受信しそれぞれの多重化信号の中のチャネルを
分離し、データメモリに蓄え、このデータメモリの中か
ら必要とするチャネルを各方路ごとに読出して多重化し
各方路へ多重化信号として送出している。この一連の流
れによりチャネルとしての回線設定が行なわれる。デー
タメモリから各方路ヘチャネルを読出す方法としては、
データメモリの読み出しアドレスを指定するコントロー
ルメモリに各チャネルの読出し方(アドレス情報)が記
憶されている。コントロールメモリは2つあり、通常2
つとも同じ回線設定内容くアドレス情報)が記憶されて
おり、片方は予備メモリとしてのバックアップ機能をも
つ。回線変更を行うときは予備側メモリに新しい回線設
定内容を書き込み、手動にて現用メモリと予備メモリを
切り替え、今まで予備だったメモリが現用メモリとなり
今まで現用だったメモリは新しい回線設定内容に書替え
が行われ予備メモリとなる。
方路から受信しそれぞれの多重化信号の中のチャネルを
分離し、データメモリに蓄え、このデータメモリの中か
ら必要とするチャネルを各方路ごとに読出して多重化し
各方路へ多重化信号として送出している。この一連の流
れによりチャネルとしての回線設定が行なわれる。デー
タメモリから各方路ヘチャネルを読出す方法としては、
データメモリの読み出しアドレスを指定するコントロー
ルメモリに各チャネルの読出し方(アドレス情報)が記
憶されている。コントロールメモリは2つあり、通常2
つとも同じ回線設定内容くアドレス情報)が記憶されて
おり、片方は予備メモリとしてのバックアップ機能をも
つ。回線変更を行うときは予備側メモリに新しい回線設
定内容を書き込み、手動にて現用メモリと予備メモリを
切り替え、今まで予備だったメモリが現用メモリとなり
今まで現用だったメモリは新しい回線設定内容に書替え
が行われ予備メモリとなる。
上述した従来の同期多重端局装置は、コントロールメモ
リが2つあるものの基本的には2つとも同じ回線設定内
容であり、回線設定内容は1種類しか存在しなかった。
リが2つあるものの基本的には2つとも同じ回線設定内
容であり、回線設定内容は1種類しか存在しなかった。
また、この回線設定内容は、保守員を介在して変更し、
コントロールメモリの切替えも手動により行うものであ
った。
コントロールメモリの切替えも手動により行うものであ
った。
したかって、使用中の回線に伝送路障害が発生した場合
でも、コントロールメモリの回線設定内容を自動的に変
更し切替えることができず、すなわち回線の迂回機能を
自動的に行うことができす、すべて保守員による手動操
作によらなけれはならなかった。
でも、コントロールメモリの回線設定内容を自動的に変
更し切替えることができず、すなわち回線の迂回機能を
自動的に行うことができす、すべて保守員による手動操
作によらなけれはならなかった。
〔課題を解決するための手段〕
本発明の同期多重端局装置は、回線設定機能を有し受信
した多重化信号をチャネル対応に分離。
した多重化信号をチャネル対応に分離。
蓄積し指定されたアドレス情報に従って再多重化し送出
する同期多重端局装置において、前記多重化信号を外部
装置及び伝送路とインタフェースし回線障害を検出する
インタフェース部と、前記多重化信号の前記チャネルご
とのデータを蓄積し前記アドレス情報に従って出力する
データメモリと、回線設定内容の種類ことに対応するあ
らかじめ設定された前記アドレス情報を格納し呂力する
複数のコントロールメモリと、前記インタフェース部か
らの障害検出情報を受け前記複数のコントロールメモリ
の中から最適な迂回回線設定に対応する前記アドレス情
報が格納されたコントロールメモリを選択し前記データ
メモリに接続するコントロールメモリ選択切替制御手段
とを備えている。
する同期多重端局装置において、前記多重化信号を外部
装置及び伝送路とインタフェースし回線障害を検出する
インタフェース部と、前記多重化信号の前記チャネルご
とのデータを蓄積し前記アドレス情報に従って出力する
データメモリと、回線設定内容の種類ことに対応するあ
らかじめ設定された前記アドレス情報を格納し呂力する
複数のコントロールメモリと、前記インタフェース部か
らの障害検出情報を受け前記複数のコントロールメモリ
の中から最適な迂回回線設定に対応する前記アドレス情
報が格納されたコントロールメモリを選択し前記データ
メモリに接続するコントロールメモリ選択切替制御手段
とを備えている。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例のブロック図を示す。各コン
トロールメモリ(CMI〜CMn)1−1〜1−nは回
線設定内容(データメモリ5のアドレス情報)を記憶し
ておくもので、0系のコントロールメモリ(CMI)1
−1と1系のコントロールメモリ(CM2)1−2との
2つが相互に現用・予備の関係になっている。迂回用の
コントロールメモリ(CM3〜CMn)1−3〜1nは
、コントロールメモリ1−1.1−2とは独立に迂回用
回線内容を記憶している。セレクタ4はコントロールメ
モリ1−1〜1−nを切替えデータメモリ5にアドレス
を与えるものである。
トロールメモリ(CMI〜CMn)1−1〜1−nは回
線設定内容(データメモリ5のアドレス情報)を記憶し
ておくもので、0系のコントロールメモリ(CMI)1
−1と1系のコントロールメモリ(CM2)1−2との
2つが相互に現用・予備の関係になっている。迂回用の
コントロールメモリ(CM3〜CMn)1−3〜1nは
、コントロールメモリ1−1.1−2とは独立に迂回用
回線内容を記憶している。セレクタ4はコントロールメ
モリ1−1〜1−nを切替えデータメモリ5にアドレス
を与えるものである。
データメモリ5は複数の受信インタフェース部7−1〜
7−mから入ってくる多重化信号を記憶しコントロール
メモリ1−1〜1−nのいずれかの内容(アドレス情報
)によってチャネルの読出しを変え複数の送信インタフ
ェース部8−1〜8mへ多重化信号を送出する。切替制
御部6は受信インタフェース部7−1〜7−mて検出さ
れた警報を取り込みコントロールメモリ1−1〜1−n
の選択トリガを作成する部分である。受信インタフェー
ス部7−1〜7−mは方路ごとに独立して多重化信号を
受信しデータメモリ5に受け渡すもの、送信インタフェ
ース部8−1〜8−mは逆にデータメモリ5から多重化
信号を取り出し方路ごとに独立して送出するものである
。
7−mから入ってくる多重化信号を記憶しコントロール
メモリ1−1〜1−nのいずれかの内容(アドレス情報
)によってチャネルの読出しを変え複数の送信インタフ
ェース部8−1〜8mへ多重化信号を送出する。切替制
御部6は受信インタフェース部7−1〜7−mて検出さ
れた警報を取り込みコントロールメモリ1−1〜1−n
の選択トリガを作成する部分である。受信インタフェー
ス部7−1〜7−mは方路ごとに独立して多重化信号を
受信しデータメモリ5に受け渡すもの、送信インタフェ
ース部8−1〜8−mは逆にデータメモリ5から多重化
信号を取り出し方路ごとに独立して送出するものである
。
次に、動作を説明する。
今、受信インタフェース部7−1か障害のときの迂回回
線設定内容がコントロールメモリ(CM3)1−3に記
憶されているものとする。切替制御部6は受信インタフ
ェース部7−1からの障害報告によりコントロールメモ
リ1−3を選択するようセレクタ4にトリ力を出す。セ
レクタ4はコントロールメモリ1−3を選択してデータ
メモリ5にアクセスする。今まで予備だったコントロー
ルメモリ(CM2)1−2はコントロールメモリ(CM
3)1−3の内容に書きかえられコントロールメモリ1
−3のバックアップをする。コントロールメモリ(CM
I)1−1は元にもどすための、言いかえればコントロ
ールメモリ1−3の迂回メモリとして存在するようにな
る。
線設定内容がコントロールメモリ(CM3)1−3に記
憶されているものとする。切替制御部6は受信インタフ
ェース部7−1からの障害報告によりコントロールメモ
リ1−3を選択するようセレクタ4にトリ力を出す。セ
レクタ4はコントロールメモリ1−3を選択してデータ
メモリ5にアクセスする。今まで予備だったコントロー
ルメモリ(CM2)1−2はコントロールメモリ(CM
3)1−3の内容に書きかえられコントロールメモリ1
−3のバックアップをする。コントロールメモリ(CM
I)1−1は元にもどすための、言いかえればコントロ
ールメモリ1−3の迂回メモリとして存在するようにな
る。
第2図に、迂回メモリとしてコントロールメモリ(CM
3)>3を使用した場合の、コントロールメモリ(CM
I〜CM3)1.−1〜1−3の現用、予備、迂回の状
態遷移例を示す。状態番号(1)〜(5)は、コントロ
ールメモリ(CMI。
3)>3を使用した場合の、コントロールメモリ(CM
I〜CM3)1.−1〜1−3の現用、予備、迂回の状
態遷移例を示す。状態番号(1)〜(5)は、コントロ
ールメモリ(CMI。
CM2>1−1.1−2の間での現用、予備のメモリを
切替をした場合、メモリ内容が現用系に変更される状態
を示したものである。状態番号(5)〜(7)は、コン
トロールメモリ(CMI)1−1からコントロールメモ
リ(CM3)1−3にメモリ切替をして迂回構成とした
場合で、予備となっているコントロールメモリ(CM2
)1−2にコントロールメモリ(CM3)1−3のメモ
リ内容が書き込まれコントロールメモリ(CMI)11
が迂回メモリになる状態を示したものである。
切替をした場合、メモリ内容が現用系に変更される状態
を示したものである。状態番号(5)〜(7)は、コン
トロールメモリ(CMI)1−1からコントロールメモ
リ(CM3)1−3にメモリ切替をして迂回構成とした
場合で、予備となっているコントロールメモリ(CM2
)1−2にコントロールメモリ(CM3)1−3のメモ
リ内容が書き込まれコントロールメモリ(CMI)11
が迂回メモリになる状態を示したものである。
状態番号(8) 、 (9)は、状態番号(3〉の状態
からの遷移を示し、コントロールメモリ(CM2)12
からコントロールメモリ(CM3)1−3にメモリ切替
したとき、予備となっているコントロールメモリ(CM
I)1−1にコントロールメモリ(CM3)1−:3の
メモリ内容が書き込まれコントロールメモリ(CM2)
1−2が迂回メモリになる状態を示したものである。
からの遷移を示し、コントロールメモリ(CM2)12
からコントロールメモリ(CM3)1−3にメモリ切替
したとき、予備となっているコントロールメモリ(CM
I)1−1にコントロールメモリ(CM3)1−:3の
メモリ内容が書き込まれコントロールメモリ(CM2)
1−2が迂回メモリになる状態を示したものである。
以上説明したように本発明は、あらがしめ迂回用回線設
定内容を書込んだ複数のコントロールメモリを備え、伝
送路障害発生時に最適迂回回線に対応するコントロール
メモリを選択することにより、保守員の手動操作を必要
とせずに回線の迂回切替えを自動的に行うことができる
効果がある。
定内容を書込んだ複数のコントロールメモリを備え、伝
送路障害発生時に最適迂回回線に対応するコントロール
メモリを選択することにより、保守員の手動操作を必要
とせずに回線の迂回切替えを自動的に行うことができる
効果がある。
第1図は本発明の一実施例のブロック図、第2図はコン
トロールメモリの状態遷移例を示す図である。 1−1〜1−n・・・コントロールメモリ、4・・・セ
レクタ、5・・・データメモリ、6・・・切替制御部、
7−1〜7−m・・・受信インタフェース部、88−m
・・・送信インタフェース部。 1〜 第1図
トロールメモリの状態遷移例を示す図である。 1−1〜1−n・・・コントロールメモリ、4・・・セ
レクタ、5・・・データメモリ、6・・・切替制御部、
7−1〜7−m・・・受信インタフェース部、88−m
・・・送信インタフェース部。 1〜 第1図
Claims (1)
- 回線設定機能を有し受信した多重化信号をチャネル対応
に分離、蓄積し指定されたアドレス情報に従って再多重
化し送出する同期多重端局装置において、前記多重化信
号を外部装置及び伝送路とインタフェースし回線障害を
検出するインタフェース部と、前記多重化信号の前記チ
ャネルごとのデータを蓄積し前記アドレス情報に従って
出力するデータメモリと、回線設定の種類ごとに対応す
るあらかじめ設定された前記アドレス情報を格納し出力
する複数のコントロールメモリと、前記インタフェース
部からの障害検出情報を受け前記複数のコントロールメ
モリの中から最適な迂回回線設定に対応する前記アドレ
ス情報が格納されたコントロールメモリを選択し前記デ
ータメモリに接続するコントロールメモリ選択切替制御
手段とを備えたことを特徴とする同期多重端局装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP16910290A JPH0457528A (ja) | 1990-06-27 | 1990-06-27 | 同期多重端局装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP16910290A JPH0457528A (ja) | 1990-06-27 | 1990-06-27 | 同期多重端局装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0457528A true JPH0457528A (ja) | 1992-02-25 |
Family
ID=15880347
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP16910290A Pending JPH0457528A (ja) | 1990-06-27 | 1990-06-27 | 同期多重端局装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0457528A (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5475676A (en) * | 1992-07-14 | 1995-12-12 | Hitachi, Ltd. | Switch for self-healing ring |
| GB2325985B (en) * | 1997-06-04 | 2002-02-20 | Bristol Water Entpr Ltd | Flow measurement |
-
1990
- 1990-06-27 JP JP16910290A patent/JPH0457528A/ja active Pending
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5475676A (en) * | 1992-07-14 | 1995-12-12 | Hitachi, Ltd. | Switch for self-healing ring |
| GB2325985B (en) * | 1997-06-04 | 2002-02-20 | Bristol Water Entpr Ltd | Flow measurement |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5903370A (en) | System for an optical domain | |
| JP3569127B2 (ja) | Sdh無線伝送装置 | |
| US5216666A (en) | 1:n ring-type signal protection apparatus | |
| JP3478555B2 (ja) | 加入者系ディジタル伝送装置 | |
| US5491696A (en) | Synchronous/asynchronous system having function of switching path upon fault | |
| JP2001186159A (ja) | リング伝送システム及びそのスケルチ方法 | |
| JPH0457528A (ja) | 同期多重端局装置 | |
| JP3459896B2 (ja) | スタンバイパスアクセス装置 | |
| JP2611805B2 (ja) | 伝送路切替方式 | |
| EP1721400A1 (en) | Systems and methods for multi-layer protection switching within a sub-networking connection | |
| JP4000218B2 (ja) | 伝送装置及び伝送方法 | |
| JP3474956B2 (ja) | Atm網のバーチャルパス切替方法及び装置 | |
| JP3116574B2 (ja) | スイッチの制御方法 | |
| JP3310495B2 (ja) | 無瞬断バーチャルパス切替えシステム | |
| JPS6398244A (ja) | ル−プ状ネツトワ−クシステムの伝送装置 | |
| JPH0451740A (ja) | 同期多重端局装置 | |
| JPH1093480A (ja) | 伝送路切替装置 | |
| JPH04222138A (ja) | 切替方法 | |
| JP3152409B2 (ja) | 回線切替方式 | |
| JPS63316541A (ja) | リング網での障害箇所の検出方法 | |
| JP3257756B2 (ja) | バーチャルパス切替え方式 | |
| JPH10243007A (ja) | 光伝送路障害回復方法及びノード装置 | |
| JP3120799B2 (ja) | 基地局の送信システム | |
| JPH0661986A (ja) | クロック切替方式 | |
| JP3479930B2 (ja) | 迂回制御装置 |