JPH04835A - セル送信制御装置 - Google Patents

セル送信制御装置

Info

Publication number
JPH04835A
JPH04835A JP2099422A JP9942290A JPH04835A JP H04835 A JPH04835 A JP H04835A JP 2099422 A JP2099422 A JP 2099422A JP 9942290 A JP9942290 A JP 9942290A JP H04835 A JPH04835 A JP H04835A
Authority
JP
Japan
Prior art keywords
cell
gate
transmission
buffer
cells
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2099422A
Other languages
English (en)
Inventor
Kenji Horiguchi
堀口 健治
Masao Iida
飯田 政雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP2099422A priority Critical patent/JPH04835A/ja
Publication of JPH04835A publication Critical patent/JPH04835A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はセル送信制御装置、より具体的にはATM (
Asynchronus Transfer Mode
)網に接続されるA丁M端末における送信データ量の制
限回路に関する。
(従来の技術) 近年、高速なデータ通信や画像通信など多様なメディア
の通信に対する要求が高まっている。たとえば川原崎他
によるrATM通信技術の動向」電子情報通信学会誌、
第71巻、第8号(1988年8月〕りは、このような
ユーザからの要求を満足する高速で柔軟な通信サービス
を提供する通信網として、ATM網が記載されている。
ATM網は、音声、データおよび画像など、情報速度や
八−スト性の異なる種々のトラヒックを統合的に処理す
る非同期通信の交換網である。すなわちATM網では、
情報を固定長にブロック化(以後セルと称す)し、これ
らを統計多重して伝送するため、柔軟性のある通信網の
構築を行なうことができる。具体的には、端末で発生す
る情報を統計多重により処理するため、可変レート化が
可能であり、そのときの情報量に応じた情報転送が可能
となる。したがって、従来の固定チャネルに比へて、同
一の品質で情報転送の平均伝送速度を低減することがで
きる。また、ATM網では、非同期で到着するセル毎に
交換処理を行なうため、自己ルーチンの原理が導入され
ている。
(発明が解決しようとする課題) しかしながらこのようなAT>!網では、非同期性から
発生する同一ルートへの衝突、待ち合わせからセル廃棄
または転送遅延などが発生する。これらはATM網に収
容される呼のトラヒック特性によって非常に多岐にわた
り、網内でのトラヒック特性を明確に評価することは困
難である。したがって、網内で取り扱うトラヒックの性
質上、解決しなければならない技術上の問題として端末
より送出されるセルのバースト特性がある。すなわち、
長時間の平均レートが同しものであっても、バースト的
なトラヒックの重畳などにより網内の統計多重効果が損
なわれると、セルの廃棄または転送遅延が発生すること
になり、瞬時的に伝送品質が満足できなくなるという問
題があった。
本発明はこのような従来技術の欠点を解消し、ATM網
における加入者端末のトラヒック特性を規定することに
より、ATM網内に所定の量以内のセルが送出されるよ
うにATM端末の送信制御を行なうセル送信制御装置を
提供することを目的とする。
(課題を解決するための手段) 本発明は上述の課題を解決するために、ATM網に接続
されATM網にセルを送り出すATM端末に適用される
セル送信制御装置は、ATM端末のセル送出時における
バースト特性に対応する周期のクロックパルスを発生す
るパルス発生手段と、ATM網に送る送信データを受け
、送信データを蓄積してセルに組み立てるセル組立て手
段と、パルス発生手段よりクロックパルスを入力すると
ともにセル組立て手段よりセル送出要求信号を受け、セ
ルを所定の間隔より長い間隔でATM網に送り出す送信
制御を行なうセル送信制御手段とを有する。
(作 用) セル組立て手段は、ATM網に送る送信データを受ける
と、このデータをセルに組み立て、セル送出要求信号を
セル送信制御手段に出力する。セル送信制御手段は、セ
ル送出要求信号を受信すると、パルス発生手段からのク
ロックパルスに同期してセルの送出制御を行なう。
(実施例) 次に添付図面を参照して本発明によるセル送信制御装置
の実施例を詳細に説明する。
ATM網において、第4図に例示するパース区間Bのバ
ースト間隔BTは端末で規定されるが、へ−ストB内の
セルの送出間隔tは規定されない、したがって、セルが
連続して送出される場合もあり、ATM網内のセルバー
ストが発生することがある。
本発明の実施例は、ATM網の端末装置のバースト特性
をクラス分けし、クラスに対応してセル送出の間隔を規
制し、網内のバーストを防ぐ。本実施例はATM網の端
末の加入者クラスにより、端末のセル送出の最小間隔を
規制する回路である。
第1図には、ATMハイウェイに接続された本発明にお
けるセル送信制御装置の実施例を含む57M網端末装置
が示されている。ATM網端末装置装置送信部6とセル
送信制御装置lOにより構成され、セル送信制御装置1
0が送信部6とATMハイウェイ8の間に配設されてい
る。ATM網端末装置1は。
たとえば画像情報などを取り扱うデータ端末であり、セ
ル送出バースト特性に対応したセル送出の間隔がセル送
信制御装置lOにて設定されている。
セル送信制御装置lOは、データバッファ11゜ゲート
12,13 、フリップフロップ14、セル送出判定回
路16およびクロック発生回路18により構成されてい
る。データバッファ11は、出力データ線すを介し送信
部6と接続され、これから送られてきた出力データbを
一時蓄え、これを固定長の情報であるセルに組み立てる
組立回路である。/゛ツフア11、データbよりセルを
組み立てると、送信要求信号SDをゲート12に出力す
る。そして、バッファ11は、送信信号SGを入力する
と組み立てたセルを出力100を介しケート13に出力
する。
バッファ11はまた、入力許可信号線aを介して送信部
6に接続されている。バッファ11は、格納データが満
杯になった場合には、入力許可信号aをオフにして送信
部6からのデータ入力を停止する。
ゲー)13は、出力端子がATNハイウェイ8に、制御
入力端子がゲート12の出力に接続されている。ゲー)
13は、ゲート12からの送信信号SGがON状態のと
きに、データバッファ11で組み立てられたセルを出力
102を介しATNハイウェイ8に出力する3ステート
ドライバである。
送信クロック発生回路18は、第3図に示すような周期
TのクロックCLKを入力し、これを分周するプリセッ
ト型カウンタである。すなわちクロック発生回路18は
、クラス入力Cl−C5に対応する周期2T〜6丁のパ
ルスを発生可能であり、この中から選択された1つのク
ロックパルスCPが2リツプフロツプ14に出力される
。したがって、たとえばクロックCLKの周期Tをセル
長に設定し、クラス入力C1−05によりセル間隔をセ
ル長の2〜6倍範囲に可変できる。但し、データ送出速
度は、送信部6からのデータ入力速度より高めに設定す
る。
フリップフロップ14は、クロック発生回路18から出
力されるクロー、クパルスCPを記憶する回路である。
すなわちフリップフロップ14は、そのセット端子Sが
クロック発生回路18の出力側に、リセット端子Rがセ
ル送出判定回路16の出力側に、出力端子Qがゲート1
2の入力端子にそれぞれ接続されている。フリップフロ
ップ14は、パルスCPがセット端子Sに入力すると、
ゲート12に接続されている出力Qをアクティブ状態に
する。フリップフロップ14はまた、セル送出判定回路
16よりセル送信完了信号SEをリセット端子Hに入力
すると、アクティブ状態の出力Qをリセットする。
ゲート12は、一方の入力端子がデータバッファ11に
、また他方の入力端子がフリップフロップ14の出力端
子Qに接続されている。ゲー[2は、送信要求信号SD
およびアクティブ状態の出力Qを受信したときに、送信
信号SGをゲー)13の制御端子に出力する論理回路で
ある。セル送出判定回路16は、送信信号SGを受信す
ることによってセル送出終了時期を判断し、セル送信完
了信号をフリップフロップ14に送る信号遅延回路であ
る。
次に、第2図のタイムチャートを用いて本実施例におけ
る動作の一例を説明する。フリップフロップ14は、パ
ルスCPをセット端子Sに入力すると、出力端子Qをア
クティブ状態にし、これをゲート12に出力する。一方
、データバッファ11は、送信部6より受信したデータ
bより1セル以上のセル51〜S3を組み立てると、直
ちに送信要求信号SDをゲート12に出力する。ゲート
12は、これらアクティブ出力Qおよび送信要求信号S
Dを入力すると、送信信号SGをバッファ11およびゲ
ート13に送り、送信許可をバッファ11に通知すると
ともにゲー)13を導通状態にする。
データバッファ11は送信信号SGを入力すると、これ
に同期してセルを読み出し、ゲート13に送り出す、す
なわち、データバッファ11に蓄積されたセル5l−S
3のうち、初めにセルSlがゲート13を介してハイウ
ェイ8に出力される。セル送出判定回路16は、送信信
号SGを入力することによりセルStの送出終了を判断
する。すなわち、セル送出判定回路16は、送信信号S
Gを入力した後一定時間後にセル送出完了信号SEをフ
リップフロップ14のリセット端子Hに出力してこれを
リセットする。
データバッファ11は、セルを蓄積している間、送信要
求信号SDをゲート12に送る。これにより、バッファ
IIに蓄積されている残りのセルS2、S3がクロック
パルスCPに同期して読み出される6データバツフア1
1は、蓄積されたセルが無くなると、送信要求信号SD
をオフにしてセル送出を終了する。送信部6より再びセ
ルS4〜S6のデータbをバッファ11が入力すると、
バッファ11は、送信要求信号SDを出力し、クロック
パルスCPに同期してセル5t−53と同様にセルS4
〜S5をゲート13に送出する。
このように本実施例によれば、バッファ11内に複数の
セルが構成されるデータを一度に入力した場合でも、こ
れらセルをクロックパルスCPの周期に同期した所定の
間隔で出力することができる。
なお、本実施例では加入者クラスをクラスC1−05と
し、これらのうちいずれか1つを任意に指足できるとし
たが、本発明はとくにこのように限定されるものではな
い、すなわち、加入者クラスの数はこれより多くてもま
た少なくてもよく、l加入者クラスに固定してもよい。
さらに、クロック発生回路18は、クロックGLKを入
力しても、またクロック源を内蔵してもよい。また、ク
ロック発生回路18は、ATM網とは独立のタイミング
により作成することにより、他の送信回路とのデータ送
信事象を独立にすることもできる。
(発明の効果) このように本発明によれば、加入者端末より送出される
情報は、その性質によりあらかじめ定められたインター
バル周期でATMハイウェイ上に送り出される。これに
より、ATMハイウェイ上のバースト内セル最小間隔が
管理されるため、セル廃棄または転送遅延などを招くバ
ースト送信がなくなり、ATM網における網資源が適切
に割り当てられる。したかって、バースト的なトラヒッ
クの重畳により瞬時的に網品質が劣化するのを防ぐこと
が可能となる。
【図面の簡単な説明】
第1図は本発明によるセル送信制御装置の実施例を示す
回路図、 第2図は、第1図に示された実施例における動作を示す
タイムチャート、 第3図は、第1図に示された実施例における加入者クラ
ス別クロックパルスの一例を示すタイムチャート、 第4図はATM網におけるセルバースト区間の説明図で
ある。 要部分の符号の説明 1、、、ATN網端末装置 691.送信部 8、、、ATMハイウェイ 10、 。 11、 。 +2,13 14、 。 16、 。 18、 。 、セル送信制御装置 データバッファ 、ゲート フリップフロップ セル送出判定回路 、クロック発生回路 特許出願人 沖電気工業株式会社 代 理 人 香取 孝雄 丸山 隆夫 でル差ル釣り布嗜ρ1のタイムナン一 第 7 起

Claims (1)

  1. 【特許請求の範囲】 ATM網に接続され、該ATM網にセルを送り出すAT
    M端末に適用されるセル送信制御装置において、該装置
    は、 前記ATM端末のセル送出時におけるバースト特性に対
    応する周期のクロックパルスを発生するパルス発生手段
    と、 前記ATM網に送る送信データを受け、該送信データを
    蓄積してセルに組み立てるセル組立て手段と、 前記パルス発生手段よりクロックパルスを入力するとと
    もに前記セル組立て手段よりセル送出要求信号を受け、
    該セルを所定の間隔より長い間隔で前記ATM網に送り
    出す送信制御を行なうセル送信制御手段とを有すること
    を特徴とするセル送信制御装置。
JP2099422A 1990-04-17 1990-04-17 セル送信制御装置 Pending JPH04835A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2099422A JPH04835A (ja) 1990-04-17 1990-04-17 セル送信制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2099422A JPH04835A (ja) 1990-04-17 1990-04-17 セル送信制御装置

Publications (1)

Publication Number Publication Date
JPH04835A true JPH04835A (ja) 1992-01-06

Family

ID=14247031

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2099422A Pending JPH04835A (ja) 1990-04-17 1990-04-17 セル送信制御装置

Country Status (1)

Country Link
JP (1) JPH04835A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04212544A (ja) * 1990-08-21 1992-08-04 Mitsubishi Electric Corp Atm用パケットアダプタ装置
US5936958A (en) * 1993-07-21 1999-08-10 Fujitsu Limited ATM exchange for monitoring congestion and allocating and transmitting bandwidth-guaranteed and non-bandwidth-guaranteed connection calls

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04212544A (ja) * 1990-08-21 1992-08-04 Mitsubishi Electric Corp Atm用パケットアダプタ装置
US5936958A (en) * 1993-07-21 1999-08-10 Fujitsu Limited ATM exchange for monitoring congestion and allocating and transmitting bandwidth-guaranteed and non-bandwidth-guaranteed connection calls

Similar Documents

Publication Publication Date Title
DE69416849T2 (de) Digitale übertragungsstrecke zum effizienten transport von gemischten paketklassen
US5068849A (en) Cyclic data transmission method
US4383315A (en) Idle time slot seizure and transmission facilities for loop communication system
US5729529A (en) Timing and synchronization technique for ATM system
KR0152264B1 (ko) 광대역 통합 서비스 디지탈 원격 통신 회로망내의 소통 순환을 관리하는 방법 및 이 방법을 구현하기 위한 회로망
EP0164406B1 (en) Fast circuit switching system
EP0436069B1 (en) Method and device for switching fixed-length packets such as ATM cells
EP0770295A1 (en) High-speed switched network architecture
US5467346A (en) Packet communication method and packet communication apparatus
JPH04369942A (ja) データ通信システム
EP0684715A2 (en) Communication system capable of preventing dropout of data block
US7151752B2 (en) Method for the broadcasting of a data packet within a switched network based on an optimized calculation of the spanning tree
KR950026148A (ko) 버퍼를 갖는 링 통신망 노드장치 및 그 제어 방법
EP0257168B1 (en) Pseudo synchronous transportation apparatus in a communication network
JPH02170645A (ja) パケット送信方式及びパケット送信装置
JPH04835A (ja) セル送信制御装置
JP2874337B2 (ja) 固定長パケット多重化装置
JPH0145261B2 (ja)
JP2563820B2 (ja) 情報転送装置
KR950022481A (ko) 기지국 패킷 라우터 장치 내부에서의 패킷 구조 및 처리방법
RU2103825C1 (ru) Модуль уплотнения речевых сообщений пакетами данных
JP2902767B2 (ja) バッファ装置
KR950001930B1 (ko) 간접 헤더 구조를 갖는 엠베디드(Embedded) 라벨 패킷 교환방식
JPH0448305B2 (ja)
SU1647590A1 (ru) Контроллер станции локальной сети