JPH05291993A - 自動利得制御増幅器 - Google Patents
自動利得制御増幅器Info
- Publication number
- JPH05291993A JPH05291993A JP4093063A JP9306392A JPH05291993A JP H05291993 A JPH05291993 A JP H05291993A JP 4093063 A JP4093063 A JP 4093063A JP 9306392 A JP9306392 A JP 9306392A JP H05291993 A JPH05291993 A JP H05291993A
- Authority
- JP
- Japan
- Prior art keywords
- amplifier
- output
- voltage
- input
- gain control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Radio Transmission System (AREA)
Abstract
(57)【要約】
【目的】 スペースダイバーシチ受信機に用いられる自
動利得制御増幅器において、入力信号が標準入力レベル
より大きい場合及び小さい場合でも歪が増大することを
抑制し、かつNFの劣化を防止する。 【構成】 増幅器1,2及び電圧制御減衰器5,6は第
1の自動利得制御系を、増幅器3,4及び電圧制御減衰
器7,8は第2の自動利得制御系を構成する。入力端子
T1から入力した信号は、検波器9で検波され、電圧制
御減衰器5の減衰量を制御する。入力端子T2から入力
した信号は、検波器10で検波され、電圧制御減衰器7
の減衰量を制御する。比較器15は、検波器9及び10
の出力を比較してレベルの大きい方の系に合わせた利得
になるように電圧制御減衰器6,8を制御する。
動利得制御増幅器において、入力信号が標準入力レベル
より大きい場合及び小さい場合でも歪が増大することを
抑制し、かつNFの劣化を防止する。 【構成】 増幅器1,2及び電圧制御減衰器5,6は第
1の自動利得制御系を、増幅器3,4及び電圧制御減衰
器7,8は第2の自動利得制御系を構成する。入力端子
T1から入力した信号は、検波器9で検波され、電圧制
御減衰器5の減衰量を制御する。入力端子T2から入力
した信号は、検波器10で検波され、電圧制御減衰器7
の減衰量を制御する。比較器15は、検波器9及び10
の出力を比較してレベルの大きい方の系に合わせた利得
になるように電圧制御減衰器6,8を制御する。
Description
【0001】
【産業上の利用分野】本発明は、自動利得制御増幅器に
関し、特にマイクロ波による無線通信装置用スペースダ
イバーシチ受信機に用いられる自動利得制御増幅器に関
する。
関し、特にマイクロ波による無線通信装置用スペースダ
イバーシチ受信機に用いられる自動利得制御増幅器に関
する。
【0002】
【従来の技術】従来の自動利得制御増幅器としては、ス
ペースダイバーシチ受信機に用いられる図2に示すよう
な回路がある。図2に示す従来の自動利得制御増幅器に
おいて、入力端子T1から入力した信号は、増幅器2
1,電圧制御減衰器25,増幅器22及び電圧制御減衰
器26を経て合成器38の一方の入力端に入力される。
入力端子T2から入力した信号は、増幅器23,電圧制
御減衰器27,増幅器24及び電圧制御減衰器28を経
て合成器38の他方の入力端に入力される。電圧制御減
衰器25,26,27,28の各減衰量は、電圧制御減
衰器26の出力を検波器29で検波してループフィルタ
31を通過させた検出信号と、電圧制御減衰器28の出
力を検波器30で検波してループフィルタ32を通過さ
せた検出信号とを比較器35でレベル比較し、検出信号
のレベルの大きい方の系に合わせた減衰量になるよう、
一括して制御される。
ペースダイバーシチ受信機に用いられる図2に示すよう
な回路がある。図2に示す従来の自動利得制御増幅器に
おいて、入力端子T1から入力した信号は、増幅器2
1,電圧制御減衰器25,増幅器22及び電圧制御減衰
器26を経て合成器38の一方の入力端に入力される。
入力端子T2から入力した信号は、増幅器23,電圧制
御減衰器27,増幅器24及び電圧制御減衰器28を経
て合成器38の他方の入力端に入力される。電圧制御減
衰器25,26,27,28の各減衰量は、電圧制御減
衰器26の出力を検波器29で検波してループフィルタ
31を通過させた検出信号と、電圧制御減衰器28の出
力を検波器30で検波してループフィルタ32を通過さ
せた検出信号とを比較器35でレベル比較し、検出信号
のレベルの大きい方の系に合わせた減衰量になるよう、
一括して制御される。
【0003】
【発明が解決しようとする課題】しかしながら、上述し
た従来の自動利得制御増幅器では、多段増幅器の間に多
段電圧制御減衰器を設け、この多段電圧制御減衰器の各
減衰量を同一の制御信号により一括して制御して同一の
減衰量にしているため、入力信号が標準入力レベルより
大きい場合は歪が増大し、入力信号が標準レベルより小
さいときにはNFが劣化してしまうという問題点があ
る。
た従来の自動利得制御増幅器では、多段増幅器の間に多
段電圧制御減衰器を設け、この多段電圧制御減衰器の各
減衰量を同一の制御信号により一括して制御して同一の
減衰量にしているため、入力信号が標準入力レベルより
大きい場合は歪が増大し、入力信号が標準レベルより小
さいときにはNFが劣化してしまうという問題点があ
る。
【0004】本発明はかかる問題点に鑑みてなされたも
のであって、スペースダイバーシチ受信機に用いられる
自動利得制御増幅器において、入力信号が標準入力レベ
ルより大きい場合及び小さい場合でも歪が増大すること
を抑圧することができ、かつNFの劣化を防ぐことがで
きる自動利得制御増幅器を提供することを目的とする。
のであって、スペースダイバーシチ受信機に用いられる
自動利得制御増幅器において、入力信号が標準入力レベ
ルより大きい場合及び小さい場合でも歪が増大すること
を抑圧することができ、かつNFの劣化を防ぐことがで
きる自動利得制御増幅器を提供することを目的とする。
【0005】
【課題を解決するための手段】本発明に係る自動利得制
御増幅器は、スペースダイバーシチ受信機に用いられ2
つの入力信号を入力しその各入力信号を夫々増幅する2
つの多段自動利得制御増幅系を有する自動利得制御増幅
器において、前記2つの入力信号に基づいて前記2つの
多段自動利得制御増幅系における前段の利得制御手段に
おける利得を夫々制御する前段利得制御手段と、前記2
つの入力信号を比較して大きい方の入力信号に合わせた
利得になるように前記2つの多段自動利得制御増幅系に
おける後段の利得制御手段における利得を夫々制御する
後段利得制御手段とを有することを特徴とする。
御増幅器は、スペースダイバーシチ受信機に用いられ2
つの入力信号を入力しその各入力信号を夫々増幅する2
つの多段自動利得制御増幅系を有する自動利得制御増幅
器において、前記2つの入力信号に基づいて前記2つの
多段自動利得制御増幅系における前段の利得制御手段に
おける利得を夫々制御する前段利得制御手段と、前記2
つの入力信号を比較して大きい方の入力信号に合わせた
利得になるように前記2つの多段自動利得制御増幅系に
おける後段の利得制御手段における利得を夫々制御する
後段利得制御手段とを有することを特徴とする。
【0006】また、本発明に係る他の自動利得制御増幅
器は、スペースダイバーシチ受信機に用いられ2つの入
力信号を入力しその各入力信号を夫々増幅する2つの多
段自動利得制御増幅系を有する自動利得制御増幅器にお
いて、前記2つの入力信号の内の第1の入力信号を入力
して増幅する第1の増幅器と、この第1の増幅器の出力
を入力して減衰する第1の電圧制御減衰器と、この第1
の電圧制御減衰器の出力を入力して増幅する第2の増幅
器と、この第2の増幅器の出力を入力して減衰する第2
の電圧制御減衰器と、前記2つの入力信号の内の第2の
入力信号を入力して増幅する第3の増幅器と、この第3
の増幅器の出力を入力して減衰する第3の電圧制御減衰
器と、この第3の電圧制御減衰器の出力を入力して増幅
する第4の増幅器と、この第4の増幅器の出力を入力し
て減衰する第4の電圧制御減衰器と、前記第1の入力信
号のレベルを検出する第1の検波器と、この第1の検波
器の出力を入力とする第1のループフィルタと、この第
1のループフィルタの出力を入力して増幅し前記第1の
電圧制御減衰器における減衰量を制御する制御電圧とし
て出力する第5の増幅器と、前記第2の入力信号のレベ
ルを検出する第2の検波器と、この第2の検波器の出力
を入力とする第2のループフィルタと、この第2のルー
プフィルタの出力を入力して増幅し前記第3の電圧制御
減衰器における減衰量を制御する制御電圧として出力す
る第6の増幅器と、前記第1のループフィルタの出力と
前記第2のループフィルタの出力とを比較して前記2つ
の入力信号における大きい方の入力信号に対応させた信
号を出力する第1の比較器と、前記第5の増幅器の出力
と前記第1の比較器の出力とを比較してこの比較結果に
基づいて前記第2の電圧制御減衰器における減衰量を制
御する制御電圧を出力する第2の比較器と、前記第6の
増幅器の出力と前記第1の比較器の出力とを比較してこ
の比較結果に基づいて前記第4の電圧制御減衰器におけ
る減衰量を制御する制御電圧を出力する第3の比較器と
を有することを特徴とする。
器は、スペースダイバーシチ受信機に用いられ2つの入
力信号を入力しその各入力信号を夫々増幅する2つの多
段自動利得制御増幅系を有する自動利得制御増幅器にお
いて、前記2つの入力信号の内の第1の入力信号を入力
して増幅する第1の増幅器と、この第1の増幅器の出力
を入力して減衰する第1の電圧制御減衰器と、この第1
の電圧制御減衰器の出力を入力して増幅する第2の増幅
器と、この第2の増幅器の出力を入力して減衰する第2
の電圧制御減衰器と、前記2つの入力信号の内の第2の
入力信号を入力して増幅する第3の増幅器と、この第3
の増幅器の出力を入力して減衰する第3の電圧制御減衰
器と、この第3の電圧制御減衰器の出力を入力して増幅
する第4の増幅器と、この第4の増幅器の出力を入力し
て減衰する第4の電圧制御減衰器と、前記第1の入力信
号のレベルを検出する第1の検波器と、この第1の検波
器の出力を入力とする第1のループフィルタと、この第
1のループフィルタの出力を入力して増幅し前記第1の
電圧制御減衰器における減衰量を制御する制御電圧とし
て出力する第5の増幅器と、前記第2の入力信号のレベ
ルを検出する第2の検波器と、この第2の検波器の出力
を入力とする第2のループフィルタと、この第2のルー
プフィルタの出力を入力して増幅し前記第3の電圧制御
減衰器における減衰量を制御する制御電圧として出力す
る第6の増幅器と、前記第1のループフィルタの出力と
前記第2のループフィルタの出力とを比較して前記2つ
の入力信号における大きい方の入力信号に対応させた信
号を出力する第1の比較器と、前記第5の増幅器の出力
と前記第1の比較器の出力とを比較してこの比較結果に
基づいて前記第2の電圧制御減衰器における減衰量を制
御する制御電圧を出力する第2の比較器と、前記第6の
増幅器の出力と前記第1の比較器の出力とを比較してこ
の比較結果に基づいて前記第4の電圧制御減衰器におけ
る減衰量を制御する制御電圧を出力する第3の比較器と
を有することを特徴とする。
【0007】
【作用】本発明に係る自動利得制御増幅器においては、
スペースダイバーシチ受信機に用いられ2つの入力信号
を入力する自動利得制御増幅器において、2つの入力信
号を夫々増幅する2つの多段自動利得制御増幅系を有
し、多段自動利得制御増幅系における各前段利得制御手
段は、2つの入力信号の夫々のレベルに基づいて利得を
夫々制御し、多段自動利得制御増幅系における各後段利
得制御手段は、2つの入力信号を比較して、2つの多段
自動利得制御増幅系が大きい方の入力信号に合わせた利
得になるように利得を夫々制御する。これらにより、本
発明に係る自動利得制御増幅器は、2つの入力信号にお
ける一方の入力信号が他方の入力信号より極端に大きい
ときでも、後段利得制御手段によりそのレベルの大きい
入力信号に合せて2つの多段自動利得制御増幅系の利得
が制御されるので、歪が増大することを防ぐことがで
き、更に、入力信号が標準レベルより小さいときには、
前段利得制御手段によりその入力信号を十分増幅するこ
とができるので、NFの劣化を防ぐことができる。
スペースダイバーシチ受信機に用いられ2つの入力信号
を入力する自動利得制御増幅器において、2つの入力信
号を夫々増幅する2つの多段自動利得制御増幅系を有
し、多段自動利得制御増幅系における各前段利得制御手
段は、2つの入力信号の夫々のレベルに基づいて利得を
夫々制御し、多段自動利得制御増幅系における各後段利
得制御手段は、2つの入力信号を比較して、2つの多段
自動利得制御増幅系が大きい方の入力信号に合わせた利
得になるように利得を夫々制御する。これらにより、本
発明に係る自動利得制御増幅器は、2つの入力信号にお
ける一方の入力信号が他方の入力信号より極端に大きい
ときでも、後段利得制御手段によりそのレベルの大きい
入力信号に合せて2つの多段自動利得制御増幅系の利得
が制御されるので、歪が増大することを防ぐことがで
き、更に、入力信号が標準レベルより小さいときには、
前段利得制御手段によりその入力信号を十分増幅するこ
とができるので、NFの劣化を防ぐことができる。
【0008】
【実施例】次に、本発明の実施例について添付の図面を
参照して説明する。
参照して説明する。
【0009】図1は、本発明の実施例に係る自動利得制
御増幅器を示すブロック図である。図1に示すように、
入力端子T1は、増幅器1の入力端及び検波器9の検出
端に接続されている。増幅器1の出力端は電圧制御減衰
器5の入力端に、電圧制御減衰器5の出力端は増幅器2
の入力端に、増幅器2の出力端は電圧制御減衰器6の入
力端に、電圧制御減衰器6の出力端は合成器18の第1
の入力端に接続されている。入力端子T2は、増幅器3
の入力端及び検波器10の検出端に接続されている。増
幅器3の出力端は電圧制御減衰器7の入力端に、電圧制
御減衰器7の出力端は増幅器4の入力端に、増幅器4の
出力端は電圧制御減衰器8の入力端に、電圧制御減衰器
8の出力端は合成器18の第2の入力端に接続されてい
る。
御増幅器を示すブロック図である。図1に示すように、
入力端子T1は、増幅器1の入力端及び検波器9の検出
端に接続されている。増幅器1の出力端は電圧制御減衰
器5の入力端に、電圧制御減衰器5の出力端は増幅器2
の入力端に、増幅器2の出力端は電圧制御減衰器6の入
力端に、電圧制御減衰器6の出力端は合成器18の第1
の入力端に接続されている。入力端子T2は、増幅器3
の入力端及び検波器10の検出端に接続されている。増
幅器3の出力端は電圧制御減衰器7の入力端に、電圧制
御減衰器7の出力端は増幅器4の入力端に、増幅器4の
出力端は電圧制御減衰器8の入力端に、電圧制御減衰器
8の出力端は合成器18の第2の入力端に接続されてい
る。
【0010】検波器9の出力端はループフィルタ11の
入力端に、ループフィルタ11の出力端は増幅器13の
入力端及び比較器15の第1の入力端に、増幅器13の
出力端は電圧制御減衰器5の制御端及び比較器16の第
1の入力端に接続されている。検波器10の出力端はル
ープフィルタ12の入力端に、ループフィルタ12の出
力端は増幅器14の入力端及び比較器15の第2の入力
端に、増幅器14の出力端は電圧制御減衰器7の制御端
及び比較器17の第1の入力端に接続されている。比較
器15の出力端は比較器16の第2の入力端及び比較器
17の第2の入力端に、比較器16の出力端は電圧制御
減衰器6の制御端に、比較器17の出力端は電圧制御減
衰器8の制御端に接続されている。
入力端に、ループフィルタ11の出力端は増幅器13の
入力端及び比較器15の第1の入力端に、増幅器13の
出力端は電圧制御減衰器5の制御端及び比較器16の第
1の入力端に接続されている。検波器10の出力端はル
ープフィルタ12の入力端に、ループフィルタ12の出
力端は増幅器14の入力端及び比較器15の第2の入力
端に、増幅器14の出力端は電圧制御減衰器7の制御端
及び比較器17の第1の入力端に接続されている。比較
器15の出力端は比較器16の第2の入力端及び比較器
17の第2の入力端に、比較器16の出力端は電圧制御
減衰器6の制御端に、比較器17の出力端は電圧制御減
衰器8の制御端に接続されている。
【0011】合成器18の出力端は自動利得制御増幅器
19の入力端に、自動利得制御増幅器19出力端は出力
端子T3に接続されている。
19の入力端に、自動利得制御増幅器19出力端は出力
端子T3に接続されている。
【0012】次に、上述の如く構成された本実施例に係
る自動利得制御増幅器の動作について説明する。入力端
子T1から入力した信号は、増幅器1,電圧制御減衰器
5,増幅器2及び電圧制御減衰器6を経て合成器18の
第1の入力端に入力される。また、入力端子T2から入
力した信号は、増幅器3,電圧制御減衰器7,増幅器4
及び電圧制御減衰器8を経て合成器18の第2の入力端
に入力される。合成器18は、入力した2つの信号を合
成して出力する。自動利得制御増幅器19は、合成器1
8の出力を入力し一定レベルになるよう増幅して出力端
子T3に出力する。
る自動利得制御増幅器の動作について説明する。入力端
子T1から入力した信号は、増幅器1,電圧制御減衰器
5,増幅器2及び電圧制御減衰器6を経て合成器18の
第1の入力端に入力される。また、入力端子T2から入
力した信号は、増幅器3,電圧制御減衰器7,増幅器4
及び電圧制御減衰器8を経て合成器18の第2の入力端
に入力される。合成器18は、入力した2つの信号を合
成して出力する。自動利得制御増幅器19は、合成器1
8の出力を入力し一定レベルになるよう増幅して出力端
子T3に出力する。
【0013】入力端子T1から入力した信号のレベル
は、検波器9で検波されてループフィルタ11を経て増
幅器13及び比較器15に入力される。そして、増幅器
13の出力は、電圧制御減衰器5の制御電圧であるの
で、電圧制御減衰器5における減衰量は、入力端子T1
から入力した信号のレベルに応じて変化する。また、入
力端子T2から入力した信号のレベルは、検波器10で
検波されてループフィルタ12を経て増幅器14及び比
較器15に入力される。そして、増幅器14の出力は、
電圧制御減衰器7の制御電圧であるので、電圧制御減衰
器7における減衰量は、入力端子T2から入力した信号
のレベルに応じて変化する。
は、検波器9で検波されてループフィルタ11を経て増
幅器13及び比較器15に入力される。そして、増幅器
13の出力は、電圧制御減衰器5の制御電圧であるの
で、電圧制御減衰器5における減衰量は、入力端子T1
から入力した信号のレベルに応じて変化する。また、入
力端子T2から入力した信号のレベルは、検波器10で
検波されてループフィルタ12を経て増幅器14及び比
較器15に入力される。そして、増幅器14の出力は、
電圧制御減衰器7の制御電圧であるので、電圧制御減衰
器7における減衰量は、入力端子T2から入力した信号
のレベルに応じて変化する。
【0014】比較器15は、入力端子T1から入力した
信号のレベルと入力端子T2から入力した信号のレベル
とを比較し、この結果に基づいて、入力端子T1及びT
2における入力信号のレベルの大きい方の系に合わせた
減衰量となるような制御電圧を比較器16及び17に出
力する。比較器16は、電圧制御減衰器6及び8の減衰
量を制御し電圧制御減衰器5及び6における総合の減衰
量をも規定する比較器15の出力と、電圧制御減衰器5
の減衰量を制御する増幅器13の出力とを比較し、この
結果に基づいて電圧制御減衰器6の減衰量を制御する電
圧を出力する。また、比較器17は、電圧制御減衰器6
及び8の減衰量を制御し電圧制御減衰器7及び8におけ
る総合の減衰量をも規定する比較器15の出力と、電圧
制御減衰器7の減衰量を制御する増幅器14の出力とを
比較し、この結果に基づいて電圧制御減衰器8の減衰量
を制御する電圧を出力する。
信号のレベルと入力端子T2から入力した信号のレベル
とを比較し、この結果に基づいて、入力端子T1及びT
2における入力信号のレベルの大きい方の系に合わせた
減衰量となるような制御電圧を比較器16及び17に出
力する。比較器16は、電圧制御減衰器6及び8の減衰
量を制御し電圧制御減衰器5及び6における総合の減衰
量をも規定する比較器15の出力と、電圧制御減衰器5
の減衰量を制御する増幅器13の出力とを比較し、この
結果に基づいて電圧制御減衰器6の減衰量を制御する電
圧を出力する。また、比較器17は、電圧制御減衰器6
及び8の減衰量を制御し電圧制御減衰器7及び8におけ
る総合の減衰量をも規定する比較器15の出力と、電圧
制御減衰器7の減衰量を制御する増幅器14の出力とを
比較し、この結果に基づいて電圧制御減衰器8の減衰量
を制御する電圧を出力する。
【0015】これらにより本実施例に係る自動利得制御
増幅器においては、電圧制御減衰器5の減衰量は、入力
端子T1から入力した信号のレベルに基づいて制御さ
れ、電圧制御減衰器6の減衰量は、入力端子T1から入
力した信号のレベル及び入力端子T2から入力した信号
のレベルにおける大きい方のレベルに基づいて制御され
る。同様に、電圧制御減衰器7の減衰量は、入力端子T
2から入力した信号のレベルに基づいて制御され、電圧
制御減衰器8の減衰量は、入力端子T2から入力した信
号のレベル及び入力端子T1から入力した信号のレベル
における大きい方のレベルに基づいて制御される。
増幅器においては、電圧制御減衰器5の減衰量は、入力
端子T1から入力した信号のレベルに基づいて制御さ
れ、電圧制御減衰器6の減衰量は、入力端子T1から入
力した信号のレベル及び入力端子T2から入力した信号
のレベルにおける大きい方のレベルに基づいて制御され
る。同様に、電圧制御減衰器7の減衰量は、入力端子T
2から入力した信号のレベルに基づいて制御され、電圧
制御減衰器8の減衰量は、入力端子T2から入力した信
号のレベル及び入力端子T1から入力した信号のレベル
における大きい方のレベルに基づいて制御される。
【0016】
【発明の効果】以上説明したように本発明に係る自動利
得制御増幅器によれば、2つの自動利得制御系を有する
自動利得制御増幅器において、夫々の自動利得制御系に
おける前段の電圧制御減衰器の減衰量は、自己の系の入
力信号のレベルに基づいて夫々制御され、後段の電圧制
御減衰器の減衰量は、入力信号のレベルが大きい方の系
に合わせた利得になるように制御されるので、各系にお
ける入力信号が標準入力レベルより大きい場合及び小さ
い場合においても、歪が増大することを抑圧することが
でき、かつNFの劣化を防ぐことができる。
得制御増幅器によれば、2つの自動利得制御系を有する
自動利得制御増幅器において、夫々の自動利得制御系に
おける前段の電圧制御減衰器の減衰量は、自己の系の入
力信号のレベルに基づいて夫々制御され、後段の電圧制
御減衰器の減衰量は、入力信号のレベルが大きい方の系
に合わせた利得になるように制御されるので、各系にお
ける入力信号が標準入力レベルより大きい場合及び小さ
い場合においても、歪が増大することを抑圧することが
でき、かつNFの劣化を防ぐことができる。
【図1】本発明の実施例に係る自動利得制御増幅器を示
すブロック図である。
すブロック図である。
【図2】従来の自動利得制御増幅器の一例を示すブロッ
ク図である。
ク図である。
1,2,3,4,13,14 ;増幅器 5,6,7,8 ;電圧制御減衰器 9,10 ;検波器 11,12 ;ループフィルタ 15,16,17 ;比較器
Claims (2)
- 【請求項1】 スペースダイバーシチ受信機に用いられ
2つの入力信号を入力しその各入力信号を夫々増幅する
2つの多段自動利得制御増幅系を有する自動利得制御増
幅器において、前記2つの入力信号に基づいて前記2つ
の多段自動利得制御増幅系における前段の利得制御手段
における利得を夫々制御する前段利得制御手段と、前記
2つの入力信号を比較して大きい方の入力信号に合わせ
た利得になるように前記2つの多段自動利得制御増幅系
における後段の利得制御手段における利得を夫々制御す
る後段利得制御手段とを有することを特徴とする自動利
得制御増幅器。 - 【請求項2】 スペースダイバーシチ受信機に用いられ
2つの入力信号を入力しその各入力信号を夫々増幅する
2つの多段自動利得制御増幅系を有する自動利得制御増
幅器において、前記2つの入力信号の内の第1の入力信
号を入力して増幅する第1の増幅器と、この第1の増幅
器の出力を入力して減衰する第1の電圧制御減衰器と、
この第1の電圧制御減衰器の出力を入力して増幅する第
2の増幅器と、この第2の増幅器の出力を入力して減衰
する第2の電圧制御減衰器と、前記2つの入力信号の内
の第2の入力信号を入力して増幅する第3の増幅器と、
この第3の増幅器の出力を入力して減衰する第3の電圧
制御減衰器と、この第3の電圧制御減衰器の出力を入力
して増幅する第4の増幅器と、この第4の増幅器の出力
を入力して減衰する第4の電圧制御減衰器と、前記第1
の入力信号のレベルを検出する第1の検波器と、この第
1の検波器の出力を入力とする第1のループフィルタ
と、この第1のループフィルタの出力を入力して増幅し
前記第1の電圧制御減衰器における減衰量を制御する制
御電圧として出力する第5の増幅器と、前記第2の入力
信号のレベルを検出する第2の検波器と、この第2の検
波器の出力を入力とする第2のループフィルタと、この
第2のループフィルタの出力を入力して増幅し前記第3
の電圧制御減衰器における減衰量を制御する制御電圧と
して出力する第6の増幅器と、前記第1のループフィル
タの出力と前記第2のループフィルタの出力とを比較し
て前記2つの入力信号における大きい方の入力信号に対
応させた信号を出力する第1の比較器と、前記第5の増
幅器の出力と前記第1の比較器の出力とを比較してこの
比較結果に基づいて前記第2の電圧制御減衰器における
減衰量を制御する制御電圧を出力する第2の比較器と、
前記第6の増幅器の出力と前記第1の比較器の出力とを
比較してこの比較結果に基づいて前記第4の電圧制御減
衰器における減衰量を制御する制御電圧を出力する第3
の比較器とを有することを特徴とする請求項1に記載の
自動利得制御増幅器。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4093063A JPH05291993A (ja) | 1992-04-13 | 1992-04-13 | 自動利得制御増幅器 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4093063A JPH05291993A (ja) | 1992-04-13 | 1992-04-13 | 自動利得制御増幅器 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH05291993A true JPH05291993A (ja) | 1993-11-05 |
Family
ID=14072061
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP4093063A Pending JPH05291993A (ja) | 1992-04-13 | 1992-04-13 | 自動利得制御増幅器 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH05291993A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07154377A (ja) * | 1993-11-30 | 1995-06-16 | Nec Corp | ダイバーシティ受信機 |
-
1992
- 1992-04-13 JP JP4093063A patent/JPH05291993A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07154377A (ja) * | 1993-11-30 | 1995-06-16 | Nec Corp | ダイバーシティ受信機 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6285863B1 (en) | System and method for providing automatic gain control with high dynamic range | |
| US4553105A (en) | Multistage linear amplifier for a wide range of input signal levels | |
| US10361670B2 (en) | Gain partitioning in a receiver | |
| US5263180A (en) | Space diversity reception system | |
| KR100276403B1 (ko) | 무선 주파수 통신 시스템용 증폭기회로 및 증폭기 제어방법 | |
| WO2001037436A3 (en) | Complex filtering/agc radio receiver architecture for low-if or zero-if | |
| US8614603B1 (en) | Auto leveling receiver | |
| US6201440B1 (en) | Power amplifier and control circuit thereof | |
| JP2766230B2 (ja) | 受信増幅装置 | |
| US20030006839A1 (en) | Extended range power detector and amplifier and method | |
| KR100442608B1 (ko) | 이동통신시스템의 수신단의 선형성 유지 장치 및 방법 | |
| JPH05291993A (ja) | 自動利得制御増幅器 | |
| CN112532256B (zh) | 一种增益双向可配置的发射端自动增益控制电路 | |
| JPH11284460A (ja) | 自動利得制御増幅器 | |
| JPH0255428A (ja) | マイクロ波agc回路 | |
| JPH1169333A (ja) | Catv用受信増幅器 | |
| CN116582144A (zh) | 一种功率自适应链路分配前端接收组件 | |
| JP2830141B2 (ja) | 3面アンテナスペースダイバーシチ受信装置 | |
| CN112838874A (zh) | 一种基于定向耦合器的agc控制方法及系统 | |
| JP2699698B2 (ja) | 受信装置 | |
| JPH0488710A (ja) | 自動利得制御増幅回路 | |
| CN110545116A (zh) | 接收机双环路自动增益控制方法、电子设备、介质及装置 | |
| JPH04222124A (ja) | 同相合成回路 | |
| JPH0936679A (ja) | 利得制御回路 | |
| JP2961760B2 (ja) | 自動利得制御増幅回路 |