JPH055708Y2 - - Google Patents

Info

Publication number
JPH055708Y2
JPH055708Y2 JP1984034056U JP3405684U JPH055708Y2 JP H055708 Y2 JPH055708 Y2 JP H055708Y2 JP 1984034056 U JP1984034056 U JP 1984034056U JP 3405684 U JP3405684 U JP 3405684U JP H055708 Y2 JPH055708 Y2 JP H055708Y2
Authority
JP
Japan
Prior art keywords
output
signal
input
circuit
detection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1984034056U
Other languages
English (en)
Other versions
JPS60149264U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1984034056U priority Critical patent/JPS60149264U/ja
Publication of JPS60149264U publication Critical patent/JPS60149264U/ja
Application granted granted Critical
Publication of JPH055708Y2 publication Critical patent/JPH055708Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Communication Control (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Description

【考案の詳細な説明】 (技術分野) 本考案は、パルス信号受信回路において、受信
パルス信号の正常性を判別し、正常信号のみを通
過させ雑音等の影響を受けた異常信号を遮断する
受信パルス信号検査回路に関する。
(背景技術) 一般に、パルス信号受信回路においては、伝送
路を通過して減衰したパルス信号を増幅及び波形
等化するという波形整形が行なわれるが、この場
合、正常な受信信号でなく何らかの雑音等の影響
を受けた異常信号が入力されても上記のように増
幅等の処置を受けて受信回路の出力信号を生じ
て、装置の誤動作の原因となることがあつた。こ
のため、従来は、積分器と比較器とから構成され
た平均電圧検出回路により入力信号の平均電圧を
所定の基準電圧と比較して正常信号と異常信号と
を区別する方式、または、遅延回路とD形フリツ
プフロツプ回路を主要素とする位相変位検出回路
により入力信号の位相をずらして、正常信号と異
常信号とを区別する方式が使用されていた。
しかし、前者のものでは、周波数が低い異常信
号が区別されるに過ぎず、また後者のものでは、
周波数が高い異常信号が区別されるに過ぎないと
いう欠点があつた。
(考案の課題) 本考案の目的は、平均電圧検出回路の出力と位
相変化検出回路の出力との論理積で判別回路の出
力信号を作成し、該出力信号の内容により受信パ
ルス信号に含まれる異常信号を遮断できる構成と
して、RZ信号のようなパルス信号の所定の周波
数に対して、周波数がかなり高い異常信号及び周
波数がかなり低い異常信号を共に区別し、異常信
号による装置の誤動作を防止することにある。以
下、本考案を実施例により説明する。
(考案の構成及び作用) 第1図は、本考案の一実施例を示す。
判別回路1は、並列接続された位相変位検出回
路11と平均電圧検出回路12とアンドゲート1
3とから構成され、該11,12の両検出回路の
出力の論理積が判別回路1の出力信号となつてい
る。該出力信号は、共通入力端子INに正常信号
が入力された場合には、論理1のH信号となり、
異常信号が入力された場合には、論理OのL信号
となり、その結果、ゲート回路2が正常信号の
み、通過させて共通出力端子OUTから異常信号
が出力されない構成となつている。
位相変位検出回路11では、遅延回路111と
D形フリツプフロツプ112を入力段に設置し、
その後に、カウンタ113、微分回路114、比
較器115、積分器116、比較器117が順次
直列に接続されている。遅延回路111の入力側
は、共通入力端子INに、出力側はD形フリツプ
フロツプ112のクロツク入力端子C1に接続さ
れ、また、該フリツプフロツプ112のデータ入
力端子D1は、共通入力端子INに接続され、該フ
リツプフロツプ112の出力端子Q1はカウンタ
113のクロツク入力端子C2に接続されている。
カウンタ113は、1ビツト・カウンタであり、
その否定側出力端子2は、微分回路114の入
力側に接続されている。微分回路114は、コン
デンサC10と抵抗R10とから構成され、カウンタ1
13の出力が比較器115で判定される際にマル
チプルトリガされるのを防いでいる。比較器11
5の非反転入力には微分回路114の出力が、反
転入力端子には、閾値電圧V1が各々接続され、
またその出力は積分器116の入力側に接続され
る。積分器116は抵抗R11とコンデンサC11とで
構成され、その出力は比較器117の反転入力端
子に接続されている。比較器117の非反転入力
端子には閾値電圧V2が、反転入力端子には積分
器116の出力が各々接続され、またその出力は
アンドゲート13の第1の入力端子に接続されて
いる。
平均電圧検出回路12は、抵抗器R12とコンデ
ンサC12とからなる積分器121及び比較器12
2から構成され、積分器121はその入力側が共
通入力端子INに、出力側が比較器122の非反
転入力端子に各々接続されている。また、比較器
122の反転入力端子には閾値電圧V3が接続さ
れ、その出力はアンドゲート13の第2の入力端
子に接続されている。また、アンドゲート13の
出力はゲート回路2の第2の入力端子に接続され
ている。
ゲート回路2は、アンドゲート1個から構成さ
れ、その第1の入力端子は遅延回路111の出力
に接続され、その出力は、出力端子OUTに接続
されている。
次に動作について説明する。先ず、共通入力端
子INから第2図aに示す正常信号が入力した場
合について回路動作を述べる。周期Tの正常信号
が位相変位検出回路11に入力すると、遅延回路
111によりτ(但し、τ<T/2)だけ時間を
遅らされ(第2図b)、カウンタ113のクロツ
ク端子C2に入力する。該位相変位信号(第2図
b)が、クロツク信号源となつて、フリツプフロ
ツプ112を動作させ、その出力Q1から第2図
cの如き論理1のH信号が出力される。該出力信
号は、1ビツト・カウンタ113に供給され、そ
の否定側出力2から第2図dの如きH信号が出
力される。該出力信号は微分回路114に入力
し、該微分回路114の出力は第2図eの如き、
第2図dの立上り部分の微分波形となる。該信号
(第2図e)は、比較器115に入力して、閾値
電圧V1より高レベルの部分について、比較器1
15の出力は第2図fのようなパルス信号とな
る。該パルス信号は、積分器116に入力する
が、積分器116の時定数を十分大きくとれば、
該積分器116の出力は第2図gのような三角波
となる。該三角波は、比較器117の反転入力端
子に供給されるが、単発パルスの積分波形である
ため、閾値電圧V2より高い電圧レベルにならず、
該比較器117の出力は論理1のH信号となる
(第2図h)。
一方、共通入力端子INから平均電圧検出回路
12に入力された正常信号は、まず積分器121
に入力し、積分された第2図iの如き信号とな
る。その後、比較器122の非反転入力端子に供
給されるが、連続パルスの積分波形であるため、
反転入力に印加された閾値電圧V3より高い電圧
レベルとなつて、比較器122の出力は、論理1
のH信号となる(第2図j)。該H信号は、位相
変位検出回路11の出力信号(第2図h)ととも
にアンドゲート13に供給され、該ゲート13の
出力は論理1のH信号となる(第2図k)。さら
に、このH信号は、ゲート回路2の一方の入力端
子に供給され、ゲート回路2の一方の入力端子に
入力する遅延回路111の出力信号が、第2図l
のように、共通出力端子OUTへ得られることと
なり、共通入力端子INへ入力した信号(第2図
a)が、第2図lの信号として通過する。
次に、正常信号の周波数に比べて高い周波数の
異常信号が、共通入力端子INに入力した場合の
動作を説明する。位相変位検出回路11に入力さ
れた異常信号(第3図a)は、第3図bの如く時
間τだけ遅れて遅延回路111から出力され、第
3図aの入力信号とともにD形フリツプフロツプ
112に入力する。すると、該フリツプフロツプ
112の出力は、第3図cの如きパルス波形とな
る。このパルス波形をカウンタ回路113に入力
して2分周し、第3図dの波形が得られる。この
波形を微分回路114により微分し、第3図eの
波形となつて、比較器115の非反転入力に入力
されるが、閾値V1より高い電圧レベルが存在す
るので、比較器115の出力は第3図fの如きパ
ルス波形となる。これを積分器116に入力する
と、繰返しパルスの積分となるので、第3図gの
ように閾値V2より高い電圧レベルとなり、次の
比較器117の出力は第3図hの如き論理0のL
信号となる。このようにして、パルス幅がτより
も狭い高周波の異常信号が入力された場合には、
論理0として検出されることになる。
一方、共通入力端子INから平均値電圧検出回
路12に入力した異常信号(第3図a)は、積分
器121を通過後、第3図iの如き閾値V3より
高い電圧レベルの信号となり、比較器122の出
力は、第3図jの如き論理1のH信号となる。従
つて、アンドゲート13の入力の一方は、第3図
hのL信号、もう一方は第3図jのH信号とな
り、該ゲート13の出力は、第3図kの如き論理
0のL信号となる。このため、ゲート回路2の出
力も第3図lの如きL信号となり、異常信号は共
通出力端子OUTへ出力されない。
次に正常信号の周波数に比べて低い周波数の異
常信号が共通入力端子INに入力した場合の動作
を述べると、この場合の第2図a〜l及び第3図
a〜lに対応する波形は第4図a〜lのようにな
り、共通出力端子OUTから取り出される信号は、
第4図lの如きL信号となり、異常信号は出力さ
れない。このようにして、例えば正常なクロツク
周期が取れないような低周波の異常信号が入力さ
れた場合には、平均電圧検出回路12により論理
0として検出することができる。
以上説明したように、本実施例では、平均電圧
検出回路の出力と位相変位検出回路の出力との論
理積を受信パルス信号の判別結果として、ゲート
回路に供給して、受信した異常信号を遮断すると
いう方法により、所定の周波数帯の信号に関し
て、正常信号と異常信号とを区別できる利点があ
る。
(考案の効果) 本考案は、受信パルス信号の正常性を判別する
回路を有しており、異常信号を受信した場合に
は、該異常信号を遮断できる利点があり、通信装
置の誤動作防止に用いることができる。
【図面の簡単な説明】
第1図は本考案の一実施例を示す図、第2図は
第1図の実施例の正常時の動作説明図、第3図及
び第4図は第1図の実施例の異常時の動作説明図
である。 IN……共通入力端子、OUT……出力端子、1
……判別回路、2……ゲート回路、11……位相
変位検出回路、12……平均電圧検出回路、13
……アンドゲート回路、111……遅延回路、1
12……D形フリツプフロツプ、113……1ビ
ツト・カウンタ、114……微分回路、115,
117,122……比較器、116,121……
積分器、V1,V2,V3……閾値電圧、C10,C11
C12……コンデンサ、R10,R11,R12……抵抗。

Claims (1)

  1. 【実用新案登録請求の範囲】 受信パルス信号を入力とする位相変位検出回路
    11と、 前記受信パルス信号を入力として積分し、その
    積分出力が所定の閾値よりも大きいときに論理1
    の信号を出力する平均電圧検出回路12と、 前記位相変位検出回路11と前記平均電圧検出
    回路12の各出力を入力とするアンドゲート13
    とを備えた受信パルス信号検査回路であつて、 前記位相変位検出回路12は、前記受信パルス
    信号を入力とする遅延回路111と、該遅延回路
    111の出力をクロツク入力としかつ前記受信パ
    ルス信号をデータ入力とするフリツプフロツプ1
    12と、該フリツプフロツプ112の出力を入力
    とする1ビツトカウンタ113と、該1ビツトカ
    ウンタ113の出力を入力とする微分回路114
    と、該微分回路114の出力を整形積分しかつそ
    の積分出力が所定の閾値よりも小さいときに論理
    1の信号を出力する手段115,116,117
    とからなり、 前記アンドゲート13の出力信号に応じて前記
    受信パルス信号を通過又は遮断させることを特徴
    とする受信パルス信号検査回路。
JP1984034056U 1984-03-12 1984-03-12 受信パルス信号検査回路 Granted JPS60149264U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1984034056U JPS60149264U (ja) 1984-03-12 1984-03-12 受信パルス信号検査回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1984034056U JPS60149264U (ja) 1984-03-12 1984-03-12 受信パルス信号検査回路

Publications (2)

Publication Number Publication Date
JPS60149264U JPS60149264U (ja) 1985-10-03
JPH055708Y2 true JPH055708Y2 (ja) 1993-02-15

Family

ID=30537072

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1984034056U Granted JPS60149264U (ja) 1984-03-12 1984-03-12 受信パルス信号検査回路

Country Status (1)

Country Link
JP (1) JPS60149264U (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5714618A (en) * 1980-06-30 1982-01-25 Mitsubishi Gas Chem Co Inc Resin composition

Also Published As

Publication number Publication date
JPS60149264U (ja) 1985-10-03

Similar Documents

Publication Publication Date Title
US5001374A (en) Digital filter for removing short duration noise
US6008746A (en) Method and apparatus for decoding noisy, intermittent data, such as manchester encoded data or the like
US4929916A (en) Circuit for detecting a lock of a phase locked loop
US4344175A (en) Muting circuit
US4119910A (en) Method and apparatus for detecting whether phase difference between two signals is constant
US3949394A (en) Read amplifier having retriggerable, variable duty cycle inhibit pulse generator
US4313107A (en) Tone signal detectors
US3995225A (en) Synchronous, non return to zero bit stream detector
KR910005056A (ko) 셀프-타이밍을 인정하는 채널
JPH055708Y2 (ja)
US4398154A (en) Read channel gate generator with self-adjusting pulse width compensator
US4068174A (en) Digital carrier wave detect circuitry
US4914680A (en) Signal distinction circuit
DE69028393T2 (de) Verfahren und gerät zur diskriminierung eines datensignals
US4733169A (en) Digital frequency detector
JPS6142903B2 (ja)
JP2553680B2 (ja) デジタル信号処理回路
JPS5832542B2 (ja) 呼出し用受信機の信号検出方式
JP2834461B2 (ja) 波形整形回路
JP3164904B2 (ja) 入力信号断検出方式
RU2013858C1 (ru) Устройство для регенерации импульсов
JPH0724833Y2 (ja) クロック信号再生回路
JPH0221809Y2 (ja)
KR940008154Y1 (ko) 주파수 검출 회로
JP2984802B2 (ja) 入力信号異常検出回路