JPH0620186A - フローティングデータインターフェース - Google Patents
フローティングデータインターフェースInfo
- Publication number
- JPH0620186A JPH0620186A JP5032099A JP3209993A JPH0620186A JP H0620186 A JPH0620186 A JP H0620186A JP 5032099 A JP5032099 A JP 5032099A JP 3209993 A JP3209993 A JP 3209993A JP H0620186 A JPH0620186 A JP H0620186A
- Authority
- JP
- Japan
- Prior art keywords
- data
- data interface
- current
- coupling loop
- bus line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017545—Coupling arrangements; Impedance matching circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0266—Arrangements for providing Galvanic isolation, e.g. by means of magnetic or capacitive coupling
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Arrangements For Transmission Of Measured Signals (AREA)
- Semiconductor Integrated Circuits (AREA)
- Logic Circuits (AREA)
Abstract
(57)【要約】
【目的】 本発明は、モノリシック集積回路を他の回路
から直流的に分離したフローティングデータインターフ
ェースを提供することを目的とすある。 【構成】 結合ループkの磁界を検出することによって
結合ループkに接続されたバスラインbの電流を評価し
てデータソースからのデータを検出するホール阻止h と
そのホール電圧を検出するセンサfよりなるホール電圧
測定装置を備えていることを特徴とする。この装置は単
一処理回路pと共にモノリシック集積回路技術を使用し
て構成されている。
から直流的に分離したフローティングデータインターフ
ェースを提供することを目的とすある。 【構成】 結合ループkの磁界を検出することによって
結合ループkに接続されたバスラインbの電流を評価し
てデータソースからのデータを検出するホール阻止h と
そのホール電圧を検出するセンサfよりなるホール電圧
測定装置を備えていることを特徴とする。この装置は単
一処理回路pと共にモノリシック集積回路技術を使用し
て構成されている。
Description
【0001】
【産業上の利用分野】本発明は、フローティングデータ
インターフェースに関し、特にモノリシック集積回路の
フローティングデータインターフェースに関する。
インターフェースに関し、特にモノリシック集積回路の
フローティングデータインターフェースに関する。
【0002】
【従来の技術】多くの適用が存在し、そのデータはフロ
ーティングベースにおいて読取られなければならない。
例えば、長く不完全なデータラインのため、データソー
スとデータシンクの間の電位変化が非常に大きいので、
データは正確に認識されず、または関連した回路は電圧
スパイクによって破壊される。確かな補修方法は、2線
式ラインによって異なる信号としてデータを送信し、異
なる入力ステージによってそれらを評価することによっ
て行われ、既知のようにこれらが許容された動的領域内
にあればDCレベル変化を抑制できる。別の既知の方法
は、各回路とデータバスの間のフローティングデータイ
ンターフェースとして挿入された光結合器の利用であ
る。しかしながら、これは高価であり付加的な回路を必
要とする。
ーティングベースにおいて読取られなければならない。
例えば、長く不完全なデータラインのため、データソー
スとデータシンクの間の電位変化が非常に大きいので、
データは正確に認識されず、または関連した回路は電圧
スパイクによって破壊される。確かな補修方法は、2線
式ラインによって異なる信号としてデータを送信し、異
なる入力ステージによってそれらを評価することによっ
て行われ、既知のようにこれらが許容された動的領域内
にあればDCレベル変化を抑制できる。別の既知の方法
は、各回路とデータバスの間のフローティングデータイ
ンターフェースとして挿入された光結合器の利用であ
る。しかしながら、これは高価であり付加的な回路を必
要とする。
【0003】
【発明が解決しようとする課題】それ故、本発明の目的
は、モノリシック集積回路に特に適した単一のチップ上
のモノリシック集積回路と共に構成されることのできる
フローティングデータインターフェースを提供すること
である。
は、モノリシック集積回路に特に適した単一のチップ上
のモノリシック集積回路と共に構成されることのできる
フローティングデータインターフェースを提供すること
である。
【0004】
【課題を解決するための手段】本発明の基本的な原理
は、フローティングデータインターフェースに電流搬送
結合ループの磁界を評価するホール電圧測定装置を使用
することである。時間による電流の変化は送信されたデ
ータ情報を表す。欧州特許出願第91 11 2840.3号明細書
(発明の名称“Hallsensor mit Selbstkompensation
”)および第91 122046.5号明細書(発明の名称“Offs
etkompensierter Hallsensor”)によれば、このような
ホール電圧測定装置は通常の半導体集積回路製造技術を
使用する単一の半導体チップ上に集積されることができ
る利点があり、ホールセルの材料および温度依存性誤差
は適当な回路によって十分に補償できる。結合ループの
配置および寸法は臨界的ではない。結合ループは半導体
チップに集積させることが可能であり、電圧絶縁は例え
ば半導体層上の厚い酸化物層によって行われる。結合ル
ープは集積回路の外部に配置されることもでき、その場
合チップ表面上の任意の接続コンタクトも必要としな
い。ホールセルと結合ループの間の長い距離は、当然大
きな磁界を必要とする。
は、フローティングデータインターフェースに電流搬送
結合ループの磁界を評価するホール電圧測定装置を使用
することである。時間による電流の変化は送信されたデ
ータ情報を表す。欧州特許出願第91 11 2840.3号明細書
(発明の名称“Hallsensor mit Selbstkompensation
”)および第91 122046.5号明細書(発明の名称“Offs
etkompensierter Hallsensor”)によれば、このような
ホール電圧測定装置は通常の半導体集積回路製造技術を
使用する単一の半導体チップ上に集積されることができ
る利点があり、ホールセルの材料および温度依存性誤差
は適当な回路によって十分に補償できる。結合ループの
配置および寸法は臨界的ではない。結合ループは半導体
チップに集積させることが可能であり、電圧絶縁は例え
ば半導体層上の厚い酸化物層によって行われる。結合ル
ープは集積回路の外部に配置されることもでき、その場
合チップ表面上の任意の接続コンタクトも必要としな
い。ホールセルと結合ループの間の長い距離は、当然大
きな磁界を必要とする。
【0005】
【発明の効果】ホール効果データインターフェースの主
要な利点は、結合ループが低いインピーダンスを有する
ので電圧降下が小さいことである。それ故、複数のこの
ようなインターフェースを直列に接続することができ
る。低いインピーダンスのため、容量性妨害信号に対す
るデータラインの感度は低い。磁気的干渉は捩じった2
線式ラインによって低く保たれる。これらの有益な特性
は、データソースおよびデータシンクが間隔を隔てら
れ、多数の干渉源によって影響されるため、インターフ
ェースが自動車の分野において使用される場合に特に有
効である。
要な利点は、結合ループが低いインピーダンスを有する
ので電圧降下が小さいことである。それ故、複数のこの
ようなインターフェースを直列に接続することができ
る。低いインピーダンスのため、容量性妨害信号に対す
るデータラインの感度は低い。磁気的干渉は捩じった2
線式ラインによって低く保たれる。これらの有益な特性
は、データソースおよびデータシンクが間隔を隔てら
れ、多数の干渉源によって影響されるため、インターフ
ェースが自動車の分野において使用される場合に特に有
効である。
【0006】
【実施例】図1において、データソースqは集積回路c
にバスラインbを介して接続される。最も簡単な場合、
バスラインは2進信号あるいはデータワードの情報を含
む電流iを搬送する。データソースqは例えば中央プロ
セッサであり、データソースに単一制御信号あるいは直
列データあるいは命令を送ることによってラインbを介
して信号処理回路pを制御する。信号処理回路pは、セ
ンサfおよび少なくとも1つのホールセルhから構成さ
れるホール電圧測定装置に集積回路c内で接続される。
センサfは端子2と4の間でホール素子hに電流を供給
し、端子1と3の間に各ホール電圧を得る。前述の欧州
特許明細書(“OffsetkompensierterHallsensor”)に
おいて開示されたようなスイッチ装置によって、端子1
乃至4は質問中に相互に交換され、それによってホール
セルhあるいは協同する他のホールセルの方向依存特性
はほぼ完全に補償される。1回の巻回のみの結合ループ
kが図1に示されており、集積回路cの外側に位置され
る。巻回数の増加によって感度が増加する。
にバスラインbを介して接続される。最も簡単な場合、
バスラインは2進信号あるいはデータワードの情報を含
む電流iを搬送する。データソースqは例えば中央プロ
セッサであり、データソースに単一制御信号あるいは直
列データあるいは命令を送ることによってラインbを介
して信号処理回路pを制御する。信号処理回路pは、セ
ンサfおよび少なくとも1つのホールセルhから構成さ
れるホール電圧測定装置に集積回路c内で接続される。
センサfは端子2と4の間でホール素子hに電流を供給
し、端子1と3の間に各ホール電圧を得る。前述の欧州
特許明細書(“OffsetkompensierterHallsensor”)に
おいて開示されたようなスイッチ装置によって、端子1
乃至4は質問中に相互に交換され、それによってホール
セルhあるいは協同する他のホールセルの方向依存特性
はほぼ完全に補償される。1回の巻回のみの結合ループ
kが図1に示されており、集積回路cの外側に位置され
る。巻回数の増加によって感度が増加する。
【0007】図2において、バスラインbは捻った2線
式ラインとして示されており、データソースqからのデ
ータ依存電流iを供給される。それぞれ第1、第2およ
び第3の回路c1,c2およびc3は、それぞれ1つの
結合ループを介してバスラインbに直列に接続される。
式ラインとして示されており、データソースqからのデ
ータ依存電流iを供給される。それぞれ第1、第2およ
び第3の回路c1,c2およびc3は、それぞれ1つの
結合ループを介してバスラインbに直列に接続される。
【0008】図3は、データ依存電流iによってバスラ
インbに送信されるデータフォーマットの1例を示す。
各論理状態は、第1あるいは第2の電流値によって送信
され、そのどちらかはゼロであってもよい。また第1の
電流値が正であり、第2の電流値が負であってもよい。
この場合、回路は多少複雑であるが、2重振幅およびさ
らに均一の電流負荷の結果として利点を提供する。デー
タフォーマットは、開始あるいは同期文字a' で始ま
る。この文字に続いて、アドレス部分a、データデリミ
ッタ期間および質問の期間d' を含むデータ部分dが位
置する。この質問d' において図4に示されるようにア
ドレスされた回路c4はデータソースbqにデータを送
ることができる。データソースbqは、要求されるよう
な個々の従属段からのデータを読取ることによって主局
段として動作する。しかしながら、これはフローティン
グデータインターフェースが両方向において有効である
場合のみ可能である。2つのこのような実施例は、図4
および6において示されている。ホール電圧測定装置h
およびセンサfの分解能が2より多くの電流レベル間で
確かに識別される場合、多重値データ信号が送信される
ことができる。
インbに送信されるデータフォーマットの1例を示す。
各論理状態は、第1あるいは第2の電流値によって送信
され、そのどちらかはゼロであってもよい。また第1の
電流値が正であり、第2の電流値が負であってもよい。
この場合、回路は多少複雑であるが、2重振幅およびさ
らに均一の電流負荷の結果として利点を提供する。デー
タフォーマットは、開始あるいは同期文字a' で始ま
る。この文字に続いて、アドレス部分a、データデリミ
ッタ期間および質問の期間d' を含むデータ部分dが位
置する。この質問d' において図4に示されるようにア
ドレスされた回路c4はデータソースbqにデータを送
ることができる。データソースbqは、要求されるよう
な個々の従属段からのデータを読取ることによって主局
段として動作する。しかしながら、これはフローティン
グデータインターフェースが両方向において有効である
場合のみ可能である。2つのこのような実施例は、図4
および6において示されている。ホール電圧測定装置h
およびセンサfの分解能が2より多くの電流レベル間で
確かに識別される場合、多重値データ信号が送信される
ことができる。
【0009】図4の2方向性データインターフェースは
参照符号等によって示される図1の部分的回路、および
後続の部分的回路を含む。図4に示されるように、デー
タソースbqは回路c4に2線式のバスラインbによっ
て接続されるが、要求に応じてデータソースbqにデー
タを送ることができる。これは、質問回路c4において
バスラインbあるいは結合ループkを開く遮断ステージ
ttによって行われる。データソースbqにおける電流
センサmおよび検出抵抗器rによって、データソースb
qはクロックデータ発生器dgが第1のスイッチs1に
よってバスラインbに電流ソースqを接続しても、電流
cは流れないということを検出する。比較器vは、遮断
ステージttが質問回路c4によって付勢されるバスラ
インb上の所望な状態と実際の状態との相違を認識す
る。
参照符号等によって示される図1の部分的回路、および
後続の部分的回路を含む。図4に示されるように、デー
タソースbqは回路c4に2線式のバスラインbによっ
て接続されるが、要求に応じてデータソースbqにデー
タを送ることができる。これは、質問回路c4において
バスラインbあるいは結合ループkを開く遮断ステージ
ttによって行われる。データソースbqにおける電流
センサmおよび検出抵抗器rによって、データソースb
qはクロックデータ発生器dgが第1のスイッチs1に
よってバスラインbに電流ソースqを接続しても、電流
cは流れないということを検出する。比較器vは、遮断
ステージttが質問回路c4によって付勢されるバスラ
インb上の所望な状態と実際の状態との相違を認識す
る。
【0010】例えば、遮断ステージttは、結合ループ
kと直列に接続されるドレインソース路を有するエンフ
ァンスメント型MOSトランジスタであり、以後“遮断
トランジスタtt”と呼ぶ。高周波信号を整流すること
によって制御電圧ソースsqにおいて生じられる制御電
圧usがゲート、ソース電極間に供給される。このた
め、半導体チップはモノリシック集積高周波送信ステー
ジuiを含み、その1次側は高周波発生器gから与えら
れ、2次側は後で整流される制御電圧usを生成する。
送信される周波数が高く、制御電圧usは遮断ステージ
ttのトランジスタのゲートキャパシタンスを再充電す
るためにのみ必要であるから高周波送信ステージuiは
非常に小さい。ゲートキャパシタンスは、高抵抗R、あ
るいは任意のその他の受動あるいは能動回路によって放
電される。高周波送信ステージuiのデータベースのタ
ーンオンおよびターンオフは信号処理ステージpの制御
出力によって行われ、その制御出力は高周波発生器g上
に直接作用するか、第2のスイッチs2によって1次側
を開閉する。
kと直列に接続されるドレインソース路を有するエンフ
ァンスメント型MOSトランジスタであり、以後“遮断
トランジスタtt”と呼ぶ。高周波信号を整流すること
によって制御電圧ソースsqにおいて生じられる制御電
圧usがゲート、ソース電極間に供給される。このた
め、半導体チップはモノリシック集積高周波送信ステー
ジuiを含み、その1次側は高周波発生器gから与えら
れ、2次側は後で整流される制御電圧usを生成する。
送信される周波数が高く、制御電圧usは遮断ステージ
ttのトランジスタのゲートキャパシタンスを再充電す
るためにのみ必要であるから高周波送信ステージuiは
非常に小さい。ゲートキャパシタンスは、高抵抗R、あ
るいは任意のその他の受動あるいは能動回路によって放
電される。高周波送信ステージuiのデータベースのタ
ーンオンおよびターンオフは信号処理ステージpの制御
出力によって行われ、その制御出力は高周波発生器g上
に直接作用するか、第2のスイッチs2によって1次側
を開閉する。
【0011】エンファンスメント型MOSトランジスタ
の使用は、関連した回路c4が休止状態の時でさえ関係
した結合ループが閉じたままであるという付加された利
点を有する。これは、例えば少数の回路のみが動作され
る待機モードを許容する。バスラインbは、このモード
において遮断されてはならない。例えば1つの応用は自
動車用盗難防止アラームシステムであり、それにおける
中央プロセッサは特定センサ回路のみを質問しなければ
ならず、他の回路はバッテリー節約のために接続が断た
れる。
の使用は、関連した回路c4が休止状態の時でさえ関係
した結合ループが閉じたままであるという付加された利
点を有する。これは、例えば少数の回路のみが動作され
る待機モードを許容する。バスラインbは、このモード
において遮断されてはならない。例えば1つの応用は自
動車用盗難防止アラームシステムであり、それにおける
中央プロセッサは特定センサ回路のみを質問しなければ
ならず、他の回路はバッテリー節約のために接続が断た
れる。
【0012】高周波送信ステージuiの設計は臨界的で
はなく、非常に任意性がある。図4の実施例において、
蛇行形状が誘導性高周波送信システムステージuiのた
めに選択されている。1次および2次側は、1平面ある
いは異なる平面にある。MOSトランジスタtt、ダイ
オードD、および抵抗Rもまた集積回路素子である。回
路の残りの部分に関するフローティングは、回路の残り
の部分に十分な間隔を形成することによって必要な絶縁
破壊耐力が得られるようにしなければならない。このよ
うに、どの点でも、またどの動作状態でも電気接続は存
在しない。
はなく、非常に任意性がある。図4の実施例において、
蛇行形状が誘導性高周波送信システムステージuiのた
めに選択されている。1次および2次側は、1平面ある
いは異なる平面にある。MOSトランジスタtt、ダイ
オードD、および抵抗Rもまた集積回路素子である。回
路の残りの部分に関するフローティングは、回路の残り
の部分に十分な間隔を形成することによって必要な絶縁
破壊耐力が得られるようにしなければならない。このよ
うに、どの点でも、またどの動作状態でも電気接続は存
在しない。
【0013】図5は、質問の期間d' 内のデータフォー
マットの1つのクロック期間Tを示す。データ発生器d
gは、期間t1の間第1のスイッチs1を閉じる。質問
回路c4がクロック期間Tにおけるデータソースbqに
対して信号a“0”となる場合、図5の電流特性は変化
しない。しかしながら、集積回路c4がデータソースd
qに対して1つの信号“1”となる場合、遮断トランジ
スタttは期間t1乃至t2においてターンオンされ
る。そして電流iは破線によって示される特性を有す
る。ONの時間は期間t1から期間t2までのクロック
期間Tにおいて減少された。バスラインbは、配線によ
るORと各電圧レベルで動作するのと同様にそれぞれO
Nの時間で動作する。比較器vにおける比率t1/t2
の評価は、受信された論理状態を示す。この方法でデー
タは直列ビットベースで読取られる。
マットの1つのクロック期間Tを示す。データ発生器d
gは、期間t1の間第1のスイッチs1を閉じる。質問
回路c4がクロック期間Tにおけるデータソースbqに
対して信号a“0”となる場合、図5の電流特性は変化
しない。しかしながら、集積回路c4がデータソースd
qに対して1つの信号“1”となる場合、遮断トランジ
スタttは期間t1乃至t2においてターンオンされ
る。そして電流iは破線によって示される特性を有す
る。ONの時間は期間t1から期間t2までのクロック
期間Tにおいて減少された。バスラインbは、配線によ
るORと各電圧レベルで動作するのと同様にそれぞれO
Nの時間で動作する。比較器vにおける比率t1/t2
の評価は、受信された論理状態を示す。この方法でデー
タは直列ビットベースで読取られる。
【0014】例えば自動車において、このような質問は
中央プロセッサが多数のデータの読取りを可能にし、そ
のデータは測定量、処理変数、温度等に関し、制御プロ
グラムに対して重要である。
中央プロセッサが多数のデータの読取りを可能にし、そ
のデータは測定量、処理変数、温度等に関し、制御プロ
グラムに対して重要である。
【0015】図6は、2方向性データインターフェース
の実施例を概略的に示し、それにおいては、図4の誘導
的高周波送信ステージuiは容量性の高周波送信ステー
ジukによって置換されている。電圧は第1および第2
のキャパシタk1、k2によって分離され、それらは適
当な安全な間隔を有して回路c4に集積される。2次側
の高周波信号の整流は、単一のダイオードDよりもさら
に効果的であるブリッジ整流器D' によって達成され
る。高周波発生器gは、図4および図6に示されるよう
な高周波送信ステージui、ukを供給するための正弦
波あるいは方形の出力信号を供給する。
の実施例を概略的に示し、それにおいては、図4の誘導
的高周波送信ステージuiは容量性の高周波送信ステー
ジukによって置換されている。電圧は第1および第2
のキャパシタk1、k2によって分離され、それらは適
当な安全な間隔を有して回路c4に集積される。2次側
の高周波信号の整流は、単一のダイオードDよりもさら
に効果的であるブリッジ整流器D' によって達成され
る。高周波発生器gは、図4および図6に示されるよう
な高周波送信ステージui、ukを供給するための正弦
波あるいは方形の出力信号を供給する。
【図1】単一方向性ホール効果データインターフェース
の概略図。
の概略図。
【図2】2線式バスを介して直列に接続されたデータソ
ースおよび3つの受信機回路の概略図。
ースおよび3つの受信機回路の概略図。
【図3】送信されたデータフォーマットの1例の概略
図。
図。
【図4】2方向性インターフェースの1実施例の概略
図。
図。
【図5】質問の期間における1つのデータクロック期間
の概略図。
の概略図。
【図6】2方向性データのインターフェースの別の実施
例の概略図。
例の概略図。
b…バスライン、c1,c2,c3,c4…回路、d'
…質問の期間、f,h…ホール電圧測定装置、i…電
流、k…結合ループ、q、bq…データソース、tt…
遮断ステージ、T…クロック周期。
…質問の期間、f,h…ホール電圧測定装置、i…電
流、k…結合ループ、q、bq…データソース、tt…
遮断ステージ、T…クロック周期。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 クラウス・ヘバーレ ドイツ連邦共和国、ベー − 7801 ロイ テ、フォーゲゼンシュトラーセ 3
Claims (9)
- 【請求項1】 結合ループの磁界を検出することによっ
て結合ループに接続されたバスラインの各電流を評価
し、特に単一処理回路と共にモノリシック集積回路技術
を使用して構成されているホール電圧測定装置を具備し
ていることを特徴とするフローティングデータインター
フェース。 - 【請求項2】 アドレス部分およびデータ部分を有する
データフォーマットがバスライン上の電流によって送信
され、前記データフォーマットが結合ループがバスライ
ンを介して直列に接続される異なる回路をアドレスする
ことが可能なデータソースによって生成されることを特
徴とする請求項1記載のデータインターフェース。 - 【請求項3】 データインターフェースが2方向性であ
り、データソースへのデータの転送が定められた方法で
質問期間における電流を中断するフローティング遮断ス
テージによって行われることを特徴とする請求項1ある
いは2のいずれか1項記載のデータインターフェース。 - 【請求項4】 遮断ステージが結合ループの電流路に配
置された遮断トランジスタを含み、制御電圧を生成する
ための制御電圧源が遮断トランジスタの基準電極と制御
電極の間で接続され、制御電圧源が質問回路における信
号処理装置によって制御されることを特徴とする請求項
3記載のデータインターフェース。 - 【請求項5】 遮断トランジスタおよび制御電圧源によ
って結合ループにおける電流の流れが定められた方法で
中断され、電流のマーク対スペース比が1つ以上のクロ
ック期間中の質問期間において変化されることを特徴と
する請求項4記載のデータインターフェース。 - 【請求項6】 遮断トランジスタがMOSトランジスタ
であることを特徴とする請求項4記載のデータインター
フェース。 - 【請求項7】 遮断トランジスタがエンファンスメント
型MOSトランジスタであり、そのゲートおよびソース
端子が整流回路を介して誘導性あるいは容量性高周波送
信ステージによって与えられることを特徴とする請求項
6記載のデータインターフェース。 - 【請求項8】 1次側の誘導性あるいは容量性の高周波
送信ステージが高周波発生器にスイッチ装置を通って接
続されることを特徴とする請求項7記載のデータインタ
ーフェース。 - 【請求項9】 データソースがデータ発生器および比較
器に結合される電流センサを含み、質問期間中、比較器
がバスライン上の動作電流レベルを所望の電流レベルと
比較し、比較の結果に基づいてアドレスされた回路から
読取られたデータを決定することを特徴とする請求項3
記載のデータインターフェース。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE4205241A DE4205241C2 (de) | 1992-02-21 | 1992-02-21 | Potentialfreie Datenübertragungseinrichtung |
| DE4205241:6 | 1992-02-21 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0620186A true JPH0620186A (ja) | 1994-01-28 |
Family
ID=6452216
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP5032099A Pending JPH0620186A (ja) | 1992-02-21 | 1993-02-22 | フローティングデータインターフェース |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US5399965A (ja) |
| EP (1) | EP0564791B1 (ja) |
| JP (1) | JPH0620186A (ja) |
| KR (1) | KR930018711A (ja) |
| DE (2) | DE4205241C2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN100408391C (zh) * | 2006-06-16 | 2008-08-06 | 北京中科三环高技术股份有限公司 | 电动车智能报警防盗无刷控制器 |
Families Citing this family (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6031439A (en) * | 1995-09-08 | 2000-02-29 | Acuson Corporation | Bi-directional hall-effect control device |
| US5831426A (en) | 1996-08-16 | 1998-11-03 | Nonvolatile Electronics, Incorporated | Magnetic current sensor |
| DE19718420A1 (de) * | 1997-04-30 | 1998-11-12 | Siemens Ag | Integrierte Datenübertragungsschaltung mit Potentialtrennung zwischen Ein- und Ausgangsschaltkreis |
| US6300617B1 (en) | 1998-03-04 | 2001-10-09 | Nonvolatile Electronics, Incorporated | Magnetic digital signal coupler having selected/reversal directions of magnetization |
| US6393110B1 (en) * | 1998-09-30 | 2002-05-21 | 3Com Corporation | Methods and apparatus for terminating a line and supporting the asymmetric digital subscriber line protocol |
| DE19910016C2 (de) | 1999-03-08 | 2001-05-10 | Siemens Ag | Anordnung zur Erfassung von Impedanzstörstellen bei symmetrischen Datenübertragungsleitungen |
| DE19916635C1 (de) * | 1999-04-13 | 2001-01-25 | Siemens Ag | Verfahren und Vorrichtung zum Übertragen eines Sendesignals über eine zweiadrige Leitung |
| DE19922128C1 (de) * | 1999-05-12 | 2001-01-25 | Siemens Ag | Integrierter Schaltkreis zur Erzeugung eines Ansteuersignals für einen Isolated Gate Bipolar Transistor (IGBT) |
| DE19922127C2 (de) * | 1999-05-12 | 2002-05-29 | Siemens Ag | Integrierter Schaltkreis mit einem A/D- oder D/A-Wandler mit galvanischer Trennung |
| DE19922123A1 (de) * | 1999-05-12 | 2000-11-23 | Siemens Ag | Kompakte Busschnittstelle mit integrierter Potentialtrennung |
| US6819095B1 (en) * | 1999-09-16 | 2004-11-16 | International Rectifier Corporation | Power semiconductor device assembly with integrated current sensing and control |
| US6429640B1 (en) | 2000-08-21 | 2002-08-06 | The United States Of America As Represented By The Secretary Of The Air Force | GMR high current, wide dynamic range sensor |
| US6731752B1 (en) * | 2000-11-08 | 2004-05-04 | Viadux, Inc. | Method and circuit for echo-cancellation in two-way communications |
| US6763737B2 (en) * | 2002-01-18 | 2004-07-20 | Ford Global Technologies, Llc | Automobile transmission range sensor system |
| DE10245551A1 (de) * | 2002-09-30 | 2004-04-08 | Infineon Technologies Ag | Integrierte Halbleiterschaltungsanordnung |
| US7557562B2 (en) * | 2004-09-17 | 2009-07-07 | Nve Corporation | Inverted magnetic isolator |
| DE102006025031A1 (de) * | 2006-05-26 | 2007-11-29 | Micronas Gmbh | Prüfschaltungsanordnung und Prüfverfahren zum Prüfen einer Schaltungsstrecke einer Schaltung |
| US7834725B2 (en) * | 2007-09-05 | 2010-11-16 | The Smartpill Corporation | Magnetic activation and deactivation circuit and system |
| CN101855840B (zh) * | 2007-09-12 | 2014-07-23 | 瓦列里·瓦西里耶维奇·奥夫奇尼科夫 | 用于传输离散电信号的方法 |
| DE102009029528A1 (de) | 2009-09-17 | 2011-03-24 | Robert Bosch Gmbh | Integrierter Schaltkreis zur Informationsübertragung |
| WO2013061272A1 (en) * | 2011-10-28 | 2013-05-02 | Koninklijke Philips Electronics N.V. | Data communication with interventional instruments |
| LT2866354T (lt) * | 2013-10-25 | 2019-10-10 | Vito Nv (Vlaamse Instelling Voor Technologisch Onderzoek Nv) | Būdas ir sistema energijos bei duomenų impulsams perduoti per magistralę |
| DE102018124279A1 (de) * | 2018-07-30 | 2020-01-30 | Elmos Semiconductor Aktiengesellschaft | Abwärtskompatibles Bussystem mit niedrigem Buswiderstand mit der Fähigkeit zur Vergabe der Busknotenadressen ohne oder mit niederohmigen Bus-Shunt |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| SE408362B (sv) * | 1976-12-29 | 1979-06-05 | Philips Svenska Ab | Sett att vid en fjerrskrivanleggning reglera strommmen samt anordning for utforande av settet |
| JPS558153A (en) * | 1978-07-05 | 1980-01-21 | Hitachi Ltd | Circuit monitor unit |
| US4320388A (en) * | 1980-07-15 | 1982-03-16 | Westinghouse Electric Corp. | Two wire optical data communication system |
| DE3512280A1 (de) * | 1985-04-03 | 1986-10-09 | Nixdorf Computer Ag, 4790 Paderborn | Schaltungsanordnung zur erdfreien uebertragung digitaler signale ueber trennstellen |
| EP0214456A1 (de) * | 1985-08-21 | 1987-03-18 | Siemens Aktiengesellschaft | Schaltungsanordnung zum Anschliessen eines Datengerätes an eine mit einer Fernsprecheinrichtung verbundene Übertragungsleitung |
| JPS62136145A (ja) * | 1985-12-09 | 1987-06-19 | Fuji Facom Corp | 1:nデ−タ伝送方式 |
| EP0489215B1 (en) * | 1990-12-05 | 1996-03-20 | International Business Machines Corporation | Coupling device to be connected to a DCE for the connection to a public switched telephone network having a local power supply circuit for allowing the use of the local telephone, DCE and workstation including the same |
| DE59109002D1 (de) * | 1991-07-31 | 1998-07-09 | Micronas Intermetall Gmbh | Hallsensor mit Selbstkompensation |
| DE59108800D1 (de) * | 1991-12-21 | 1997-08-28 | Itt Ind Gmbh Deutsche | Offsetkompensierter Hallsensor |
-
1992
- 1992-02-21 DE DE4205241A patent/DE4205241C2/de not_active Expired - Fee Related
- 1992-12-11 US US07/989,318 patent/US5399965A/en not_active Expired - Lifetime
-
1993
- 1993-02-17 EP EP93102445A patent/EP0564791B1/de not_active Expired - Lifetime
- 1993-02-17 DE DE59309537T patent/DE59309537D1/de not_active Expired - Fee Related
- 1993-02-18 KR KR1019930002231A patent/KR930018711A/ko not_active Withdrawn
- 1993-02-22 JP JP5032099A patent/JPH0620186A/ja active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN100408391C (zh) * | 2006-06-16 | 2008-08-06 | 北京中科三环高技术股份有限公司 | 电动车智能报警防盗无刷控制器 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP0564791B1 (de) | 1999-04-28 |
| KR930018711A (ko) | 1993-09-22 |
| DE59309537D1 (de) | 1999-06-02 |
| DE4205241A1 (de) | 1992-07-02 |
| EP0564791A1 (de) | 1993-10-13 |
| DE4205241C2 (de) | 1997-12-18 |
| US5399965A (en) | 1995-03-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0620186A (ja) | フローティングデータインターフェース | |
| US6054780A (en) | Magnetically coupled signal isolator using a Faraday shielded MR or GMR receiving element | |
| US5701037A (en) | Arrangement for inductive signal transmission between the chip layers of a vertically integrated circuit | |
| CN100451663C (zh) | 电源电平检测器 | |
| US7535262B2 (en) | High voltage level shifting by capacitive coupling | |
| US20080100266A1 (en) | Semiconductor integrated circuit device | |
| US20040119517A1 (en) | Can receiver wake-up circuit | |
| CN113014234A (zh) | 一种应用于半桥高压驱动的过流保护及浮电平移位电路 | |
| US20030020490A1 (en) | Dual switching reference voltages | |
| CN107957547A (zh) | 一种直流接触器检测系统 | |
| US7719322B2 (en) | Semiconductor device having differential signal detection circuit for entry into mode other than normal operation | |
| WO1996019870A1 (en) | A power semiconductor switch | |
| JPH07183791A (ja) | 集積回路およびその回路システムおよびそれと共に用いる装置ならびに集積回路の使用方法 | |
| US5834954A (en) | Integrated comparator circuit | |
| JPH07236180A (ja) | 論理装置を活性化するための装置 | |
| US6229206B1 (en) | Bonding pad test configuration | |
| JP2000082945A (ja) | 温度検出機構を有する出力電流調整回路 | |
| US6483373B1 (en) | Input circuit having signature circuits in parallel in semiconductor device | |
| CN113794472B (zh) | 上电检测电路、gpio接口电路及集成电路芯片 | |
| JP3368771B2 (ja) | 断線検知機能を有する信号処理装置 | |
| WO2003030361A1 (en) | Power control circuit with active impedance to prevent sensing of spurious information | |
| CN116337253B (zh) | 功率装置及其温度检测方法 | |
| CN117074767B (zh) | 一种电压检测电路 | |
| US6118308A (en) | Circuit configuration for a comparator | |
| JPS6115418A (ja) | 電気回路装置 |