JPH0636614B2 - 時間軸誤差補正装置 - Google Patents

時間軸誤差補正装置

Info

Publication number
JPH0636614B2
JPH0636614B2 JP60109999A JP10999985A JPH0636614B2 JP H0636614 B2 JPH0636614 B2 JP H0636614B2 JP 60109999 A JP60109999 A JP 60109999A JP 10999985 A JP10999985 A JP 10999985A JP H0636614 B2 JPH0636614 B2 JP H0636614B2
Authority
JP
Japan
Prior art keywords
signal
line
video signal
field
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP60109999A
Other languages
English (en)
Other versions
JPS61267490A (ja
Inventor
光茂 多々美
康夫 佐倉
義則 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP60109999A priority Critical patent/JPH0636614B2/ja
Priority to US06/863,422 priority patent/US4729013A/en
Priority to CA000509415A priority patent/CA1309494C/en
Priority to EP86303829A priority patent/EP0202919B1/en
Priority to AU57600/86A priority patent/AU593807B2/en
Priority to KR1019860003911A priority patent/KR950009854B1/ko
Priority to DE8686303829T priority patent/DE3669062D1/de
Publication of JPS61267490A publication Critical patent/JPS61267490A/ja
Publication of JPH0636614B2 publication Critical patent/JPH0636614B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/95Time-base error compensation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/896Time-base error compensation using a digital memory with independent write-in and read-out clock generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 次の順序に従つて本発明を説明する。
A産業上の利用分野 B発明の概要 C従来の技術 D発明が解決しようとする問題点(第8図、第9図) E問題点を解決するための手段 F作用 G実施例 (G1)NTSC方式の実施例 動作原理(第3図、第4図) 時間軸誤差補正装置の構成(第1図) 動作(第1図、第4図) (G2)PAL方式の実施例 動作原理(第5図、第6図) 時間軸誤差補正装置の構成及び動作(第2図、第6図、
第7図) (G3)その他の実施例 H発明の効果 A産業上の利用分野 本発明は時間軸誤差補正装置に関し、例えばビデオテー
プレコーダ(VTR)をサブキヤリアリターンモードで
動作させた場合に適用して好適なものである。
B発明の概要 本発明は、入力ビデオ信号をバツフアメモリに書き込む
際に、読み出したとき基準ビデオ信号と一致するような
サブキヤリアの位相を予測し、この予測に基づいてバツ
フアメモリに書き込まれる入力ビデオ信号のサブキヤリ
アの位相を制御することによつて、バツフアメモリから
ビデオ信号を読み出したときそのサブキヤリアの位相を
基準ビデオ信号のサブキヤリアの位相と一致させること
ができる。
C従来の技術 コンポジツト信号のカラーサブキヤリア(これをサブキ
ヤリアと呼ぶ)を輝度信号の低域側に周波数変換した低
域変換コンポジツトビデオ信号を磁気テープに記録する
いわゆる低域変換記録方式のVTRの場合、再生モード
時、サブキヤリアを輝度信号の高域側に周波数逆変換す
るために用いる周波数変換回路を自動位相制御回路(A
PC回路)のループ内に設けておき、クロマ信号を周波
数逆変換する際に、APC回路によつてクロマ信号の位
相を基準発振器の発振出力の位相にロツクさせるように
なされている。
このようにして周波数逆変換されたクロマ信号は、磁気
テープから再生された輝度信号に加算されてVTRのコ
ンポジツトビデオ再生信号として送出される。
かかる構成のVTRから送出されるコンポジツトビデオ
再生信号に含まれるジツタを除去するために、従来ジツ
タを含んでなる書込パルス信号によつてVTRのコンポ
ジツトビデオ再生信号をバツフアメモリに書き込み、そ
の記憶データを基準ビデオ信号に基づいて形成された読
出パルス信号によつて読み出すことにより、ジツタを含
んでいない基準ビデオ信号に同期したコンポジツトビデ
オ信号を得るようにした時間軸誤差補正装置(TBC)
が用いられている。
ここでバツフアメモリに対する書込パルス信号は、VT
Rから送出されるコンポジツトビデオ再生信号に含まれ
ている水平同期信号を受けるフエイズロツクドループ回
路(PLL回路)の発振出力を用いるようになされ、こ
のPLL回路が水平同期信号にロツク動作することを利
用してジツタを含んだ書込パルス信号を形成するように
なされている。
ところが以上の構成によれば、磁気テープから再生され
た信号のうち、クロマ信号はAPC回路によつて位相ロ
ツクされるようになされているので、APC回路から得
られるクロマ信号にはジツタが含まれないことになり、
かかるクロマ信号に対してTBCにおいてジツタに基づ
く時間軸誤差補正処理をすれば、クロマ信号にジツタが
残る結果になる。
この問題を解決する方法として従来例えば、特開昭53-4
6224号公報に開示されているように、PLL回路からT
BCに供給される書込パルス信号をVTRのAPC回路
にフイードバツクする方法が、いわゆるリターンサブキ
ヤリア方式として採用されている。ここでPLL回路か
らVTRに供給されるリターンサブキヤリア信号は、V
TRのAPC回路を構成する可変周波数発振器の発振出
力と加算されて周波数変換回路に供給するようになさ
れ、かくして周波数変換回路の出力周波数をジツタを含
むリターンサブキヤリア信号の周波数変動に応じて制御
させることにより、周波数逆変換されたクロマ信号にジ
ツタを含ませるようにする。
D発明が解決しようとする問題点 ところで上述の構成のTBCは、時間軸誤差補正後のビ
デオ信号に含まれている同期信号のタイミング及びバー
スト信号の位相を基準ビデオ信号に置き換えることを原
理とするものであり、従つて出力ビデオ信号に含まれる
カラーバースト信号(バースト信号と呼ぶ)の位相は基
準ビデオ信号のバースト信号の位相に一致していなけれ
ばならない。
そのためバツフアメモリから読み出されるビデオ信号の
バースト信号の位相を、基準ビデオ信号のバースト信号
の位相と比較することによつて信号の置き換えが正しく
なされているか否かの判断をすることが考えられる。し
かしこのように構成した場合には、当該不一致が検出さ
れた時点においてすでに、続くラインのクロマ信号がバ
ツフアメモリに書き込まれているから、当該書き込まれ
ているライン分のクロマ信号については、バースト信号
の位相が基準ビデオ信号のバースト信号の位相と一致し
ない区間ができる結果になる。従つてこの不一致の区間
については正しい色を付けることができなくなる。
すなわちTBCにおいては、VTRから送出されるビデ
オ信号を一旦バツフアメモリに書き込んだ後続み出すよ
うにするため、VTRの再生ビデオ信号VMIN(第8図
(A))を基準ビデオ信号VREF(第8図(B))より
進んだ位相になるVTRをサーボコントロールするよう
な方法が採用されている。この方法においては、垂直同
期信号VSYNC直後のラインを先頭ラインとしてn番
目のラインLnに着目したとき、先頭のラインからライ
ンアドレス1、2……の順に再生ビデオ信号VMINをバ
ツフアメモリBM(第9図)に読み込んで行くと共に、
基準ビデオ信号VREFのn番目のラインLnのタイミン
グでバツフアメモリBMのラインアドレスnのデータを
読み出すようにすれば、TBCから送出される時間軸誤
差補正ビデオ信号VTBC(第8図(C))は,基準ビデ
オ信号VREFのn番目のラインLnのタイミングで、対
応するn番目のラインのデータをバツフアメモリBMか
ら読み出すことができる。かかる制御は、いわゆる垂直
位相コントロール(Vロツク)と呼ばれている。
このようにしてVロツクをするVTRにおいて、時間軸
誤差補正ビデオ信号VTBCのn番目のラインLnのクロ
マ信号に含まれるバースト信号の位相が、基準ビデオ信
号VREFのn番目のラインLnに含まれるバースト信号
の位相と同期しているか否かを、基準ビデオ信号VREF
のn番目のラインLnのデータを読み出すタイミングで
検出して不一致のとき以後バツフアメモリに書き込む入
力ビデオ信号のバースト信号の位相を基準ビデオ信号の
バースト信号の位相に一致させるように修正すれば、再
生ビデオ信号VMINのn番目のラインLnがバツフアメ
モリBMに書き込まれてから時間軸誤差補正ビデオ信号
TBCとして読み出されるまでの時間の間にバツフアメ
モリBMに書き込まれたデータは、クロマ信号のバース
ト信号に対する相対的位相が基準ビデオ信号VREFのバ
ースト信号に対する相対的位相とは適合しない結果にな
る。
本発明は以上の点を考慮してなされたもので、バツフア
メモリBMから読み出された時間軸誤差補正ビデオ信号
TBCのうち、基準ビデオ信号VREFと比較するラインの
データが、再生ビデオ信号VMINからバツフアメモリに
書き込まれる前に、基準ビデオ信号VREFに含まれるバ
ースト信号の位相を予測することによつて、バツフアメ
モリBMに書き込まれる前に一致、不一致の判断を先取
りして修正するようにすることにより、上述の問題点を
有効に解決しようとするものである。
E問題点を解決するための手段 かかる問題点を解決するため本発明においては、処理す
べき入力ビデオ信号VMINを、当該入力ビデオ信号VMIN
に含まれている同期信号のタイミングでバツフアメモリ
12に書き込むと共に、バツフアメモリ12に書き込ま
れたビデオ信号を基準ビデオ信号VREFに含まれている
同期信号のタイミングでバツフアメモリ12から読み出
すことにより、時間軸誤差が補正された出力ビデオ信号
TBCを得るようになされた時間軸誤差補正装置におい
て、バツフアメモリ12に書き込まれているビデオ信号
を基準ビデオ信号VREFに基づいて読み出したとき当該
読み出されたビデオ信号に含まれているサブキヤリアの
位相が、基準ビデオ信号VREFに含まれているサブキヤ
リアの位相と一致するように、入力ビデオ信号VMIN
サブキヤリアの位相を制御してバツフアメモリ12に書
き込むようにする。
F作用 バツフアメモリ12に入力ビデオ信号VMINを書き込む
際に、そのサブキヤリアの位相が、基準ビデオ信号V
REFのサブキヤリアの位相と一致するか否かを予測し、
一致するように修正してバツフアメモリ12に書き込
む。
このようにすれば、バツフアメモリ12に書き込まれて
いるビデオ信号を、基準ビデオ信号VREFによつて読み
出して出力ビデオ信号VTBCとして送出する際に、その
サブキヤリアの位相を基準ビデオ信号のサブキヤリアの
位相と確実に一致させることができ、かくして出力ビデ
オ信号VTBCに、クロマ信号のバースト信号に対する相
対的な位相が不一致の信号部分を生じさせないようにで
きる。
G実施例 以下図面について本発明の一実施例を詳述する。コンポ
ジツトビデオ信号においては、水平同期信号に対するバ
ースト信号(従つてクロマ信号)の相対位相は、標準テ
レビジヨン方式によつて決まる関係で変化する。
(G1)NTSC方式の実施例 動作原理 先ずNTSCテレビジヨン方式の場合、バースト信号の
位相と、水平同期信号の相対位相はラインごとに反転す
る。すなわち奇数ラインにおいては、第3図(A)に示
すように水平同期信号HSYNCの終了後例えば正相の
位相関係をもつてバースト信号BURが発生するとす
ると、偶数ラインにおいては第3図(B)に示すように
位相が反転したバースト信号BURが得られる。
一方TBCは、ラインの先頭時点tを予め決めてお
き、この時点tのアドレスを先頭アドレスとしてバツ
フアメモリの書込及び読出アドレスをコントロールして
いる。そこで当該先頭時点tを、バースト信号BUR
及びBURの0クロス点に同期化することによつ
て、各ラインのバースト信号の水平同期信号に対する相
対位相を表すライン確認信号(これをラインIDと呼
ぶ)を定義できる。すなわち第3図(A)の場合のよう
に、先頭時点tにおいてバースト信号が負側から正側
に0点を横切つたときには、ラインIDが奇数である。
(これを符号「O」で示す)と定義し、また第3図
(B)の場合のように、先頭時点tにおいてバースト
信号が正側から負側に0点を横切つたときには、そのラ
インIDが偶数である(これを符号「E」で表す)と定
義する。
ここで注意しなければならないことは、ラインの先頭時
点tをバースト信号BUR及びBURの1/2周期
だけずらせた時点tTXに取ると、ID信号の定義(す
なわちO/E)が逆になることで、このことは、ライン
IDは絶対的な定義ではなく、相対的に決められている
ことを意味し、従つてラインIDを、TBCの基準ビデ
オ信号VREFのラインIDに基づいて勝手に決めてしま
つても良いことを意味している。
次に基準ビデオ信号VREFについて、ラインID及びフ
イールドID(すなわちフイールド信号の奇偶)の関係
を検討してみると、第4図に示すような連続性がある。
先ずラインIDは、第4図(A)に示すように1ライン
ごとに交互に「O」及び「E」が切り変わる関係にあ
り、またフイールドIDも、第4図(B)に示すよう
に、1フイールドおきに「O」及び「E」が交互に切り
換わつて行く。ところが各フイールドの先頭ラインのラ
インID(これを先頭時ラインIDと呼ぶ)を見ると、
第4図(C)に示すように、順次続くフイールドについ
てインターレースの関係があるため、各フイールドの先
頭ラインIDは、2フイールドおきに「O」及び「E」
が交互に切り換わる関係にある。
第4図(A)〜(C)の関係から、各フイールドにおけ
る先頭ラインIDに対して前のフイールドのフイールド
IDの関係をみると、前のフイールドのフイールドID
が「E」のときには次のフイールドの先頭ラインIDが
1フイールド前の先頭ラインIから反転し、これに対し
て前のフイールドのフイールドIDが「O」のときには
1フイールド前の先頭ラインIDの内容が変化せずに次
のフイールドの先頭ラインIDになつていることが分か
る。
例えば第4図の時点t10において、前のフイールドのフ
イールドIDは「E」であるから、(第4図(B))、
時点t10における先頭ラインIDは1フイールド前の先
頭ラインIDの内容「E」から「O」に反転する。
次のフイールドの先頭時点t11については、前のフイー
ルドのフイールドIDが「O」であるから次のフイール
ドの先頭ラインIDは1フイールド前の先頭ラインID
の内容「O」から変化せずに「O」のままとなる。
次のフイールドの先頭時点t12においては、前のフイー
ルドのフイールドIDが「E」であるので、次のフイー
ルドの先頭ラインIDは1フイールド前の先頭ラインI
Dの内容「O」から「E」に反転する。
また次のフイールドの先頭時点t13においては、前のフ
イールドのフイールドIDが「O」であるので、次のフ
イールドの先頭ラインIDは1フイールド前の先頭ライ
ンIDの内容「E」から変化せず「E」のままになる。
基準ビデオ信号VREFが第4図のような関係をもつてい
ることに着目して、基準ビデオ信号VREFのうち、前の
フイールドのフイールドIDの内容と、1又は複数フイ
ールド前の先頭ラインIDの内容とに基づいて、次のフ
イールドの先頭ラインIDを予測することができ、従つ
て再生ビデオ信号(これを入力ビデオ信号と呼ぶ)をバ
ツフアメモリに書き込む際バースト信号が当該予測した
O/Eと一致するような先頭ラインIDをもつように、
バースト信号(すなわちサブキヤリア)の位相を強制的
に置き換えて行けば、バツフアメモリから読出された時
間軸誤差補正ビデオ信号(これを出力ビデオ信号と呼
ぶ)VTBCのサブキヤリアの位相を、当該次のフイール
ドの先頭ラインの先頭時点において基準ビデオ信号V
REFのサブキヤリアの位相と一致するような時間軸誤差
補正動作を実現し得ることになる。
このようにして1又は複数フイールド前の情報に基づい
て1又は複数フイールド後の出力ビデオ信号VTBCの位
相を決定することができるので、第8図及び第9図につ
いて上述したように、バツフアメモリに入力ビデオ信号
MINの先頭ラインのデータを書き込んで行く際に、バ
ツフアメモリから出力ビデオ信号VTBC、を読み出して
行く時には、基準ビデオ信号VREFのサブキヤリアと位
相が一致したサブキヤリアをもつ出力ビデオ信号VTBC
を送出し得ることになる。
時間軸誤差補正装置は、かかる動作原理を実現するよう
な第1図に示す構成を有する。
時間軸誤差補正装置の構成 第1図において入力ビデオ信号VMINはアナログ−デイ
ジタル変換回路11においてデイジタル変換された後、
バツフアメモリ12に書き込まれる。この書込動作に用
いられる書込クロツク信号WCKは、入力ビデオ信号V
MINに含まれている水平同期信号HSYNCに基づいて
書込クロツク信号発生回路13において発生され、その
周波数はカラーサブキヤリア周波数scの4倍(すなわ
ち4sc)に選定されている。
書込クロツク信号発生回路13は、さらにライン先頭パ
ルスLTPを発生し、このライン先頭パルスLTPによ
つてバツフアメモリ12に対して各ラインのメモリエリ
アの先頭アドレスを指定するようになされている。
かくしてバツフアメモリ12にラインごとに書き込まれ
たビデオデータは、読出クロツク信号発生回路15にお
いて発生される読出クロツクパルスRCKによつて順次
読み出され、デイジタル−アナログ変換回路18におい
てアナログ信号に変換された後、加算回路19において
基準同期信号RSYNC及び基準バースト信号RBUR
STを合成して出力ビデオ信号VTBCとして送出され
る。
ここで読出クロツク信号発生回路15は基準ビデオ信号
REFに含まれる水平同期信号HSYNC及びバースト
信号BURSTを受けて、周波数4scをもつ読出クロ
ツク信号RCKを発生すると共に、水平同期信号HSY
NCと同じ周期をもつ基準HパルスREFHを発生し、
この基準HパルスREFHを用いて1/2分周回路16を
駆動することによつて、2Hの周期を有し、かつデユー
テイが1/2のラインOE信号LOE1を発生してライン
先頭パルス発生回路17に供給する。
ライン先頭パルス発生回路17は、読出クロツク信号発
生回路15においてバースト信号BURSTに基づいて
発生される読出サブキヤリア信号RSSを受けて、ライ
ンOE信号LOE1の各1H区間の所定の0クロス点に
同期してライン先頭パルスRTRをバツフアメモリ12
に供給し、かくしてバツフアメモリ12に対して各ライ
ンの先頭読出アドレスを指定することにより、以後読出
クロツク信号RCKによつて各ラインのデータを順次読
み出して行くようになされている。
以上の構成に加えて時間軸誤差補正装置は、リターンサ
ブキヤリア発生回路21を有する。リターンサブキヤリ
ア発生回路21は、基準信号VREFの1フイールド前の
先頭ラインID(第4図(C))及びフイールドID
(第4図(B))をラツチするラツチ回路22を有し、
1/2分周回路16のラインOE信号LOE1を第1の入
力信号として受けて、フイールドパルス発生回路23か
ら供給されるフイールドパルスFLDP1が得られたタ
イミングで、ラインOE信号LOE1の内容(「E」)
のとき論理「1」となり、「O」のとき「0」になる)
をラツチする。フイールドパルス発生回路23は、基準
ビデオ信号VREFの同期信号SYNCに基づいて、基準
ビデオ信号VREFが各フイールド区間に入るごとにフイ
ールドパルスFLDP1を発生する。
一方ラツチ回路22には、第2の入力信号としてフイー
ルドOE検出回路24から供給されるフイールドOE信
号FOE1が供給され、これをフイールドパルスFLD
P1のタイミングでラツチする。フイールドOE検出回
路24は、基準ビデオ信号VREFの同期信号SYNCに
基づいて、順次続くフイールド区間において交互に論理
「1」又は「0」に変化するフイールドOE信号FOE
1を発生し、フイールドOE信号FOE1「E」(すな
わち論理「1」)のとき基準ビデオ信号VREFが偶数フ
イールドにあることを表し、かつ「O」(すなわち論理
「0」)のとき奇数フイールドにあることを表す。
かくしてラツチ回路22には、順次続く各フイールド区
間が開始するタイミングで、フイールドID(第4図
(B))を表すフイールドOE信号FOE1及び先頭ラ
インID(第4図(C))を表すラインOE信号LOE
1をラツチすることになる。
これら2つのラツチ出力LFOE1及びLLOE1は、
排他的論理和回路26に供給され、フイールドOEラツ
チ信号LFOE1が論理「1」のとき、ラインOEラツ
チ信号LLOE1の論理レベルを反転し、かつフイール
ドOEラツチ信号LFOE1が論理「0」のとき、ライ
ンOEラツチ信号LLOE1の論理レベルをそのまま出
力してなる先頭ラインID信号TLIDを1/2分周回路
27に入力する。かくして排他的論理和回路26は、第
4図(B)及び(C)について上述したように、フイー
ルドIDが「E」のとき先頭ラインIDを反転させ、か
つフイールドIDが「O」のとき先頭ラインIDを反転
させないような先頭ラインID信号TLIDを送出する
ことになる。
1/2分周回路27には、クロツク信号として書込クロツ
ク信号発生回路13において発生されるライン先頭パル
スLTPが供給され、かくして1/2分周回路27は、入
力ビデオ信号VMINの各ラインの先頭位置において発生
されるライン先頭パルスLTPのタイミングで(すなわ
ち1Hの周期で)、論理レベルを反転するラインOE信
号LOE2を排他的論理和回路28に第1の入力として
供給する。
これに加えて1/2分周回路27には、ロード信号として
フイールドパルス発生回路29から送出されるフイール
ドパルスFLDP2が供給される。このフイールドパル
ス発生回路29は、入力ビデオ信号VMINに含まれてい
る周期信号SYNCに基づいて、再生ビデオ信号VMIN
の各フイールド区間の開始時点において1/2分周回路2
7にロード信号を供給し、かくして当該フイールドにお
けるラインOE信号LOB2の論理レベルを、先頭ライ
ンID信号TLIDの論理レベルに強制的に設定できる
ようになされ、その結果1/2分周回路27から送出され
るラインOE信号LOE2が、先頭ラインID信号TL
IDの論理レベルを初期条件として、以後論理レベルを
反転動作させて行くようになされている。
排他的論理和回路28には第2の入力として1/4分周回
路30から得られる再生サブキヤリア信号PBSCが与
えられる。1/4分周回路30は、書込クロツク信号発生
回路13の書込クロツク信号WCKをクロツク信号とし
て受けると共に、ライン先頭パルスLTPをリセツトパ
ルス信号として受け、かくしてライン先頭パルスLTP
が発生するごとにこれと同期して発生し、かつサブキヤ
リア周波数scを有する再生サブキヤリア信号PBSC
を送出する。
排他的論理和回路28は、この再生サブキヤリア信号P
BSCの論理レベルを、ラインOE信号LOE2の論理
レベルに応じて選択的に反転させてリターンサブキヤリ
ア信号RSCとして送出する。すなわちラインOE信号
LOE2が論理「0」の状態にあるとき(ラインID
(第4図(A))が「O」であることを表す)、再生サ
ブキヤリア信号PBSCを反転させずにそのままリター
ンサブキヤリア信号RSCとして送出させ、これに対し
てラインOE信号LOE2が「1」の状態にあるとき
(これはラインIDが「E」の状態にあることを表
す)、再生サブキヤリア信号PBSCの論理レベルを反
転させてリターンサブキヤリア信号RSCとして送出す
る。このようにリターンサブキヤリア信号RSCの論理
レベルが反転することは、リターンサブキヤリア信号R
SCの位相がラインOE信号LOE2に応じて反転制御
されることを意味する。
動作 第1図の構成において、基準ビデオ信号VREFのライン
IDが、第4図(A)に示すように、ラインごとに順次
「O」及び「E」の間を反転動作すると、これに応じて
1/2分周回路16のラインOE信号LOE1がその論理
レベルを反転動作させると共に、フイールドID(第4
図(B))に対応してフイールドOE検出回路24のフ
イールドOE信号FOE1が反転動作する。
この状態において、第4図の例えば時点t10の前のフイ
ールドにおいてフイールドパルス発生回路23からフイ
ールドパルスFLDP1が発生すると、ラツチ回路22
は、先頭ラインのラインIDの内容「E」をもつライン
OE信号LOE1を先頭ラインID(第4図(C))と
してラツチすると共に、フイールドIDを表すフイール
ドOE信号FOE1の内容「E」をラツチする。
かくしてラツチ回路22のフイールドOEラツチ信号L
FOE1及びラインOEラツチ信号LLOE1が共に論
理「1」(すなわち「E」)であるので、排他的論理和
回路26は論理「0」の先頭ラインID信号TLIDを
1/2分周回路27に送出する状態になつている。
この状態において、やがて時点t10の近傍においてフイ
ールドパルス発生回路29からフイールドパルスFLD
P2が発生すると、1/2分周回路27がロード動作をし
て論理「0」レベルの先頭ラインID信号TLIDをロ
ードし、その後ライン先頭パルスLTPが到来するごと
に1/2分周動作を実行する。従つてラインOE信号LO
E2は当該フイールドの先頭ラインについて先頭ライン
IDが「O」になるように排他的論理和回路28を制御
し、かくして再生サブキヤリア信号PBSCが位相反転
せずにそのままリターンサブキヤリア信号RSCとして
送出される。
このリターンサブキヤリア信号RSCは別途VTRのク
ロマ信号についてのAPC回路に戻され、かくしてVT
Rから送出する再生ビデオ信号VMINのうちクロマ信号
の位相をリターンサブキヤリア信号RSCの位相に制御
する。
この時点t10のフイールドにおいては、ラインOE信号
LOE1が「O」になると共にフイールドOE信号FO
E1が「O」に変化し、これが時点t10においてフイー
ルドパルスFLDP1が到来したときラツチ回路22に
ラツチされる。その結果フイールドOEラツチ信号LF
OE1及びラインOEラツチ信号LLOE1が共に論理
「0」(「E」であることを表す)になり、このとき排
他的論理和回路26は前のフイールドと同じ論理レベル
の先頭ラインID信号RLID(「O」を表す)を引き
続き送出し続ける。
やがて時点t11の近傍において、フイールドパルスFL
DP2が1/2分周回路27に供給されることにより、
「O」を内容とする先頭ラインID信号TLIDがロー
ドされ、従つてラインOE信号LOE2が先頭ラインI
D信号を基準として論理レベルが変化する状態になり、
従つて排他的論理和回路28はこれに応じて再生サブキ
ヤリア信号PBSCをそのままリターンサブキヤリア信
号RSCとして送出する。
従つてVTRのクロマAPC回路は引き続き基準ビデオ
信号VREFの先頭ラインIDに基づいて位相制御される
ことになる。
このラインOE信号LOE1及びフイールドOE信号F
OE1が、時点t11において発生するフイールドパルス
FLDP1によつてラツチ回路22にラツチされ、これ
により排他的論理和回路26の出力端に、論理「1」の
先頭ラインID信号TLIDが送出されている状態にな
る。
その後やがて時点t12の近傍においてフイールドパルス
FLDP2が1/2分周回路27に供給されることによ
り、ラインOE信号LOE2は1フイールド前の先頭ラ
インIDを反転してなる内容「E」に切り代わり、かく
して排他的論理和回路28は再生サブキヤリア信号PB
SCの論理レベルを反転させてリターンサブキヤリア信
号RSCとして送出する。
このときVTRは、リターンサブキヤリア信号RSCが
反転動作することにより、1フイールド前のクロマ信号
の位相を反転させたと同様の状態にVTRのクロマAP
C回路を制御する。
時点t12においても、フイールドパルスFLDP1によ
つて「E」のラインOE信号LOE1及び「O」のフイ
ールドOE信号FOE1はラツチ回路22にラツチさ
れ、かくして排他的論理和回路26からラインOEラツ
チ信号LLOE1が反転されずに先頭ラインID信号T
LIDとして送出されている状態が得られる やがて時点t13近傍においてフイールドパルスFLDP
2が1/2分周回路27に供給されると、「E」の先頭ラ
インIDをもつラインOE信号LOE2が送出され、か
くして再生サブキヤリア信号PBSCが排他的論理和回
路28において反転されてリターンサブキヤリア信号R
SCとしてVTRに送出される。かくしてVTRは1フ
イールド前のクロマ信号の位相を反転しないようにVT
RのクロマAPC回路を制御する。
かくして第1図の時間軸誤差補正装置は、第4図につい
て上述した基準ビデオ信号VREFのフイールドID及び
先頭ラインIDをもつクロマ信号をVTRから発生させ
ることができるようなリターンサブキヤリア信号RSC
を発生させることができる。このように制御された入力
ビデオ信号VMINがアナログ−デイジタル変換回路11
を介してバツフアメモリ12に書き込まれ、これが基準
ビデオ信号VREFと同期して読み出されてデイジタル−
アナログ変換回路18を介して出力ビデオ信号VTBC
して送出される。
従つて時間軸誤差が補正されかつ基準ビデオ信号VREF
のバースト信号と同じ位相をもつクロマ信号を得ること
ができる。
(G2)PAL方式の実施例 動作原理 次にPALテレビジヨン方式の場合、水平同期信号HS
YNCに対するサブキヤリアの相対的位相は、各ライン
の間に90°ずつ位相がずれるいわゆる90°オフセツトの
関係にある。これに加えてバースト信号は、V軸のキヤ
リアの位相が順次1ラインごとに反転して交互に+V軸
及び−V軸に切り換えられると共に、−U軸のキヤリア
とベクトル合成されて作られる。
かくしてバースト信号は第5図に示すように、基準のラ
インについて、先ず−U軸及び+V軸のキャリアをベク
トル合成して作られる基準位相の第1のバースト信号B
URONが得られ(第5図(A))、次のラインにおいて
90°位相シフトした−U軸及び−V軸のキヤリアをベク
トル合成して作られる第2のバースト信号BURENが得
られ(第5図(B))、続くラインにおいて180°位相
シフトした−U軸及び+V軸のキヤリアをベクトル合成
して作られる第3のバースト信号BUROIが得られ(第
5図(C))、続くラインにおいて270°位相シフトし
た−U軸及び−V軸のキヤリアをベクトル合成して作ら
れる第4のバースト信号BUREIが得られる(第5図
(D))。
かかる第1〜第4のバースト信号BURON〜BUREI
一巡すると、続く5番目以降のラインについてこれら4
つのバースト信号BURON、BUREN、BUROI、BU
EIがラインごとに順次現れる。
このように4つのモードを順次切り換わるクロマ信号で
なるPALテレビジヨン信号について、TBCは、第3
図について上述したと同様にして、ラインの先頭時点t
を予め決めておき(第5図)、この時点tのアドレ
スを先頭ラインの先頭アドレスとして、バツフアメモリ
の書込及び読出アドレスをコントロールする。かくして
当該先頭時点tを、バースト信号BURON、BU
EN、BUROI、BUREIの0クロス点に同期化するこ
とによつて、各ラインのバースト信号の位相を表すライ
ン確認信号(すなわちラインID)を定義することがで
きる。
すなわち第5図(A)及び(C)の場合のように、+V
軸のキヤリアを有するラインIDを奇数モード(すなわ
ち「O」であると定義し、また第5図(B)及び(D)
の場合のように、−V軸のキヤリアを有するラインID
を偶数モード(すなわち「E」)であると定義する。こ
れに加えて、水平同期信号HSYNCに対するキヤリア
の位相シフトが、第5図(A)及び(B)に示すように
0°及び90°の場合のラインIDを非反転モード(すな
わち「N」)と定義し、また第5図(C)及び(D)に
示すように、水平同期信号HSYNCに対する位相シフ
ト量が180°及び270°の場合のラインIDを反転モード
(すなわち「I」)と定義する。
このように定義すれば、4つのバースト信号BURON
BUREN、BUROI、BUREIのラインIDを順次
「O」「N」、「E」「N」、「O」「I」、「E」
「I」によつて表すことができ、かかる定義に基づいて
基準ビデオ信号VREFのラインIDを表せば、第6図
(A)に示すように、順次続くラインのクロマ信号の位
相をラインID(「O」「N」、「E」「N」、「O」
「I」、「E」「I」)によつて表すことができる。
これに対してフイールドIDは、第6図(B)に示すよ
うに、NTSC方式の場合と同様に「O」及び「E」に
よつて表すことができる。
そこでフイールドIDの内容が反転するラインすなわち
先頭ラインについてのラインIDは、第6図(C)に示
すように、8フイールドで一巡するような変化を呈す
る。ここで8フイールド内の変化の仕方を検討すれば、
先頭ラインIDの内容O/E及びN/Iが共に反転する
条件は、前のフイールドのラインIDが「E」であり、
かつ1フイールド前の先頭ラインIDの内容O/Eが
「E」の場合に生ずることが分かる。
因に前のフイールドのフイールドIDが「O」の場合に
は、1フイールド前の先頭ラインID及び次のラインI
D間には変化が生じない。また前のフイールドのフイー
ルドIDが「E」であつても、1フイールド前のライン
IDの内容O/Eが「O」の場合には、1フイールド前
の先頭ラインIDの内容O/Eが「O」から「E」に反
転するが、先頭ラインIDの内容N/Iについては反転
が生じない。
このように基準ビデオ信号VREFのラインIDは連続性
をもつており、この連続性を利用すれば、フイールドI
Dの内容O/Eと、先頭ラインIDの内容O/E及びN
/Iに基づいて前のフイールドの先頭ラインIDを正し
く予測することができる。
ところでPAL方式の場合には、第5図に示すように、
先頭時点tを隣の0クロス点TTXに移すと、バースト
信号の位相が180°だけ位相シフトした時点に書込アド
レスを同期させることになり、このことは丁度先頭ライ
ンIDの内容N/Iが反転したラインに移すことを意味
している。このPAL方式におけるIDの内容N/Iの
関係は、NTSC方式におけるラインIDの内容O/E
の関係に対応しており、PAL方式のN/Iの定義が絶
対的なものではないことを意味している。その結果バツ
フアメモリから読み出されたビデオ信号におけるライン
IDの内容N/Iを、基準ビデオ信号VREFのラインI
Dに勝手に置き換えても良いことになる。
基準ビデオ信号VREFが第6図について上述したような
関係をもつていることに着目して、基準ビデオ信号V
REFのうち、前のフイールドのフイールドIDの内容O
/Eと、1フイールド前の先頭ラインIDの内容O/E
及びN/Iとに基づいて、次のフイールドの先頭ライン
IDを予測することができ、従つて再生ビデオ信号をバ
ツフアメモリに書き込む際のクロマ信号が、当該予測し
た先頭ラインIDと一致するような先頭ラインIDをも
つように、クロマ信号を強制的に補正して行けば、バツ
フアメモリから発生された出力ビデオ信号VTBCに含ま
れるクロマ信号の位相を、当該次のフイールドの先頭ラ
インの先頭時点において、基準ビデオ信号VREFのバー
スト信号の位相と一致するような時間軸誤差補正動作を
実現し得ることになる。
PAL方式の時間軸誤差補正装置(TBC)は、かかる
動作原理を実現するような第2図に示す構成を有する。
時間軸誤差補正装置の構成及び動作 第1図との対応部分に同一符号を付して示す第2図にお
いて、リターンサブキヤリア発生回路21のラツチ回路
41には、第6図について上述したラインIDの内容O
/E及びN/I(第6図(A)とフイールドIDの内容
O/E(第6図(B)とがフイールドパルス発生回路2
3のフイールドパルス信号FLDP1によつてラツチさ
れる。
すなわち基準ビデオ信号VREFの各ラインのラインID
の内容O/Eは、ラインOE検出回路42において基準
ビデオ信号VREFのバースト信号BURSTに基づいて
検出され、その出力端に得られるラインOE信号LOE
11がラツチ回路41に第1の入力信号として与えられ
る。
またこのラインIOE信号LOE11は、1/2分周回路
43において分周され、かくして2ラインごとに論理レ
ベルが反転するラインIDの内容N/Iを表すラインN
I信号LNI11が1/2分周回路43からラツチ回路4
1に第2の入力信号として与えられる。
これに加えてフイールドOE検出回路24から得られる
フイールドOE信号FOE1がラツチ回路41に第3の
入力信号として与えられる。
かくしてラツチ回路41には、1フイールド前の先頭ラ
インについてのラインID(第6図(A))及びフイー
ルドID(第6図(B))がラツチされる。ラツチ回路
41の出力端に得られるフイールドOEラツチ信号LF
OE11及びラインOEラツチ信号LLOE11は、排
他的論理和回路44に供給され、フイールドOEラツチ
信号FOE11が論理「1」(「E」であることを表
す)のとき、ラインOEラツチ信号LLOE11の論理
レベルを反転して出力端に送出し、これに対してフイー
ルドOEラツチ信号LFOE11が論理「0」(「O」
であることを表す)のときには、ラインOEラツチ信号
LLOE11を直接出力端に送出する。かくして排他的
論理和回路44に得られる出力は、先頭ラインOE信号
TLOEとしてカウンタ45に供給される。
この排他的論理和回路44の動作は、先頭ラインID
(第6図(C))の内容O/Eを実現するもので、前の
フイールドのフイールドIDが「E」のとき、次のフイ
ールドの先頭ラインIDは1フイールド前の先頭ライン
IDを反転することにより得られ、これに対して前のフ
イールドのフイールドIDが「O」のときには、1フイ
ールド前の先頭ラインIDの内容をそのまま次のフイー
ルドの先頭ラインIDにすれば良い関係を、排他的論理
和回路44によつて実現している。
ラインOEラツチ信号LLOE11及びフイールドOE
ラツチ信号LFOE11はアンド回路46に与えられ、
そのアンド出力ANは排他的論理和回路47に第1の入
力として与えられる。排他的論理和回路47には第2の
入力としてラインNIラツチ信号LLNI11が与えら
れ、第1の入力ANが論理「1」レベルのとき、ライン
NIラツチ信号LLNI11の論理レベルが反転されて
出力端に送出され、これに対して第1の入力ANが論理
「0」レベルのときラインNIラツチ信号LLNI11
がそのまま出力端に送出される。この排他的論理和回路
47の出力は、先頭ラインNI信号TLNIとしてカウ
ンタ45に供給される。
ここでアンド回路46の出力ANが論理「1」になる条
件は、前のフイールドのフイールドIDが論理「1」
(「E」であることを表す)であり、かつラインOEラ
ツチ信号LLOE11が論理「1」(「E」であること
を表す)であるときである。このことは前のフイールド
IDが「E」でかつ1フイールド前の先頭ラインIDの
内容O/Eが「E」のとき、ラインNIラツチ信号LL
NI11(従つて先頭ラインIDの内容N/I)が排他
的論理和回路47において反転されて先頭ラインNI信
号TLNIとして送出されることになる。このことは前
のフイールドIDが「E」でかつ1フイールド前の先頭
ラインIDが「E」のとき、次のフイールドの先頭ライ
ンIDの内容N/Iが1フイールド前の先頭ラインID
の内容N/Iから反転して得られることを表している。
この条件以外の条件では、かかる先頭ラインIDの内容
N/Iの反転動作は生じない。
すなわち第1に、前のフイールドのフイールドIDが
「E」で、かつ1フイールド前の先頭ラインIDの内容
E/Oが「O」のとき、また第2に、前のフイールドの
フイールドIDが「O」でかつ1フイールド前の先頭ラ
インIDの内容O/Eが「E」のとき、さらに第3に、
前のフイールドのフイールドIDが「O」でかつ1フイ
ールド前の先頭ラインIDの内容O/Eが「O」のとき
には、排他的論理和回路47は反転動作を行わないこと
により、次のフイールドの先頭ラインIDの内容N/I
は1フイールド前の先頭ラインIDの内容N/Iをその
まま引き継ぐことになる。
カウンタ45はNTSCの場合と同様に、フイールドパ
ルス発生回路29から送出されるフイールドパルスFL
DP2が得られたとき、前のフイールドについての先頭
ラインOE信号TLOE及び先頭ラインNI信号TLN
Iをロードし、この論理レベルを初期条件として以後ラ
イン先頭パルスLTPをクロツクとしてカウント動作を
することにより、論理レベルを順次交互に反転させて行
き、かくして第6図について上述した基準ビデオ信号V
REFのラインIDの1フイールド前の先頭時点tにお
けるラインIDの内容O/E及びN/Iを有するライン
OE信号LOE12及びラインNI信号LNI12を送
出し得ることになる。
ラインOE信号LOE12及びラインNI信号LNI1
2はリターンサブキヤリア信号発生回路51に供給され
る。リターンサブキヤリア信号発生回路51は、書込ク
ロツク信号発生回路13から送出される書込クロツク信
号WCKを1/4分周回路52に受けて第7図(B)に示
すようにサブキヤリア周波数scの周波数を有する周波
数出力S1を形成し、これをインバータ53において位
相反転して第7図(C)に示す周波数信号S2を得る。
1/4分周回路52は、書込クロツク信号発生回路13か
ら送出されるライン先頭パルスLTP(第7図(A))
をリセツト信号として受け、これにより周波数信号S1
がライン先頭パルスLTPの立下がりによつてリセツト
され、かくして以後周波数信号S1の位相をライン先頭
パルスLTPに同期させるようになされている。
周波数信号S2はDフリツプフロツプ回路54に供給さ
れる。Dフリツプフロツプ回路54は、クロツク信号と
して書込クロツク信号WCKを受けてD入力を書き込む
動作をするが、この書込クロツク信号WCKは1/4分周
回路52を通つていないので、Dフリツプフロツプ回路
54のQ出力端には第7図(D)に示すように周波数信
号S2に対してπ/2だけ位相がずれた周波数信号S3
が得られる。
周波数信号S2及びS3はラインOE信号LOE12に
よつて切換動作するOEスイツチ回路55のE入力端子
及びO入力端子にそれぞれ与えられ、ラインOE信号L
OE12の内容「E」のとき、E入力端の周波数信号S
2が排他的論理和回路56に送出され、これに対してラ
インOE信号LOE12の内容が「O」のとき、O入力
端の周波数信号S3が排他的論理和回路56に送出され
る。
排他的論理和回路56にはラインNI信号LNI12が
供給され、ラインNI信号LNI12の内容が論理
「0」(「N」であることを表す)のとき、スイツチ回
路55の出力をそのままリターンサブキヤリア信号RS
Cとして送出し、これに対してラインNI信号LNI1
2が論理「1」(「I」であることを表す)のとき排他
的論理和回路56がスイツチ回路55の出力を反転させ
てリターンサブキヤリア信号RSCとして送出する。
かくしてラインOE信号LOE12及びラインNI信号
LNI12が表す先頭ラインIDの内容O/E及びN/
Iが第1に「O」及び「N」のときには、周波数信号S
2がスイツチ回路55を通つた後排他的論理和回路56
において反転されずにそのままリターンサブキヤリア信
号RSCとして送出され、第2に「E」及び「N」のと
き周波数信号S3がスイツチ回路55を通つた後排他的
論理和回路56において反転されずにそのままリターン
サブキヤリア信号RSCとして送出される。
これに対してラインOE信号LOE12及びラインNI
信号LNI12の内容が「O」及び「I」のときには、
周波数信号S2がスイツチ回路55を通つた後排他的論
理和回路56において反転され、その結果得られる反転
信号▲▼(第7図(E))がリターンサブキヤリア
信号RSCとして送出され、また第4に「E」及び
「I」のとき周波数信号▲▼がスイツチ回路55を
通つた後排他的論理和回路56において反転され、その
結果得られる反転信号S3(第7図(F))がリターン
サブキヤリア信号RSCとして送出される。
このようにしてリターンサブキヤリア信号RSCは、周
波数信号S2を0相信号として、以下90°ずつ位相がオ
フセツトした信号S3、▲▼、▲▼を選択的に
リターンサブキヤリア信号RSCとして送出し、かくし
て第5図(A)、(B)、(C)、(D)について上述
した4つのモードのバースト信号BURON、BUREN
BUROI、BUREIに相当するリターンサブキヤリア信
号RSCを送出し得る。
従つてこのリターンサブキヤリア信号RSCをクロマA
PC回路に受けたとき、VTRはこのリターンサブキヤ
リア信号RSCの位相と一致するようにクロマ信号の位
相を制御し、かくして基準ビデオ信号VREFに含まれる
バースト信号の位相と一致したバースト信号を有するク
ロマ信号をVTRから送出することができる。
ところで第5図について上述したように、PAL方式の
場合には、バースト信号を構成するV軸のサブキヤリア
をラインIDの変化に同期するようにライン順次に反転
制御する必要があり、そのためV軸反転コントロール回
路61が設けられている。V軸反転コントロール回路6
1は、再生ビデオ信号VMINのラインIDの内容O/E
を検出するラインOE回路62のラインOE検出信号L
OE13をイナーシヤ回路63に受ける。イナーシヤ回
路63は、ノイズの影響を受けないようにフライホイー
ル効果を付加する回路で、反転制御信号S11によつて
入力信号の論理レベルを反転制御し得るようになされ、
かくして反転制御信号S11が発生していないとき、ラ
インOE検出信号LOE13に対応するOE信号S12
を排他的論理和回路64に供給する。
排他的論理和回路64には、リターンサブキヤリア発生
回路21のカウンタ45から得られるラインOE信号L
OE12が与えられ、OE信号S12の内容がラインO
E信号LOE信号LOE12の内容と一致したとき、論
理「0」レベルの一致検出信号S13をJKフリツプフ
ロツプ回路65のJ及びK入力端に与える。
JKフリツプフロツプ回路65には書込クロツク信号発
生回路13から送出されるライン先頭パルスLTPがク
ロツク信号として与えられ、かくして各ラインの先頭時
点tにおいて一致検出信号S13の内容をJ及びK入
力端子に読み込む。ここで一致検出信号S13が一致を
表す論理「0」レベルにあるときには、JKフリツプフ
ロツプ回路65は反転動作をしないことにより、前のラ
インと同じ論理レベルのV軸反転コントロール信号V
CONをQ出力端から送出する。これに対して一致検出信
号S13が不一致を検出した論理「1」レベルにあると
きには、JKフリツプフロツプ回路65はライン先頭パ
ルスLTPによつて反転動作し、これによりV軸反転コ
ントロール信号VCONの論理レベルを反転させる。
このV軸反転コントロール信号VCONは、VTRのV軸
コントロール回路に与えられ、、その論理レベルが論理
「1」のときVTRから送出されるバースト信号のV軸
サブキヤリアの位相を反転させる。その結果再生ビデオ
信号VMINに含まれているバースト信号の位相が基準ビ
デオ信号VREFのバースト信号の位相と一致する状態に
制御される。
V軸反転コントロール回路61は、以上の構成に加え
て、JKフリツプフロツプ回路65のQ出力をDフリツ
プフロツプ回路66に与え、そのQ出力及びJKフリツ
プフロツプ回路65のQ出力を排他的論理和回路67に
与え、その排他的論理和出力を反転制御信号S11とし
てイナーシヤ回路63にフイードバツクする構成を有す
る。
このように構成したことにより、ラインOE信号LOE
12とOE信号S12とが不一致になつたため、JKフ
リツプフロツプ回路65が反転動作したとき、当該1ラ
イン分の区間の間、排他的論理和回路67に異なる論理
レベルの入力が供給されることにより、反転制御信号S
11の論理レベル「1」レベルに立上がる。このときイ
ナーシヤ回路63は出力端のOE信号S12の論理レベ
ルを反転させ、これにより排他的論理和回路68の一致
検出信号S13を論理「0」レベルに立下げることによ
つて、その後到来するライン先頭パルスLTPによつて
JKフリツプフロツプ回路65が反転動作をしないよう
になされている。その結果V軸反転コントロール信号V
CONは、その後続くラインの間もこの論理レベルを維持
することになる。
この状態において、やがてVTRがV軸を反転制御する
ことによつて再生ビデオ信号VMINのバースト信号のラ
インIDの内容O/Eが基準ビデオ信号VREFのバース
ト信号のラインIDの内容O/Eと一致する状態になる
と、ラインOE検出信号LOE13の論理レベルが反転
することにより、イナーシヤ回路63のOE信号S12
の論理レベルが反転する。このとき排他的論理和回路6
4は不一致を検出し、一致検出信号S13の論理レベル
を「1」に仕上げることによりJKフリツプフロツプ回
路65を反転動作させる。従つてV軸反転コントロール
信号VCONの論理レベルがVTRを反転制御しない論理
レベル(すなわち「0」)に戻り、以後VTRから送出
されるクロマ信号の位相を反転させない状態に制御す
る。
このときJKフリツプフロツプ回路65が反転動作した
ことにより、排他的論理和回路67の出力が論理「0」
から「1」に立上り、この立上りを反転制御信号S11
としてイナーシヤ回路63に供給する。その結果イナー
シヤ回路63のOE信号S12の論理レベルは、ライン
OE信号OLE12の論理レベルと一致する状態に戻
り、かくして全体としてVTRから送出される再生ビデ
オ信号VMINに含まれるのV軸サブキヤリアの位相を、
基準ビデオ信号VREFに含まれるV軸キヤリア信号と一
致させることができる。
第2図の構成によれば、PAL方式のクロマ信号につい
て、VTRから得られる再生ビデオ信号VMINのサブキ
ヤリアの位相回転及びV軸の反転動作と一致した位相回
転及び反転動作をさせることができる時間軸誤差補正装
置を容易に得ることができる。
(G3)その他の実施例 なお上述においては、本発明を、VTRをサブキヤリア
ターンモードで動作させたときに、VTRに対して供給
するリターンサブキヤリア信号を発生するようにしたT
BCに適用した実施例として述べたが、本発明はこれに
限らず、要は処理すべきビデオ信号に含まれるバースト
信号の位相を、基準ビデオ信号VREFに含まれるバース
ト信号の位相と一致させる必要がある場合に広く適用し
得る。
また上述の実施例においては、1フイールド前の先頭ラ
インIDを予測し、この予測結果に基づいてバツフアメ
モリに書き込むビデオ信号のサブキヤリアの位相を決め
るようにしたが、複数フイールド前の先頭ラインIDに
基づいてて予測するようにしても良い。
H発明の効果 以上のように本発明によれば、基準ビデオ信号のバース
ト信号が連続性をもつておりかつ所定のモードで切り換
わつて行く点に着目し、処理すべきビデオ信号をバツフ
アメモリに書き込む際に、当該書き込まれたビデオ信号
が読み出されたときの基準ビデオ信号との一致不一致を
先取りするように予測し、当該予測結果に基づいて書き
込むべきビデオ信号に含まれるサブキヤリアの位相を基
準信号と一致させるように置き換えるようにしたことに
より、バツフアメモリからビデオデータを基準ビデオ信
号に同期して読み出して時間軸誤差を補正した時、読み
出したビデオ信号の位相が基準ビデオ信号と不一致な部
分をもたないように補正することができる。
【図面の簡単な説明】
第1図は本発明をNTSC方式のビデオ信号を処理する
時間軸誤差補正装置に適用した場合の一実施例を示すブ
ロック図、第2図は本発明をPAL方式のビデオ信号を
処理する時間軸誤差補正装置に適用した場合の他の実施
例を示すブロック図、第3図及び第4図はNTSC方式
の基準ビデオ信号の位相及びラインIDを示す信号波形
図及び略線図、第5図及び第6図はPAL方式の基準ビ
デオ信号の位相及びラインIDを示す信号波形図及び略
線図、第7図は第2図のリターンサブキヤリア発生回路
21の各部の信号を示す信号波形図、第8図及び第9図
は処理すべきビデオ信号をバツフアメモリに書き込みな
いし読み出す際の信号の遅れの説明に供する略線図であ
る。 12……バツフアメモリ、13……書込クロツク信号発
生回路、15……読出クロツク信号発生回路、21……
リターンサブキヤリア発生回路、23……フイールドパ
ルス発生回路、24……フイールドOE検出回路、29
……フイールドパルス発生回路、42……ラインOE検
出回路、61……V軸反転コントロール回路、62……
ラインOE検出回路。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】コンポジツトビデオ信号のカラーサブキヤ
    リアを低周波数に周波数変換した低域変換コンポジツト
    ビデオ信号を記録した記録媒体から上記低域変換コンポ
    ジツトビデオ信号を再生し、上記周波数変換されたカラ
    ーサブキヤリアを基準周波数信号に基づいてもとの周波
    数に周波数変換して上記コンポジツトビデオ信号を再生
    して、この再生したコンポジツトビデオ信号を出力信号
    として出力するようにしたビデオテープレコーダの上記
    出力信号を、処理すべき入力ビデオ信号として受け、上
    記入力ビデオ信号に含まれている同期信号に基づいて形
    成された書込クロツク信号によつて上記入力ビデオ信号
    をアナログ−デイジタル変換すると共に、このデイジタ
    ル信号に変換された上記入力ビデオ信号をバツフアメモ
    リに書き込み、基準ビデオ信号に含まれる同期信号に基
    づいて形成された読出クロツクによつて上記バツフアメ
    モリに書き込まれた上記入力ビデオ信号を読み出すこと
    により、上記入力ビデオ信号の時間軸誤差が補正された
    出力ビデオ信号を得るようになされた時間軸補正装置に
    おいて、 上記書込クロツク信号に基づいてサブキヤリア周波数を
    有するサブキヤリア周波数信号を形成するサブキヤリア
    周波数信号形成手段と、 上記基準ビデオ信号に基づいて上記基準ビデオ信号に含
    まれる各ラインのバースト信号の水平同期信号に対する
    相対位相を検出し、検出された相対位相を表すライン確
    認信号を出力するライン確認信号形成手段と、 上記基準ビデオ信号に基づいて上記基準ビデオ信号のフ
    イールドの奇偶を検出し、検出した奇偶情報を表すフイ
    ールド奇偶信号を出力するフイールド奇偶信号形成手段
    と、 上記ライン確認信号及び上記フイールド奇偶信号に基づ
    いて上記基準ビデオ信号の現フイールドよりも少なくと
    も1フイールド前のフイールドの先頭ラインについての
    上記ライン確認信号を予測し、この予測結果を表すライ
    ン奇偶信号を出力するライン奇偶信号形成手段と、 上記ライン奇偶信号に応じて上記サブキヤリア周波数信
    号の位相を制御し、この位相制御が施された上記サブキ
    ヤリア周波数信号を上記ビデオテープレコーダの上記基
    準周波数信号として出力する基準周波数信号形成手段と を具え、 上記バツフアメモリから読み出されるビデオ信号に含ま
    れる各ラインのバースト信号の水平同期信号に対する相
    対位相が上記ライン確認信号の表す相対位相に一致する
    ようにしたことを特徴とする時間軸誤差補正装置。
JP60109999A 1985-05-21 1985-05-21 時間軸誤差補正装置 Expired - Fee Related JPH0636614B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP60109999A JPH0636614B2 (ja) 1985-05-21 1985-05-21 時間軸誤差補正装置
US06/863,422 US4729013A (en) 1985-05-21 1986-05-15 Time base error corrector
CA000509415A CA1309494C (en) 1985-05-21 1986-05-16 Time base error corrector
EP86303829A EP0202919B1 (en) 1985-05-21 1986-05-20 Time base error correctors
AU57600/86A AU593807B2 (en) 1985-05-21 1986-05-20 Time base error corrector
KR1019860003911A KR950009854B1 (ko) 1985-05-21 1986-05-20 시간축오차보정장치
DE8686303829T DE3669062D1 (de) 1985-05-21 1986-05-20 Korrekturvorrichtung fuer zeitbasisfehler.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60109999A JPH0636614B2 (ja) 1985-05-21 1985-05-21 時間軸誤差補正装置

Publications (2)

Publication Number Publication Date
JPS61267490A JPS61267490A (ja) 1986-11-27
JPH0636614B2 true JPH0636614B2 (ja) 1994-05-11

Family

ID=14524529

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60109999A Expired - Fee Related JPH0636614B2 (ja) 1985-05-21 1985-05-21 時間軸誤差補正装置

Country Status (7)

Country Link
US (1) US4729013A (ja)
EP (1) EP0202919B1 (ja)
JP (1) JPH0636614B2 (ja)
KR (1) KR950009854B1 (ja)
AU (1) AU593807B2 (ja)
CA (1) CA1309494C (ja)
DE (1) DE3669062D1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0695770B2 (ja) * 1987-02-09 1994-11-24 松下電器産業株式会社 映像信号記録再生装置
DE3852570T2 (de) * 1987-04-10 1995-05-04 Sony Corp Zeitfehler-Korrigiervorrichtung für Bildsignalen.
US5402181A (en) * 1991-04-01 1995-03-28 Jenison; Timothy P. Method and apparatus utilizing look-up tables for color graphics in the digital composite video domain
JP2718311B2 (ja) * 1991-12-27 1998-02-25 日本ビクター株式会社 時間軸補正装置
KR970010395B1 (ko) * 1992-07-08 1997-06-25 미쯔비시덴끼 가부시끼가이샤 컬러화상 표시장치
US6014176A (en) * 1995-06-21 2000-01-11 Sony Corporation Automatic phase control apparatus for phase locking the chroma burst of analog and digital video data using a numerically controlled oscillator
US5784122A (en) * 1995-06-21 1998-07-21 Sony Corporation Chroma lock detector
US5719532A (en) * 1995-06-21 1998-02-17 Sony Corporation Horizontal lock detector
US5999221A (en) * 1997-05-08 1999-12-07 Sony Corporation Horizontal synchronization pulse generation circuit
US5864371A (en) * 1997-05-08 1999-01-26 Sony Corporation Luminance signal generation circuit with single clamp in closed loop configuration and horizontal synchronization pulse generation

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3921202A (en) * 1974-02-04 1975-11-18 Int Video Corp Videotape recorder and reproducer velocity compensator apparatus
US4212027A (en) * 1974-04-25 1980-07-08 Ampex Corporation Time base compensator
US4101926A (en) * 1976-03-19 1978-07-18 Rca Corporation Television synchronizing apparatus
DE2622378C3 (de) * 1976-05-19 1979-04-12 Consolidated Video Systems Inc., Santa Clara, Calif. (V.St.A.) Farbverarbeitungseinheit für eine Fernsehsignal-Verarbeitungsschaltung
JPS5923154B2 (ja) * 1976-10-08 1984-05-31 ソニー株式会社 カラ−映像信号再生装置
JPS5927513B2 (ja) * 1976-11-05 1984-07-06 日本テレビジヨン工業株式会社 信号発生器
US4110785A (en) * 1977-05-03 1978-08-29 Rca Corporation Clock generator for video signal processing
JPS5444831A (en) * 1977-09-13 1979-04-09 Nec Corp Correcting equipment for time-axis error
JPS6043707B2 (ja) * 1978-03-08 1985-09-30 株式会社東京放送 位相変換装置
JPS54143017A (en) * 1978-04-28 1979-11-07 Sony Corp Time base error correction unit
JPS6027472B2 (ja) * 1978-06-05 1985-06-28 日本テレビジヨン工業株式会社 静止画像再生装置
US4473145A (en) * 1982-07-13 1984-09-25 Eaton Corporation Engagement modulator for torque converter bypass
JPS6079895A (ja) * 1983-10-06 1985-05-07 Nec Corp デイジタルメモリカラ−フレ−ミング回路
EP0138164B1 (en) * 1983-10-14 1991-09-04 Hitachi, Ltd. Method and apparatus for sampling and processing a video signal

Also Published As

Publication number Publication date
KR950009854B1 (ko) 1995-08-29
DE3669062D1 (de) 1990-03-22
JPS61267490A (ja) 1986-11-27
US4729013A (en) 1988-03-01
CA1309494C (en) 1992-10-27
KR860009391A (ko) 1986-12-22
AU593807B2 (en) 1990-02-22
EP0202919B1 (en) 1990-02-14
AU5760086A (en) 1986-11-27
EP0202919A1 (en) 1986-11-26

Similar Documents

Publication Publication Date Title
US4733312A (en) Time-base corrector
US4249198A (en) Phase locking system for television signals
CA1170353A (en) Time base corrector
US4389678A (en) Digital time-base corrector for special motion reproduction by helical-scan VTR
JPS6110379A (ja) スキユ−歪除去装置
JPH0636614B2 (ja) 時間軸誤差補正装置
EP0395347B1 (en) Sampling frequency reproduction system
US4853781A (en) Video format signal processing system
JP2757505B2 (ja) 時間軸補正装置
EP0418901B1 (en) Synchronizing signal generator for an image signal reproducing apparatus
US4697207A (en) System for generating a synchronizing signal in response to two timing reference signals
US4684901A (en) Automatic phase control circuit
US4489287A (en) Phase synchronizing circuit for digital data reproduction
US5315453A (en) Rotating-head video signal recording apparatus
JPH1069720A (ja) コード多重/読取装置
EP0349989B1 (en) Field memory device for processing a color television signal including different two modulated color signals transmitted alternately for one horizontal period
JPH0232834B2 (ja)
JPH05207413A (ja) 映像信号の処理装置
JP3082281B2 (ja) 映像信号再生装置の信号処理回路
JPS5949756B2 (ja) ビデオ信号同期方式
JP2663484B2 (ja) メモリ装置
JP3222356B2 (ja) 疑似afc装置
JPH0666104B2 (ja) 時間軸補正装置
JPS61174886A (ja) 時間軸補正装置
JPH0132720B2 (ja)

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees