JPH0898105A - テレビジョン受信機 - Google Patents

テレビジョン受信機

Info

Publication number
JPH0898105A
JPH0898105A JP6235727A JP23572794A JPH0898105A JP H0898105 A JPH0898105 A JP H0898105A JP 6235727 A JP6235727 A JP 6235727A JP 23572794 A JP23572794 A JP 23572794A JP H0898105 A JPH0898105 A JP H0898105A
Authority
JP
Japan
Prior art keywords
signal
decoder
circuit
output
television receiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6235727A
Other languages
English (en)
Inventor
Seijirou Yasuki
成次郎 安木
Hiroyuki Senbon
浩之 千本
Shigeru Tashiro
成 田代
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP6235727A priority Critical patent/JPH0898105A/ja
Publication of JPH0898105A publication Critical patent/JPH0898105A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)
  • Details Of Television Scanning (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

(57)【要約】 【目的】ハード規模の増大を抑制しながら複数の放送方
式に対応させて高画質の画像を得る。 【構成】ディジタル放送を受信する場合にはコントロー
ラ322 はスイッチ319,320 に端子aを選択させ、メモ
リ部321 をMPEGデコーダ315 に接続して動作可能に
する。MPEGデコーダ315 からの映像信号はスイッチ
324 に供給される。また、NTSC放送を受信する場合
にはコントローラ322 によってスイッチ319 ,320 に端
子bを選択させる。これにより、NTSCデコーダ318
はメモリ部321 に接続されて動作可能となり、デコード
した映像信号をスイッチ324 に出力する。このように、
スイッチ319 ,320 によってメモリ部321 を2つのデコ
ーダ315 ,318 で共用することにより、バードウェア規
模の増大を抑制すると共に、メモリを用いた画質の向上
を図る。

Description

【発明の詳細な説明】
【0001】[発明の目的]
【産業上の利用分野】本発明は、現行アナログ放送とデ
ィジタル放送を受信可能なテレビジョン受信機に関す
る。
【0002】
【従来の技術】現在、日本国内においては、NTSC方
式のカラー放送が行われている。この現行NTSC放送
を高画質化及び高音質化することを目標として、ディジ
タル技術を用いた第2世代EDTV(Extended Defini
tion TV )放送も1995年から開始される予定であ
る。また、現行NTSC放送では、放送波の垂直部ブラ
ンキング期間に文字放送のディジタルデータが多重され
ており、通常の放送だけでなく文字放送の視聴も可能と
なっている。更に、近年、BS(衛星放送)の音声チャ
ンネルを用いたデータ放送及びFAX放送等の新しい放
送も行なわれている。
【0003】従来、メモリ及びディジタルLSI等が高
価であることから、これらの各種放送サービスの実施は
困難であった。しかし、メモリ技術の進歩に伴って、デ
ィジタルデータをディスプレイに表示することが容易と
なり、通常放送だけでなく各種放送サービスを利用する
ことができるようになってきた。ディジタル技術及び半
導体技術の進歩は著しく、放送及び通信の分野に大きな
影響を与えている。画像のディジタル化が進み、ディジ
タルテレビジョン(TV)放送も検討され始めた。
【0004】画像のディジタル化においては圧縮技術が
必須であり、各種標準化案が検討されている。例えば、
動画像を圧縮して伝送するディジタル圧縮符号化方式と
してMPEG(Moving Picture Experts Group)2方式
の国際標準化が進んでいる。MPEG2においては、D
CT(Discrete Cosine Transform )変換、フレーム間
予測符号化、ランレングス符号化及びエントロピー符号
化を複合的に用いて映像信号を符号化する。ディジタル
TV放送においてもこのMPEG2をベースにした画像
圧縮が考えられている。また、MPEG2はCATV等
においても用いられており、双方向のデータ伝送を行う
ディジタルCATVシステムでは、動画像をMPEG2
方式で圧縮することにより、多数のチャンネルを用いて
同時にサービスを行うことを可能にしている。MPEG
2規格の圧縮によって、高音質化及び高画質化を維持し
た圧縮符号化が可能となる。
【0005】ところで、近年、MPEG2等の画像圧縮
技術の確立によって、音声及び映像を統合的に扱い、ユ
ーザーの要求に応じて各種の情報サービスを画像によっ
ても提供することができるマルチメディアサービスも発
展しようとしている。例えば、画像、音声及び各種デー
タを統一して扱う放送方式や、双方向CATV等が検討
されている。これらの多種多様なサービスを一般家庭に
おいて享受するための端末装置としてテレビジョン受信
機を利用することが考えられる。
【0006】図10は現行NTSC放送を受信可能な従
来のテレビジョン受信機を示すブロック図である。ま
た、図11はNTSC信号を発生するエンコーダを示す
ブロック図である。
【0007】NTSC放送については、「放送方式」
(日本放送出版協会)の138ぺ一ジから141ぺ一ジ
に詳述されている。図11に示すエンコーダの入力端子
1乃至3には夫々テレビカメラ又はVTR等によって得
られたソース画像のR,G,B信号が入力される。入力
されたR,G,B信号はマトリックス回路4によって、
夫々輝度信号(Y信号)、色差信号(I信号,Q信号)
に変換される。Y信号は遅延線5により遅延されて加算
回路7に与えられる。I信号は遅延線6によって遅延さ
れてI信号用ローパスフィルタ(LPF)8に供給され
る。Q信号はQ信号用LPF9に供給される。
【0008】I信号用LPF8は入力されたI信号を帯
域制限してI信号変調器10に出力する。Q信号用LPF
9は入力されたQ信号を帯域制限してQ信号変調器11に
出力する。なお、遅延線6は、LPF8よりもLPF9
の方がカットオフ周波数が低いことから生じる遅延の差
を吸収する。また、遅延線5はI,Q信号の処理に要す
る時間を吸収してタイミングを合わせている。LPF
8,9の出力信号は、夫々変調器10,11によって変調さ
れて加算回路7に供給され、加算回路7によってY信号
と加算される。
【0009】変調器10,11が用いるキャリアは3.58
MHz 発振器12の出力に基づいて作成する。3.58M
Hz 発振器12は周波数が3.58MHz の発振出力を−
57゜移相器13に与える。−57゜移相器13によってI
軸のキャリアが作成されて変調器10に供給される。ま
た、また、I軸キャリアを−90゜移相器14によって−
90゜移相することによりQ軸キャリアを作成して変調
器11に供給している。
【0010】また、3.58MHz発振器12の発振出力
は同期信号発生器15に供給される。同期信号発生器15は
発振器12の発振出力を分周することにより複合同期信号
を作成して加算回路7に出力すると共に、水平周期のタ
イミング信号を発生してバースト変調器16に出力する。
バースト変調器16は発振器12から3.58MHz の発振
出力が与えられ、タイミング信号のタイミングでバース
ト信号を生成して加算回路7に出力する。
【0011】加算回路7はY信号とI,Q信号との複合
信号にバースト信号及び複合同期信号を加算してNTS
C信号を生成して出力端子17を介して出力する。こうし
てエンコードされたNTSC信号は地上波、BS波又は
CS(衛星通信)波等を用いて高周波テレビジョン信号
として各家庭に送信される。
【0012】一方、受信側においては、受信された高周
波テレビジョン信号は図示しないチューナに与えられて
所定のチャンネルの映像信号が選局され、中間周波信号
に変換されて図10の入力端子21に入力される。映像検
波器22は選局された中間周波信号を検波し、ベースバン
ドの映像信号を色副搬送波トラップ23及び帯域増幅器24
に出力する。映像信号は色副搬送波トラップ23によって
色成分が除去されてY信号が抽出される。このY信号は
遅延線25を介してマトリックス回路26に与えられる。
【0013】一方、帯域増幅器24によって映像信号から
色信号が分離され、I信号同期検波器27、Q信号同期検
波器28及びバーストぬきとり回路29に供給される。バー
ストぬきとり回路29は入力された信号からバースト信号
を抜取り、位相比較器30に出力する。位相比較器30には
電圧制御水晶発振器31からの3.58MHz の発振出力
も入力される。位相比較器30は2入力の位相を比較し
て、位相差に基づく誤差信号を電圧制御水晶発振器31に
出力する。これにより、誤差信号を0とするように電圧
制御水晶発振器31の発振出力が変化して、電圧制御水晶
発振器31からはバースト信号に位相同期した再生バース
ト信号が出力される。この再生バースト信号はI軸キャ
リアとしてI信号同期検波器27に出力される。また、再
生バースト信号は−90゜移相器32によって90゜移相
されてQ軸キャリアとしてQ信号同期検波器28に出力さ
れる。
【0014】I信号同期検波器27及びQ信号同期検波器
28は夫々I軸キャリア又はQ軸キャリアを用いた検波を
行って、I信号及びQ信号を得る。これらのI信号及び
Q信号は夫々I信号用LPF33及びQ信号用LPF34に
よって帯域制限される。帯域制限されたQ信号はマトリ
ックス回路26に与えられ、I信号は遅延線35を介してマ
トリックス回路26に与えられる。遅延線25,35は夫々Y
信号及びI信号を遅延させることにより、Y信号、I信
号及びQ信号のタイミングを一致させてマトリックス回
路26に供給する。マトリックス回路26は入力された信号
にマトリックス処理を施してR,G,B信号を得る。こ
のようにして、NTSC信号がデコードされる。
【0015】ところで、上述したように、NTSC方式
のアナログ信号は輝度信号(Y信号)と色信号(C信
号)とが周波数多重されて伝送される。このため、受信
側においてY信号とC信号とを分離する必要がある。ラ
インメモリを用いたコムフィルタによってY/C分離を
行うと、十分な分離性能が得られないことから、クロス
トークが生じてしまう。そこで、最近では、フレームメ
モリを用いた3次元Y/C分離回路が採用されるように
なった。図12はこのような3次元Y/C分離回路を示
すブロック図である。
【0016】入力端子221 を介して入力されたNTSC
方式の映像信号は、フレームメモリ222 及び2次元フィ
ルタ223 に入力される。フレームメモリ222 によって入
力映像信号は1フレーム期間遅延されて、加算器224 、
減算器225 ,226 及びフレームメモリ227 に与えられ
る。NTSC映像信号の色信号は1フレーム期間前後で
位相が反転している。即ち、現フレームの映像信号がY
信号+C信号であるものとすると、1フレーム前の映像
信号はY信号−C信号である。従って、加算器224 にお
いてフレームメモリ222 の入出力、即ち、1フレーム前
後の信号を加算するとY信号が得られ、減算器225 にお
いてフレームメモリ222 の入出力同士を減算するとC信
号が得られる。加算器224 の出力は静画時の輝度信号Y
として混合回路(以下、MIXという)228 に与えら
れ、減算器225 の出力は静画時の色信号CとしてMIX
229 に与えられる。
【0017】入力された映像信号が静画である場合に
は、上述したフレームメモリ222 、加算器224 及び減算
器225 を用いたフレーム間の演算によって確実なY/C
分離が可能である。しかし、動画の場合には、フレーム
間の動きによって画像が重なり2重像となる画質劣化が
生じる。この理由から、動画時にはフレーム間の演算を
行わず、フレーム内の演算による2次元フィルタ(コム
フィルタ)を採用する。即ち、入力端子221 からの映像
信号は、ラインメモリを用いた2次元フィルタ(コムフ
ィルタ)223 にも供給される。2次元フィルタ223 によ
って、映像信号はY信号とC信号とに分離される。2次
元フィルタ223 からのY信号及びC信号は夫々動画時の
輝度信号Y及び色信号CとしてMIX228 ,229 に供給
される。
【0018】一方、入力端子221 からの映像信号は減算
器226 にも与えられる。減算器226は1フレーム期間前
後の映像信号を減算し、現在入力されている画像が動い
ているか静止しているかを検出する。減算器226 からの
検出信号は動き検出回路230に与えられる。ところで、
フレーム間の差を求めた場合には、動き成分だけでなく
C信号の漏込み分も検出されることになる。このため、
動き検出回路230 は図示しないLPFによって減算器22
6 からの検出信号の低域成分を抽出して動き成分とす
る。また、フレームメモリ222 からの遅延信号はフレー
ムメモリ227 によって1フレーム期間遅延されて減算器
231 に与えられる。減算器231 には入力端子221 からの
映像信号も与えられており、減算器231 によって2フレ
ーム期間前後の映像信号の差が求められる。現フレーム
の映像信号がY信号+C信号であるものとすると、2フ
レーム期間遅延した信号もY信号+C信号となる。従っ
て、減算器231 が求めた2フレーム間の差は動き成分で
あると考えられる。
【0019】動き検出回路230 は、減算器226 からの検
出信号を低域成分の動き検出信号として用い、減算器23
1 からの検出信号を全帯域の動き検出信号として用いて
動きの判定を行う。なお、2フレーム間の差分に基づく
動き検出では早い動きの検出が不良であるので、動き検
出回路230 は、1フレーム間の差分と2フレーム間の差
分との最大値演算によって正確な動き検出を行ってい
る。動き検出回路230 の出力信号はMIX228 ,229 に
与えられる。MIX228 は動き検出回路230 の出力によ
って入力映像信号が静画であることが示された場合に
は、加算器224 の出力信号を選択し、動画であることが
示された場合には、2次元フィルタ223 の出力信号を選
択してY信号として出力端子232 に出力する。また、M
IX229 は動き検出回路230 の出力によって入力映像信
号が静画であることが示された場合には、減算器225 の
出力信号を選択し、動画であることが示された場合に
は、2次元フィルタ223 の出力信号を選択してC信号と
して出力端子232 に出力する。
【0020】このように、図12の回路は静画時に分離
性能に優れたフレーム間Y/C分離を行い、動画時には
2次元フィルタによるY/C分離を行っており、高精度
のY/C分離が可能である。このため、図12の3次元
Y/C分離回路を採用することにより、高画質の表示が
可能である。
【0021】更に、近年、高画質の画像を得るために、
走査変換によって飛越し走査信号を順次走査信号に変換
し、これによりフリッカを低減したテレビジョン受信機
が商品化されている。
【0022】図13はこのような飛越し走査信号を順次
走査信号に変換する走査変換回路を示すブロック図であ
る。
【0023】NTSC方式の映像信号は飛越し走査を採
用しているので、垂直方向に鋭いエッジ部が存在する場
合にはフリッカが目立ってしまう。また、近年、ディス
プレイの大画面化によって走査線構造も見えやすくなっ
て画質は一層劣化しやすくなっている。このため、走査
変換が採用されており、飛越し走査信号を順次走査信号
に変換することにより、フリッカを低減すると共に、走
査線を密にして高画質化を図っている。
【0024】入力端子241 を介して入力されたNTSC
方式の映像信号はNTSCデコーダ242 に供給される。
NTSCデコーダ242 は、図10に示すデコーダと同一
構成であり、入力された映像信号をデコードしてY信号
及び色差信号(I,Q信号)を出力する。Y信号はフィ
ールドメモリ243 によって1フィールド期間遅延されて
MIX244 に与えられる。Y信号はライン補間回路245
にも与えられ、ライン補間回路245 は1ライン前後の走
査線の和を算出してMIX244 に出力する。
【0025】フィールドメモリ243 の出力は動き検出回
路247 にそのまま与えられると共に、フレームメモリ24
6 によって1フレーム期間遅延されて与えられている。
更に、動き検出回路247 にはNTSCデコーダ242 から
のY信号も入力されており、動き検出回路247 は、Y信
号のフィールド間差及びフレーム間差を求め、求めた差
分に基づいて入力映像信号の動き成分を検出する。
【0026】動き検出回路247 からの動き検出信号はM
IX244 に与えられる。MIX244は動き検出信号によ
って静止画が入力されたことが示された場合には、フィ
ールドメモリ243 の出力を選択し、動画が入力されたこ
とが示された場合には、ライン補間回路245 の出力を選
択して倍速メモリ248 に出力する。一方、倍速メモリ24
9 にはNTSCデコーダ242 からのY信号が供給され
る。倍速メモリ248 ,249 は入力されたY信号を書込み
クロックの2倍の周波数の読出しクロックを用いて読出
す。即ち、各倍速メモリ248 ,249 からは1走査期間の
Y信号が1/2の時間で読出される。セレクタ250 は倍
速メモリ248 ,249 からのY信号を1/2走査期間毎に
切換え選択して出力端子251 から出力する。
【0027】動画時には、倍速メモリ249 からのY信号
とライン補間回路245 によって生成したY信号とによっ
て1水平期間に2ラインのY信号が出力される。一方、
静画時には、倍速メモリ249 からのY信号とフィールド
メモリ243 からの前フィールドのY信号とによって1水
平期間に2ラインのY信号が出力される。従って、特に
静止画の場合には、フリッカが低減された極めて高画質
の画像が得られる。
【0028】一方、NTSCデコーダ242 からのI信号
及びQ信号はセレクタ252 に与えられ、周波数がfsc
(色副搬送波周波数)のクロックによって交互に出力さ
れる。倍速メモリ253 はセレクタ252 の出力を読込むと
共に、読込みの2倍の速度で読出してセレクタ254 に出
力する。セレクタ254 は周波数が2fscのクロックを用
いてI信号とQ信号とをfscタイミングで分離して、夫
々出力端子256 ,257 から出力する。
【0029】このように、図13の回路は、動き適応順
次走査変換によって、飛越し走査信号を順次走査信号に
変換することにより、走査線数を倍にして、画質を向上
させている。
【0030】ところで、上述したNTSC方式のカラー
放送では、画面の横縦比(アスペクト比)は4:3であ
る。しかし、HDTV(High Definition TV)の研究の
過程で、画面のアスペクト比を現行よりも横長の16:
9にすることにより、臨場感を向上させることができる
ことが明らかとなった。そこで、現行放送との両立性を
保ちながらアスペクト比16:9のワイド画像を伝送す
る第2世代EDTV放送が検討されている。
【0031】第2世代EDTV信号の有効走査線は、ア
スペクト比が4:3の現行NTSC信号の垂直方向中央
の16:9の部分に対応している。従って、例えば、ア
スペクト比が4:3の現行放送用のテレビジョン受像機
によって第2世代EDTV放送を映出すると、画面上下
に無画部を有し中央に主画部を有するレターボックス表
示が行われることになる。レターボックス表示を採用す
ることにより、NTSC方式のテレビジョン受信機で再
生しても番組素材がカットされないという利点がある。
【0032】第2世代EDTVは、アスペクト比が4:
3の現行NTSC信号の中央の16:9の部分のみを有
効走査線としているので、現行NTSC信号の有効走査
線数が480本であるのに対し、伝送する第2世代ED
TV信号の有効走査線数は360本となる。第2世代E
DTV方式に対応したテレビジョン受像機においては、
デコード時にこの360本の有効走査線を3→4走査変
換して480本に戻す。単に走査線変換しただけでは、
第2世代EDTV信号は現行NTSC信号よりも解像度
が劣化してしまうので、送信時に解像度を改善するため
の水平及び垂直補強信号を多重化して伝送することが決
定している。
【0033】このような第2世代EDTV信号を発生す
るエンコーダについて、テレビジョン学会技術報告Vol.
17,No.65,pp19-24,BCS'93-42(Dec.1993)に記載されたシ
ステムが提案されている。図14はこのエンコーダを示
すブロック図である。
【0034】この例では、480ライン/画面高(lp
h)の順次走査(プログレッシブ)信号を4→3走査線
変換すると共に、飛越し走査(インターレース)信号に
変換して主画面信号として主画面期間に伝送する。そし
て、走査線変換による折り返し歪の発生を防止するため
の帯域制限によって失われる成分VH及び飛越し走査変
換時に帯域制限されて失われる成分LDを垂直補強信号
として上下無画部期間に伝送するようになっている。
【0035】図14において、入力端子71乃至73には夫
々ソース画像のR,G,B信号が入力される。これらの
R,G,B信号はマトリックス回路74によってY信号、
I信号及びQ信号に変換される。Y信号は垂直処理部75
の4→3変換回路76に与えられ、480lphの信号か
ら360lphの信号に走査線変換される。垂直処理部
75を構成するSSKF(Symmetric Short Kernel Filte
r )77,78は、夫々垂直LPF及び垂直HPFとして機
能し、走査線変換した輝度信号を垂直低域成分と垂直高
域成分とに分離する。垂直処理部75のPI変換回路79は
垂直低域成分を飛越し走査信号に変換して180lph
の主画面信号としてレターボックス変換回路81に供給す
る。また、垂直処理部75のPI変換回路80は垂直高域成
分を飛越し走査信号に変換して180乃至360lph
の垂直時間高域成分LDとして多重回路82に供給する。
【0036】一方、マトリクス回路74からのY信号、I
信号及びQ信号は前置フィルタ83に与えられる。前置フ
ィルタ83は入力された信号を帯域制限する。前置フィル
タ83からのY信号は、垂直高域成分処理部84に与えられ
る。垂直高域成分処理部84はVシフタ85、4→3変換回
路86及びPI変換回路87によって構成されている。Y信
号の垂直高域成分はVシフタ85によって垂直低域に周波
数シフトされた後、4→3変換回路86によって360乃
至480lphの垂直高域成分に変換され、更に、PI
変換回路87によって飛越し走査信号に変換される。この
1フィールド当たり60lphの垂直高域成分はVH′
信号として多重回路82に供給される。
【0037】マトリックス回路74からのY信号は動き検
出回路88にも与えられている。動き検出回路88は画像の
動きを検出して動き検出信号を多重回路82に出力する。
多重回路82は、動き検出回路88からの動き検出信号によ
って画像が静止画であることが示された場合にはVH’
信号とLD信号とを多重してレターボックス変換回路81
に出力し、動画であることが示された場合にはLD信号
のみをレターボックス変換回路81に出力する。
【0038】レターボックス変換回路81はPI変換回路
79からの主画面信号を画面中央の主画面期間に割当て、
多重回路82の出力を垂直補強信号として画面上下の無画
部期間に割当てて多重する。レターボックス変換回路81
からの主画面信号はプリコーミング回路88によってプリ
コーミング処理された後、LPF89によって0乃至4.
2MHz に帯域制限され、多重回路90を介してスイッチ
92の端子aに与えられる。なお、プリコーミング処理
は、後述するHH′信号の多重周波数領域にホールを形
成するためのものである。また、レターボックス変換回
路81からの垂直補強信号(LD/VH′)はfsc変調回
路91に与えられ、fsc変調回路91は色副搬送波を用いて
垂直補強信号を変調してスイッチ92の端子bに出力す
る。なお、垂直補強信号はレターボックス変換回路81に
おいて時間軸方向に1/3に圧縮されるようになってい
る。
【0039】第2世代EDTV放送においては、水平方
向の解像度を改善するために、現行放送帯域では伝送す
ることができない4.2MHz以上の成分も伝送するよ
うになっている。即ち、前置フィルタ83からの輝度信号
水平高域成分を4→3変換回路93によって走査線変換し
た後、PI変換回路94によって飛越し走査信号に変換し
て180lphの輝度信号水平高域成分をHH信号とし
てレターボックス変換回路81に出力する。レターボック
ス変換回路81はHH信号を主画面期間に割当ててホール
多重回路95に与える。ホール多重回路93はHH信号を色
副搬送波と共役な周波数領域である吹抜きホールに周波
数シフトし、HH′信号として多重回路90に与えて主画
面信号に多重させる。
【0040】一方、前置フィルタ83からのI,Q信号は
夫々4→3変換回路96,98に供給される。4→3変換回
路96,98は夫々I,Q信号を走査線変換してPI変換回
路97,99に出力する。更に、I,Q信号は、夫々PI変
換回路97,99によって飛越し走査信号に変換され、レタ
ーボックス変換回路81を介してLPF100 ,101 に供給
される。LPF100 ,101 は夫々I,Q信号を夫々1.
5MHz 又は0.5MHz の低域に帯域制限してIQ変
調回路102 に出力する。I,Q信号はIQ変調回路102
によって直交変調されて多重回路90に与えられ、NTS
C信号と同様に、多重回路90において主画面のY信号に
多重される。
【0041】多重回路90からの主画面信号とfsc変調回
路91からの垂直補強信号とはスイッチ92によって主画面
期間と無画部期間とで切換えられて、第2世代EDTV
信号として出力端子103 から出力される。
【0042】この第2世代EDTV信号を受信する受信
側装置として現行方式に対応した従来のテレビジョン受
信機を用いた場合には、上述したように、上下に無画部
を有し、画面中央に主画面が表示されるレターボックス
形式の表示が行われて、両立性が確保されることにな
る。また、第2世代EDTV方式に対応した従来のテレ
ビジョン受信機では、多重された水平及び垂直補強信号
を用いることにより高解像度の表示が行われる。
【0043】ところで、図14のエンコーダでは、上述
したように、主画面信号とLD信号との分離に公知のS
SKFを採用している。SSKFによる分離は、順次走
査信号を主画面部と無画部とで半分ずつ分配して伝送す
る手法であると考えられる。しかしながら、無画部が6
0[本/フィールド]であるのに対し、垂直補強信号は
180[本/フィールド]であるので、垂直補強信号は
時間方向に1/3に圧縮して無画部に時分割多重するよ
うになっている。
【0044】このように、垂直補強信号は、無画部に1
/3に時間圧縮して時分割多重されることから、無画部
で伝送できる信号帯域は1/3に制限される。即ち、主
画面信号の帯域が例えば4.2MHzであれば、無画部
期間の信号帯域は1.4Hzとなる。更に、無画部期間
の垂直補強信号は、上述したように、色副搬送波(周波
数fscが3.58MHz)を用いてAM変調されてお
り、垂直補強信号については伝送可能な帯域が1.2M
Hzに制限されてしまう。
【0045】これに対し、伝送される主画面信号は1.
2MHz以上の成分も含んでいる。従って、受信側で
は、SSKFを用いて主画面信号及び無画部期間の信号
から順次走査信号の再現することができる帯域は1.2
MHz以下である。このため、受信側では、1.2MH
z以上の成分については、主画面信号のみを用い、公知
の補間処理によって、飛越し走査から順次走査に変換し
なければならない。
【0046】図15はこのようなSSKFによって作成
された第2世代EDTV信号をデコードする従来のテレ
ビジョン受信機を示すブロック図であり、テレビジョン
学会技術報告Vol.17,No.65,pp19-24,BCS'93-42(Dec.199
3)に記載された例を示している。図15のデコーダは図
14に示すエンコーダによって得られる第2世代EDT
V信号をデコードするものである。
【0047】第2世代EDTV信号は入力端子111 を介
してスイッチ112 に供給される。スイッチ112 によって
主画面期間の主画面信号は3次元Y/C/HH′分離回
路113 及び動き検出回路114 に与えられ、上下無画部期
間の垂直補強信号はfsc復調回路115 に与えられる。動
き検出回路114 は主画面信号の動きを検出して動き検出
信号を出力する。3次元Y/C/HH′分離回路113
は、図示しないフレームメモリを有しており、動き検出
信号に基づいて、主画面信号からY信号と色信号(I,
Q信号)とを分離すると共に、水平補強信号(HH′信
号)を分離する。
【0048】分離されたY信号は水平低域輝度信号とし
て加算器116 に与えられる。また、HH′信号はHH復
調回路117 に与えられて復調され、4.2乃至6MHz
の水平高域成分であるHH信号が加算器116 に与えられ
る。加算器116 はY信号にHH信号を加算することによ
り主画面信号の水平解像度を向上させて、加算器118、
ハイパスフィルタ(HPF)119 、LPF120 及び動き
検出回路121 に出力する。
【0049】一方、スイッチ112 からの垂直補強信号は
fsc復調回路115 によって復調され、水平伸張回路122
に供給される。垂直補強信号は、水平伸張回路122 によ
って3倍に時間伸張されてLD/VH’分離復調回路12
3 に与えられる。動き検出回路121 は主画面信号の動き
を検出して動き検出信号を出力しており、LD/VH′
分離復調回路123 は動き検出信号に基づいて、垂直補強
信号をLD信号とVH′信号とに分離する。LD信号は
SSKFVHPF124 に与えられ、VH′信号は3→4
変換回路125 に与えられる。
【0050】復調されたLD,VH′信号を用いて主画
面信号の垂直解像度を改善する。SSKFVHPF124
は、逆フィルタ処理によって、輝度信号の垂直時間高域
成分を加算器118 に出力する。加算器118 は加算器116
からの主画面信号に垂直時間高域成分を加算して、飛越
し走査変換時の解像度低下を補正する。加算器118 の出
力は3→4変換回路130 に与えられる。
【0051】上述したように、LD信号は1.2MHz
以上の成分を含んでいない。従って、主画面信号の1.
2MHz 以上の成分については、垂直補強信号を用いた
解像度改善を行うことはできず、動き適応走査線補間が
行われる。
【0052】即ち、加算器116 からの主画面信号は、H
PF119 において1.2MHz 以上の成分に帯域制限さ
れて動き適応走査線補間回路126 に供給される。動き適
応走査線補間回路126 は動き検出信号に基づいて走査線
補間を行って加算器127 に出力する。なお、実際のハー
ドウェアでは、動き適応走査線補間回路126 によって飛
越し走査を順次走査に変換すると処理速度が高速になる
ことから、伝送された走査線と補間によって生成される
走査線とを、夫々、直接系と補間系とに分けて処理す
る。即ち、加算器116 の出力は直接系の加算器118 に供
給され、動き適応走査線補間回路126 からの補間によっ
て生成された出力は補間系の加算器127 に供給される。
【0053】一方、主画面信号の水平1.2MHz以下
の帯域の成分はLPF120 によって取出されてSSKF
VLP128 に与えられる。SSKFVLPF128 は、主
画面信号の水平低域の垂直時間低域成分を加算器129 に
出力する。加算器129 はSSKFVLPF128 の出力と
SSKFVHPF124 の出力とを加算することにより、
補間系における水平低域成分の解像度を改善して加算器
127 に出力する。加算器127 は補間系の水平低域及び水
平高域成分を加算して3→4変換回路130 に出力する。
3→4変換回路130 は入力された直接系及び補間系の主
画面信号を480lphの信号に走査線変換して加算器
132 に出力する。
【0054】一方、LD/VH′分離復調回路123 から
のVH′信号は3→4変換回路125によって走査線数が
4/3倍に変換され、Vシフタ131 によって元の垂直高
域に周波数シフトされた後、加算器132 に供給される。
加算器132 は3→4変換回路130 からの0乃至360l
phの垂直低域成分に360乃至480lphの垂直高
域成分を加算することより、走査線変換時解像度低下を
補正する。加算器132からの480lphの順次走査信
号はマトリックス回路133 に与えられる。
【0055】一方、3次元Y/C/HH′分離回路113
によって分離された色信号は、IC復調回路134 与えら
れてI信号,Q信号に戻される。I信号及びQ信号は夫
々LPF135 ,136 によって水平帯域が制限された後、
3→4変換回路137 ,138 に供給される。3→4変換回
路137 ,138 は夫々I信号及びQ信号を走査線変換して
480本の順次走査信号に変換してマトリックス回路13
3 に出力する。マトリックス回路133 はマトリックス処
理によってR,G,B信号を生成して出力する。この
R,G,B信号を図示しないディスプレイに供給するこ
とにより、水平及び垂直解像度が改善されたワイド画像
を映出させることができる。
【0056】また、図16は図15において垂直方向に
4/3倍に画像を伸長する3→4変換回路125 ,130 ,
137 ,138 以降の部分を具体的に示すブロック図であ
る。
【0057】入力端子111 からの第2世代EDTV信号
は回路261 に入力される。回路261は、図15のスイッ
チ112 から加算器118 ,127 ,129 までの回路と同様の
構成であり、回路261 からは水平解像度が改善された主
画部信号、時間軸が元に戻された垂直補強信号、I,Q
信号及び補間信号が出力される。これらの主画部信号、
補間信号及び垂直補強信号は夫々フィールドメモリ262
,263 ,264 に供給される。フィールドメモリ262 乃
至264 は入力された信号の4ラインに1本のタイミング
で仮の走査線を挿入しながら、入力された信号を記憶す
る。これにより、画像は垂直方向に伸長される。
【0058】一方、回路261 からのI,Q信号はセレク
タ266 に与えられて、色副搬送波に同期して時分割多重
されてC信号としてフィールドメモリ265 に与えられ
る。フィールドメモリ265 において、C信号の4ライン
に1ラインのタイミングで仮の走査線が挿入されながら
記憶が行われて、垂直方向に伸長される。
【0059】フィールドメモリ262 乃至265 から読出さ
れた信号は、夫々倍速メモリ267 乃至270 に供給されて
書込まれ、1/2の時間で読出されて倍速に変換され
る。倍速メモリ267 ,268 から読出されたデータは1/
2水平走査期間で切換わるスイッチ271 によって交互に
選択されて垂直補間回路272 に与えられる。垂直補間回
路272 は挿入された仮の走査線を含めて補間を行って、
加算器132 に出力する。また、同様に、倍速メモリ269
,270 から読出されたデータは、夫々垂直補間回路273
,274 によって補間されてVシフタ131 又はセレクタ2
75 に供給される。垂直補間された垂直補強信号はVシ
フタ131 によって垂直高域にシフトされた後、加算器13
2 に供給されて主画部信号と合成される。こうして、出
力端子276 からは水平及び垂直解像度が改善された48
0lphの輝度信号が出力される。
【0060】一方、フィールドメモリ265 から読出され
た信号は倍速メモリ270 によって倍速に変換され、垂直
補間回路274 によって補間されてセレクタ275 に供給さ
れる。セレクタ275 は色副搬送波の2倍の周波数の信号
に同期させて垂直補間回路274 の出力を交互に出力する
ことによりI,Q信号を分離して夫々出力端子277 ,27
8 から出力する。こうして、出力端子277 ,278 からは
夫々480lphのI信号及びQ信号が出力される。
【0061】このように、EDTV放送に対応したデコ
ーダにおいては、レターボックス画像を垂直方向に伸長
するた、大容量のメモリが必要となる。
【0062】ところで、上述した現行NTSC放送用、
文字多重放送用及びEDTV放送用の従来のテレビジョ
ン受信機はアナログ構成である。これに対し、近年、放
送信号をディジタル化して伝送するディジタル放送が検
討されている。図17はディジタル化されたテレビジョ
ン放送の送受信システムを示すブロック図である。な
お、図17はテレビジョン学会技術報告Vol15,No.35,pp
31-36,BCS'91-38(Dec.1991) に記載されたシステムから
抜粋したものである。図17のシステムは12GHz帯
衛星放送波を利用したISDB(Integrated Service D
igital Broadcasting )を示している。
【0063】TVエンコーダ141 ,142 は夫々テレビジ
ョン画像TV1,TV2のディジタル信号を生成する。
静止画エンコーダ143 は静止画像のディジタル信号を生
成し、ファックスエンコーダ144 はファクシミリ画像の
ディジタル信号を生成する。これらのエンコーダ141 乃
至144 及び図示しない他のエンコーダからのディジタル
信号は夫々パケットエンコーダ145 乃至148 及び図示し
ない他のパケットエンコーダに与えられる。パケットエ
ンコーダ145 乃至148 及び図示しないパケットエンコー
ダは入力されたディジタル信号をパケット化して、ディ
ジタルのビットストリームをマルチプレクサ149 に出力
する。
【0064】各ビットストリームはマルチプレクサ149
によって多重され、一連のディジタルデータがディジタ
ル変調器150 に供給されて変調される。変調されたディ
ジタル信号は、アップコンバータ151 によってアップコ
ンバートされ、14GHz帯の信号としてアンテナ152
から送信される。この送信波は衛星153 によって受信さ
れ、12GHz帯の信号に変換された後各家庭に送信さ
れる 受信機側において、衛星153 からの放送波はアンテナ15
4 を介して受信され、BSコンバータ155 によって1G
Hz帯の信号に周波数変換されて、ISDBチューナ15
6 を構成するBSチューナ157 に供給される。BSチュ
ーナ157 は入力された信号を更に周波数変換してディジ
タル復調器158 に与える。BSチューナ157 の出力信号
はディジタル復調器158 によって復調され、デマルチプ
レクサ159 によって各データストリームに分離されて、
パケットデコーダ160 乃至163 及び他のパケットデコー
ダに供給される。
【0065】パケットデコーダ160 乃至163 及び他のパ
ケットデコーダはパケット化されたデータを通常のビッ
トストリームに戻して、夫々ディスプレイ装置164 乃至
166及びファクシミリ装置167 並びに図示しない他の装
置に供給する。こうして、ディスプレイ装置164 乃至16
6 には夫々テレビジョン画像TV1,TV2及び静止画
像が表示され、ファクシミリ装置167 からはファクシミ
リ画像が得られる。
【0066】このように、ISDBシステムでは、複数
のテレビジョン画像をディジタルデータに変換して時分
割多重して伝送することができると共に、他のディジタ
ルデータの伝送も可能である。例えば、ファクシミリデ
ータ及びゲームソフト等のディジタルデータ等を同時に
伝送可能である。
【0067】ところで、ISDBは、1993年テレビ
ジョン学会年次大会、ITE'93,15-6の「ISDBの階層
化モデル」及び15-8の「ディジタルテレビサービスの高
機能化」において詳述されているように、層構造を用い
てシステムが構築されている。
【0068】図18はこれらの文献に記載された層構造
を示す説明図である。
【0069】各層はISDBの代表的な機能を示してお
り、図の左列は送信側の例であり、、図の右列は受信側
の例である。また、図の中央列は層と層との機能を連結
するインターフェース信号の例を示している。第1,
2,3層の下位層では情報を受信者まで伝送することに
関連した処理機能を規定し、第5,6,7層の上位層で
はサービスに関連した処理機能を規定する。また、第4
層では上位層と下位層との処理を整合させる機能が規定
されている。
【0070】送信側においては、第7層で、映像、音声
及び文字データ等について規定する。第6層では符号化
について規定し、第5層ではデータのグループ化につい
て規定する。第4層ではビットストリームの速度を変換
し、第3層ではパケット化及び時分割多重について規定
する。第2層では誤り訂正符号化について規定し、第1
層ではディジタル変調について規定する。
【0071】例えば、図の中央列に示すように、第7層
で規定された番組信号は第6層に基づく符号化処理が行
われる。符号化データは第5層に基づいてグループ化さ
れて第4層で速度変換されて各チャンネルのデータに変
換される。次に、第3層に基づいてパケット化され、第
2層で誤り訂正符号化される。誤り訂正符号化されたビ
ットストリームは第1層に基づいて変調され、伝送信号
が伝送路を介して伝送される。
【0072】一方、受信側の各層は夫々送信側の各層の
逆処理である。受信側では第1層から第7層へ処理が行
われて、番組信号が再生される。
【0073】図19及び図20は夫々図18の層構造に
基づくISDBのデコーダ及びエンコーダを示すブロッ
ク図である。
【0074】図20において、入力端子171 ,172 には
夫々テレビジョン放送Aの画像A及び音声Aのディジタ
ル信号が入力される。また、入力端子173 ,174 には夫
々テレビジョン放送Bの画像B及び音声Bのディジタル
信号が入力される。更に、入力端子175 には所定の文字
データ等のディジタルデータが入力される。
【0075】画像A及び音声Aのディジタルデータは夫
々MPEGビデオエンコーダ176 及びMPEGオーディ
オエンコーダ177 に与えられて圧縮され、パケットエン
コーダ178 に供給される。パケットエンコーダ178 は画
像の圧縮データと音声の圧縮データとをパケット化して
FIFO(ファーストイン・ファーストアウト)メモリ
179 に出力する。
【0076】同様に、画像B及び音声Bのディジタルデ
ータは夫々MPEGビデオエンコーダ181 及びMPEG
オーディオエンコーダ182 に与えられて圧縮され、パケ
ットエンコーダ183 に供給される。パケットエンコーダ
183 は画像の圧縮データと音声の圧縮データとをパケッ
ト化してFIFOメモリ184 に出力する。また、入力端
子175 からのディジタルデータは変換器185 によって所
定のディジタルビットストリームに変換され、パケット
エンコーダ186 によってパケット化されてFIFOメモ
リ187 に供給される。
【0077】FIFOメモリ179 ,184 ,187 から読出
されたビットストリームはマルチプレクサ(以下、MU
Xという)180 によって時分割多重される。MUX180
からのディジタルストリームは、誤り訂正回路188 によ
って訂正符号が付加され、QPSK変調回路189 によっ
てディジタル変調された後アップコンバータ190 に与え
られる。アップコンバータ190 はディジタル変調データ
を周波数変換して出力端子191 から出力する。
【0078】一方、図19に示す受信側では、伝送信号
は入力端子195 を介してダウンコンバータ196 に与えら
れる。ダウンコンバータ196 によって伝送信号は周波数
変換され、QPSK復調回路197 によって元のデータに
復調される。復調データは誤り訂正回路198 によって誤
り訂正された後デマルチプレクサ(以下、DEMUXと
いう)199 に与えられる。
【0079】デマルチプレクサ199 はデパケットコント
ロール回路204 に制御されて、入力されたディジタルス
トリームを各パケットストリームに分離する。画像Aに
基づくパケットストリームはFIFOメモリ200 を介し
てMPEGビデオデコーダ205 に与えられ、復号化され
た後合成回路208 に供給される。画像Bに基づくパケッ
トストリームはFIFOメモリ201 を介してMPEGビ
デオデコーダ206 に与えられ、復号化された後合成回路
208 に供給される。また、音声A,Bに基づくパケット
ストリームはFIFOメモリ202 を介してMPEGオー
ディオデコーダ207 に供給される。MPEGオーディオ
デコーダ207 は入力されたデータを復号化して出力端子
209 から音声出力として出力する。
【0080】FIFOメモリ203 にはDEMUX199 か
らディジタルデータに基づくパケットストリームが入力
される。このパケットストリームはインターフェース
(以下、I/Fという)210 を介してバス211 に供給さ
れる。CPU212 はI/F210を介して入力されたデー
タをバス211 を介してメモリ213 に格納すると共に読出
して解読する。CPU212 は解読結果をグラフィックコ
ントローラ214 を介してVRAM215 に出力する。VR
AM215 は解読結果を画像に展開して、画像データをグ
ラフィックコントローラ24を介して合成回路208 に出力
する。
【0081】合成回路208 は画像A,Bの画像データを
合成すると共に、VRAM215 からの画像データを合成
して画像出力として出力端子216 から出力する。この画
像出力を図示しないディスプレイ装置に供給することに
より、画像A,B及びディジタルデータに基づく画像を
同時に画面上に表示させることができる。
【0082】画像表示はリモコンによって制御可能であ
る。図示しないリモコンからの信号は制御マイコン217
によって解読され、デパケットコントロール回路204 に
供給される。リモコン操作によってデパケット処理を制
御することができ、例えば、音声出力として音声Bを選
択することができる。また、画像A,Bの一方のみを表
示させることもできる。また、制御マイコン217 の解読
結果は、I/F218 を介してCPU212 にも供給され
る。CPU212 は解読結果に基づいて画像生成を制御す
る。例えば、リモコン操作によってVRAM215 からの
画像データに基づく画像の表示位置等を指定することも
可能である。このように、図19及び図20の装置によ
って、画像データ、音声データ及び他のディジタルデー
タを統一的に処理することができる。
【0083】このように、ディジタル放送システムで
は、画像データをMPEG方式を用いて圧縮して伝送す
ることから、デコーダ側においてMPEGビデオデコー
ダが必要となる。図21はこのようなMPEGビデオデ
コーダを示すブロック図である。MPEGビデオデコー
ダの基本構成は、「日経エレクトロニクス、3月14日
号、77ページから92ページに記載されており、更
に、「インターフェース1992年8月号125ページ
から145ページにおいて詳述されている。図21のデ
コーダはこれらの記述に基づいたものである。また、図
22はMPEG2方式のシンタックスを説明するための
説明図である。図中、矢印によって符号化における予測
の方向を示している。
【0084】MPEG2方式においては、所定枚数のフ
レーム画像でGOP(Group Of Picture)が構成され
る。GOPにはフレーム内符号化フレーム(Iピクチ
ャ)が少なくとも1枚は含まれている。フレーム内符号
化フレームIはDCTによって1フレームの画像データ
を符号化したものである。このフレーム内符号化フレー
ムIから所定フレーム毎の1フレームの画像データは、
前方予測符号化によって前方予測符号化フレーム(Pピ
クチャ)に変換される。更に、フレーム内符号化フレー
ムI又は前方予測符号化フレームPと前方予測符号化フ
レームPとの間の各フレームの画像データは、前方及び
後方の画像データを用いた両方向予測符号化によって両
方向予測符号化フレーム(Bピクチャ)に変換される。
【0085】図21において、入力端子281 を介して入
力されたMPEGデータ列は、受信バッファ282 に一時
保持された後所定の復号レートで可変長デコーダ283 に
供給される。MPEGデータ列は可変長デコーダ283 に
おいて可変長復号された後、逆量子化回路284 において
逆量子化され、更に、逆DCT回路285 によって逆量子
化されて元の空間座標軸データに戻される。入力された
MPEGデータ列がフレーム内符号化されたものである
場合には、逆DCT回路285 の出力はスイッチ287 を介
して出力端子289 に出力される。
【0086】また、スイッチ287 からの再生画像データ
はフレームメモリ290 ,291 によって遅延されて予測器
292 乃至294 に供給され、予測器294 乃至292 からは夫
々後向き予測、双方向予測及び前向き予測による予測画
像がスイッチ288 に供給されている。入力されたMPE
Gデータ列がフレーム間予測符号化されたものである場
合には、逆DCT回路285 の出力は予測誤差である。こ
の場合には、スイッチ288 は予測方向を示すデータに基
づいて予測器292 乃至294 からの予測画像を選択して加
算器286 に与える。加算器286 は予測画像と予測誤差と
を加算することにより、フレーム画像を再生してスイッ
チ287 を介して出力する。こうして、MPEGデータ列
は復号化され、出力端子289 を介して出力される。
【0087】このように、MPEG2方式のデコーダに
おいては、予測画像を得るために、少なくとも2フレー
ム分のメモリが必要となる。このため、装置が高コスト
となってしまう。
【0088】
【発明が解決しようとする課題】このように、上述した
従来のテレビジョン受信機においては、多種多様の放送
サービスに対応するために、各方式に対応した複数のデ
コーダが必要となる。そして、ディジタル放送を受信す
るためのMPEG2に対応したデコーダ及びEDTV放
送に対応したデコーダのいずれも大容量のメモリを必要
とする。また、現行放送に対応したデコーダでも、高画
質化の要求に応じて、3次元Y/C分離及び走査変換等
を採用すると、大容量のメモリが必要となり、極めて高
価になってしまうという問題点があった。
【0089】本発明はかかる問題点に鑑みてなされたも
のであって、ハードウェア規模の増大を抑制しながら、
複数の放送方式に対応させて、高画質の画像を得ること
ができるテレビジョン受信機を提供することを目的とす
る。
【0090】[発明の構成]
【課題を解決するための手段】本発明の請求項1に係る
テレビジョン受信機は、複数の放送方式に夫々対応した
複数のデコーダと、前記複数のデコーダに共用される記
憶手段と、前記複数のデコーダのうちの所定のデコーダ
を選択して前記記憶手段と接続することにより選択した
デコーダによるデコードを可能にする切換え手段と、こ
の切換え手段によって選択されたデコーダからの映像信
号に基づく表示を行う表示手段とを具備したものであ
り、本発明の請求項12に係るテレビジョン受信機は、
複数の放送方式に夫々対応した複数のデコーダと、前記
複数のデコーダに共用される記憶手段と、前記複数のデ
コーダのうちの所定のデコーダを選択して前記記憶手段
と接続することにより選択したデコーダの機能を拡張す
る切換え手段と、この切換え手段によって選択されてい
ない他のデコーダからの映像信号を縮小する圧縮手段
と、前記切換え手段によって選択されたデコーダからの
映像信号に基づく画面を親画面とし前記圧縮手段からの
映像信号に基づく画面を子画面として多画面表示を可能
にする表示手段とを具備したものである。
【0091】
【作用】本発明の請求項1においては、切換え手段によ
って複数のデコーダのうちの所定のデコーダが選択され
て記憶手段に接続される。これにより、選択されたデコ
ーダはデコード可能となり、対応した放送方式の映像信
号をデコードして表示手段に与える。これにより、切換
え手段によって選択されたデコーダに対応する放送方式
の映像信号に基づく画像が表示される。
【0092】本発明の請求項12においては、切換え手
段によって複数のデコーダのうちの所定のデコーダが選
択されて記憶手段に接続される。これにより、選択され
たデコーダは機能が拡張される。一方、選択されない他
のデコーダがデコードした映像信号は圧縮手段に与えら
れて縮小される。表示手段は選択されたデコーダからの
映像信号に基づく画面を親画面とし、圧縮手段からの映
像信号に基づく画面を子画面として多画面表示する。
【0093】
【実施例】以下、図面を参照して本発明の実施例につい
て説明する。図1は本発明に係るテレビジョン受信機の
一実施例を示すブロック図である。
【0094】ディジタル放送局301 は例えば図20と同
一構成のエンコーダを有しており、アンテナ303 を介し
て放送波を送信する。この送信波は衛星304 を介して各
家庭に送信されるようになっている。アナログ放送局30
2 は例えば図11と同一構成のエンコーダを有してお
り、NTSC放送波をアンテナ305 を介して送出可能で
ある。
【0095】本実施例のテレビジョン受信機311 は、衛
星304 からのディジタル放送及びアンテナ305 からのア
ナログ放送を同時に受信可能である。即ち、衛星304 か
らのディジタル放送波はアンテナ312 によって受信され
る。アンテナ312 からのディジタル信号はディジタル復
調回路313 に供給され、ディジタル復調回路313 は入力
されたディジタル信号を周波数シフトしてディジタル復
調し、デパケット処理回路314 に供給する。デパケット
処理回路314 は入力されたディジタルビットストリーム
をデパケット処理してMPEG方式のデータ例に変換し
てMPEGデコーダ315 に出力する。
【0096】一方、アンテナ316 に誘起したアナログ放
送波はチューナ317 に供給される。チューナ317 は入力
されたアナログ信号を選局してベースバンドの映像信号
をNTSCデコーダ318 に出力する。
【0097】本実施例においては、MPEGデコーダ31
5 及びNTSCデコーダ318 は、スイッチ319 ,320 に
よって共通のメモリ部321 に接続されるようになってい
る。スイッチ319 ,320 は、コントローラ322 に制御さ
れて連動して動作し、ディジタル放送信号をデコードす
る場合にはMPEGデコーダ315 とメモリ321 とを接続
し、アナログ放送信号をデコードする場合にはNTSC
デコーダ318 とメモリ部321 とを接続するようになって
いる。
【0098】MPEGデコーダ315 はメモリ部321 を用
いて入力されたMPEGデータ列を復号化してスイッチ
324 の端子aに出力するようになっている。また、NT
SCデコーダ318 はメモリ部321 を用いて入力されたア
ナログ信号をデコードしてスイッチ324 の端子bに出力
するようになっている。スイッチ324 はコントローラ32
2 に制御されて、MPEGデコーダ315 の出力又はNT
SCデコーダ318 の出力を選択してモニタ325 に出力す
る。モニタ325 は表示画面326 上にスイッチ324 からの
映像信号に基づく表示を表示するようになっている。
【0099】コントローラ322 は端子323 を介してユー
ザーの図示しないリモコン装置のキー操作に基づくリモ
コン信号が与えられ、このリモコン信号に基づいて、ス
イッチ319 ,320 、メモリ部321 及びスイッチ324 を制
御するようになっている。
【0100】図2は図1中のMPEGデコーダ315 、ス
イッチ319 ,320 、メモリ部321 及びNTSCデコーダ
318 に含まれる3次元Y/C分離回路の具体的な構成を
示すブロック図である。図2において図21及び図12
と同一の構成要素には同一符号を付してある。
【0101】図2の破線部331 は図21のMPEGデコ
ーダからフレームメモリ290 ,291を削除した構成であ
る。即ち、入力端子332 を介して入力されたMPEGデ
ータ列は受信バッファ282 に供給される。受信バッファ
282 は入力されたMPEGデータ列を一時保持した後所
定の復号レートで可変長デコーダ283 に出力する。可変
長デコーダ283 はMPEGデータ列を可変長復号化して
逆量子化回路284 に与え、逆量子化回路284 は入力され
たデータを逆量子化処理して逆DCT回路285に出力す
る。逆DCT回路285 は入力された逆量子化出力を逆D
CT処理して、周波数軸のデータを空間座標軸データに
戻す。逆DCT回路285 の出力は加算器286 及びスイッ
チ287 に与えられる。なお、可変長デコーダ283 は、入
力されたデータ列がフレーム内符号化されたものである
か、フレーム間符号化されたものであるかを示すデータ
をスイッチ287 に出力すると共に、フレーム間予測符号
化における予測方向を示すデータをスイッチ288 に出力
するようになっている。
【0102】スイッチ287 は、入力データがフレーム内
符号化されたものである場合には、逆DCT回路285 の
出力を選択してデマルチプレクサ339 に出力する。ま
た、スイッチ287 は入力データがフレーム間符号化され
たものである場合には、加算器286 の出力を選択して、
端子333 に出力するようになっている。端子333 はスイ
ッチ319 の端子aに接続されている。一方、端子335 は
スイッチ320 の端子aに接続されている。スイッチ319
,320 相互間にはメモリ部321 を構成するフレームメ
モリ336 ,337 が接続されている。スイッチ319 ,320
はコントローラ322に制御されて、MPEGデコーダ315
の動作時には端子aを選択し、NTSCデコーダ318
内の破線にて囲った3次元Y/C分離回路351 の動作時
には端子bを選択するようになっている。
【0103】フレームメモリ336 はスイッチ287 からの
1フレーム分の再生データを保持してフレームメモリ33
7 及び端子334 に出力する。フレームメモリ337 はフレ
ームメモリ336 の出力を1フレーム分保持して端子335
に出力する。端子334 は前向き予測器292 及び双方向予
測器293 に接続され、端子335 は双方向予測器293 及び
後向き予測器294 に接続される。
【0104】前向き予測器292 は、復号化フレームに対
して前フレームの復号化データを用いた動き補償予測に
よって予測画像を求めてスイッチ288 に出力し、後向き
予測器294 は、復号化フレームに対して後フレームの復
号化データを用いた動き補償予測によって予測画像を求
めてスイッチ288 に出力する。また、双方向予測器293
は復号化フレームに対して前後のフレームの復号化デー
タを用いた動き補償予測によって予測画像を求めてスイ
ッチ288 に出力する。スイッチ288 は可変長デコーダ28
3 からの予測方向を示すデータに基づいて、予測器292
乃至294 の出力を選択して加算器286 に出力するように
なっている。
【0105】デマルチプレクサ339 は復号化された画像
データが入力され、Y信号とC信号とに分離して夫々出
力端子341 及びC補間回路340 に出力する。C補間回路
340は入力されたC信号を補間して出力端子342 を介し
て出力するようになっている。
【0106】一方、入力端子352 を介して入力されたN
TSC方式の映像信号は、減算器226 ,225 ,231 、加
算器224 及び2次元フィルタ223 に与えられると共にス
イッチ319 の端子bにも与えられる。スイッチ319 が端
子bを選択した場合には、入力された映像信号はフレー
ムメモリ336 に与えられる。フレームメモリ336 の出力
は減算器226 ,225 及び加算器224 に与えられると共
に、フレームメモリ337にも与えられる。フレームメモ
リ337 の出力はスイッチ320 の端子bを介して減算器23
1 に与えられる。
【0107】減算器226 は1フレーム期間前後の映像信
号の差分を求めて動き検出回路230に出力する。減算器2
31 は2フレーム期間前後の映像信号の差分を求めて動
き検出回路230 に出力する。動き検出回路230 は減算器
226 ,231 の出力に基づいて動きを検出して、動き検出
信号をMIX228 ,229 に出力する。
【0108】加算器224 は1フレーム期間前後の映像信
号の和を求めて静画時の輝度信号としてMIX228 に出
力する。また、減算器225 は1フレーム前後の映像信号
の差を求めて静画時の色信号としてMIX229 に出力す
る。2次元フィルタ223 は入力映像信号を2次元フィル
タリング処理して動画時の輝度信号及び色信号を夫々M
IX228 ,229 に出力するようになっている。MIX22
8 ,229 は動き検出回路230 からの動き検出信号に基づ
く混合比で入力されたY信号及びC信号を合成して、出
力端子356 ,357 に出力するようになっている。
【0109】ところで、メモリ部321 において記憶する
データ量はMPEG方式とNTSC方式とでは異なる。
図3はこれらの方式の画像フォーマットを示す説明図で
あり、図3(a)はMPEG2方式を示し、図3(b)
はNTSC方式を示している。
【0110】MPEG2方式は、解像度を示すレベル及
び圧縮手法の数を示すプロファイルによって11の仕様
に分類される。通信、放送又はコンピュータの分野にお
いて有効な仕様としてMP@ML(メインプロファイル
メインレベル)がある。このMP@MLでは、図3に示
すように、輝度信号Yは480ライン×720画素で色
差信号Cr,Cbはいずれも240ライン×360画素
であり、フレームメモリとしては480ライン×108
0画素分の容量が必要となる。また、NTSC方式で
は、有効画素は480ライン×760画素である。従っ
て、MPEG2方式のビデオ信号をデコードするために
必要なメモリ容量はNTSC方式の映像信号をデコード
するために必要なメモリ容量よりも大きい。このため、
メモリ部321 の各フレームメモリ336 ,337 はMPEG
2方式の映像信号を考慮した容量となっている。
【0111】次に、このように構成された実施例の動作
について図4の説明図を参照して説明する。
【0112】ユーザーがディジタル放送の受信を希望す
るものとする。この場合には、ユーザーのリモコン操作
に基づくリモコン信号が端子323 を介してコントローラ
322に供給されると、コントローラ322 はスイッチ319
,320 を制御して端子aを選択させる。これにより、
メモリ部321 はMPEGデータのデコードに用いられ
る。また、コントローラ322 は、メモリ部321 の各フレ
ームメモリ336 ,337 をMPEG方式の映像信号の1フ
レーム分の記憶容量に設定する。
【0113】アンテナ312 に誘起したディジタル放送波
はディジタル復調回路313 において周波数シフトされて
ディジタル復調される。ディジタル復調回路313 からの
ベースバンドのディジタルストリームはデパケット処理
回路314 に供給されてデパケット処理され、MPEG2
方式のシンタックスのデータ列に変換される。デパケッ
ト処理回路314 からのMPEGデータ列は図2の端子33
2 を介してMPEGデコーダ315 の受信バッファ282 に
供給される。
【0114】このMPEGデータ列は、受信バッファ28
2 に一時保持された後所定の復号レートで可変長デコー
ダ283 に供給される。MPEGデータ列は可変長デコー
ダ283 において可変長復号された後、逆量子化回路284
において逆量子化され、更に、逆DCT回路285 によっ
て逆量子化されて元の空間座標軸データに戻される。入
力されたMPEGデータ列がフレーム内符号化されたも
のである場合には、逆DCT回路285 の出力はスイッチ
287 を介してデマルチプレクサ339 に出力される。
【0115】また、スイッチ287 からの再生画像データ
は端子333 を介してスイッチ319 の端子aに供給され
る。スイッチ319 ,320 は端子aを選択しており、加算
器287からの出力はスイッチ319 を介してフレームメモ
リ336 に供給される。フレームメモリ336 は加算器287
の出力を1フレーム分保持し、フレームメモリ337 はフ
レームメモリ336 の出力を1フレーム分保持する。フレ
ームメモリ336 ,337 によって記憶された画像信号は端
子334 ,335 を介して予測器292 乃至294 に供給され、
予測器294 乃至292 からは夫々後向き予測、双方向予測
及び前向き予測による予測画像がスイッチ288 に供給さ
れる。
【0116】入力されたMPEGデータ列がフレーム間
予測符号化されたものである場合には、逆DCT回路28
5 の出力は予測誤差である。この場合には、スイッチ28
8 は予測方向を示すデータに基づいて予測器292 乃至29
4 からの予測画像を選択して加算器286 に与える。加算
器286 は予測画像と予測誤差とを加算することにより、
フレーム画像を再生してスイッチ287 を介して出力す
る。こうして、MPEGデータ列は復号化されて、デマ
ルチプレクサ339 に与えられる。デマルチプレクサ339
は復号化された画像信号をY信号とC信号とに分離す
る。デマルチプレクサ339 からのY信号は出力端子341
を介してそのまま出力され、C信号はC補間回路340 に
よって補間された後出力端子342 を介して出力される。
【0117】出力端子341 ,342 からのY信号及びC信
号は図1のスイッチ324 を介してモニタ325 に供給され
る。モニタ325 の表示画面326 上には、ディジタル放送
に基づく画像が映出される。即ち、ディジタル放送が飛
越し走査信号である場合には、図4(a)に示す飛越し
走査のディジタル放送画面が表示される。また、ディジ
タル放送が順次走査信号である場合には、図4(b)に
示す順次走査のディジタル放送画面が表示される。
【0118】ここで、ユーザーが現行NTSC放送を受
信するためのリモコン操作を行うものとする。そうする
と、コントローラ322 はスイッチ319 ,320 を制御して
端子bを選択させると共に、フレームメモリ336 ,337
の遅延量をNTSC信号の1フレーム期間に一致させ
る。
【0119】アンテナ316 に誘起した現行アナログ放送
波はチューナ317 に与えられて復調される。チューナ31
7 からのベースバンド映像信号はNTSCデコーダ318
の端子352 に供給される。端子352 はスイッチ319 の端
子bに接続されており、入力されたNTSC方式の映像
信号は、スイッチ319 を介してフレームメモリ336 に供
給される。フレームメモリ336 によって入力映像信号は
1フレーム期間遅延されて、加算器224 、減算器225 ,
226 及びフレームメモリ337 に与えられる。NTSC方
式の映像信号は色信号が1フレーム期間前後で反転して
いるので、加算器224 においてフレームメモリ336 の入
出力を加算することによりY信号が得られる。また、減
算器225 においてフレームメモリ336 の入出力同士を減
算することによりC信号が得られる。加算器224 の出力
は静画時の輝度信号YとしてMIX228 に与えられ、減
算器225 の出力は静画時の色信号CとしてMIX229 に
与えられる。
【0120】一方、入力端子352 からの映像信号は2次
元フィルタ223 にも与えられている。2次元フィルタ22
3 によって、映像信号はY信号とC信号とに分離され、
夫々動画時の輝度信号Y及び色信号CとしてMIX228
,229 に供給される。
【0121】入力端子352 からの映像信号は減算器226
にも与えられる。減算器226 は1フレーム期間前後の映
像信号を減算し、現在入力されている画像が動いている
か静止しているかを検出する。減算器226 からの検出信
号は動き検出回路230 に与えられる。動き検出回路230
は減算器226 の検出信号の低域成分を抽出して動き成分
とする。また、フレームメモリ336 からの遅延信号はフ
レームメモリ337 によって1フレーム期間遅延されて減
算器231 に与えられる。減算器231 には入力端子352 か
らの映像信号も与えられており、減算器231 によって2
フレーム期間前後の映像信号の差が求められる。2フレ
ーム前後のC信号は同相であるので、減算器231 が求め
た2フレーム間の差は動き成分であると考えられる。動
き検出回路230 は、減算器226 からの検出信号を低域成
分の動き検出信号として用い、減算器231 からの検出信
号を全帯域の動き検出信号として用いて動きの判定を行
う。なお、動き検出回路230 は、1フレーム間の差分と
2フレーム間の差分との最大値演算によって正確な動き
検出を行っている。
【0122】動き検出回路230 の出力信号はMIX228
,229 に与えられる。MIX228 は動き検出回路230
の出力に基づいて、加算器224 からのY信号と2次元フ
ィルタ223 からのY信号とを混合してY信号を出力端子
356 に出力する。また、MIX229 は動き検出回路230
の出力に基づいて、減算器225 からのC信号と2次元フ
ィルタ223 からのC信号とを混合してC信号を出力端子
357 に出力する。
【0123】出力端子356 ,357 からのY信号及びC信
号は図1のスイッチ324 を介してモニタ325 に供給され
る。こうして、モニタ325 の表示画面326 上には、現行
アナログ放送に基づく画像(図4(c))が映出され
る。
【0124】このように、本実施例においては、メモリ
部321 をディジタル放送及びNTSC放送受信用に共用
化し、スイッチ319 ,320 によってMPEGデコーダ31
5 とNTSCデコーダ318 用のメモリとして切換えて用
いており、1つのメモリ部を用いて2つの放送波を受信
して高画質の画像を表示することを可能にしている。メ
モリ部を共用化することにより複数の放送方式に対応さ
せる場合でも、ハードウェアの規模の増大を抑制して安
価なシステムを構成することができる。
【0125】図5は本発明の他の実施例を示すブロック
図である。図5において図2と同一の構成要素には同一
符号を付して説明を省略する。本実施例はディジタル放
送を受信すると共に、NTSC放送を受信して動き適応
走査変換するものに適用した例であり、図1のNTSC
デコーダ318 に代えて走査変換回路361 を採用した点が
図1の実施例と異なる。
【0126】図5の走査変換回路361 は図13に示す走
査変換回路からフィールドメモリ243 及びフレームメモ
リ246 を削除した構成である。即ち、チューナ317 (図
1参照)からのNTSC方式の映像信号は入力端子352
を介して走査変換回路361 のNTSCデコーダ242 に供
給される。NTSCデコーダ242 は、図10に示すデコ
ーダと同一構成であり、入力された映像信号をデコード
してY信号及び色差信号(I,Q信号)を出力する。本
実施例においては、NTSCデコーダ242 からのY信号
はスイッチ319 の端子bに供給されるようになってい
る。また、本実施例においては、フレームメモリ336 は
コントローラ322 に制御されて、走査変換回路361 の動
作時には遅延量がNTSC信号の1フィールド期間に設
定されるようになっている。フレームメモリ336 は、ス
イッチ319 を介して入力されたY信号を1フィールド期
間遅延させてフレームメモリ337 、動き検出回路247 及
びMIX244 に出力する。
【0127】フレームメモリ337 はフレームメモリ336
からのY信号を1フレーム期間遅延されてスイッチ320
の端子bを介して出力する。スイッチ320 からのY信号
は動き検出回路247 に与えられるようになっている。動
き検出回路247 にはNTSCデコーダ242 からのY信号
も入力されており、動き検出回路247 は、Y信号のフィ
ールド間差及びフレーム間差を求め、求めた差分に基づ
いて入力映像信号の動き成分を検出する。
【0128】一方、NTSCデコーダ242 からのY信号
はライン補間回路245 にも与えられる。ライン補間回路
245 は1ライン前後の走査線の和を算出してMIX244
に出力する。MIX244 は動き検出回路247 からの動き
検出信号が与えられ、動き検出信号によって静止画が入
力されたことが示された場合には、フレームメモリ336
の出力を選択し、動画が入力されたことが示された場合
には、ライン補間回路245 の出力を選択して倍速メモリ
248 に出力する。
【0129】倍速メモリ249 にはNTSCデコーダ242
からのY信号が供給される。倍速メモリ248 ,249 は入
力されたY信号を書込みクロックの2倍の周波数の読出
しクロックを用いて読出すことにより、入力されたY信
号を倍速に変換してセレクタ250 に出力するようになっ
ている。セレクタ250 は倍速メモリ248 ,249 からのY
信号を1/2走査期間毎に切換え選択して出力端子251
から出力する。
【0130】一方、NTSCデコーダ242 からのI信号
及びQ信号はセレクタ252 に与えられる。セレクタ252
は色副搬送波に同期したクロックを用いて入力された
I,Q信号を時分割に倍速メモリ253 に出力する。倍速
メモリ253 はセレクタ252 の出力を読込むと共に、読込
みの2倍の速度で読出してセレクタ254 に出力する。セ
レクタ254 は周波数が2fscのクロックを用いてI信号
とQ信号とをfscタイミングで分離して、夫々出力端子
256 ,257 から出力するようになっている。
【0131】次に、このように構成された実施例の動作
について図6の説明図を参照して説明する。
【0132】ユーザーが図示しないリモコン装置を操作
してディジタル放送を受信するためのキー操作を行った
場合には、コントローラ322 によってスイッチ319 ,32
0 は端子aを選択する。また、コントローラ322 は各フ
レームメモリ336 ,337 の記憶容量をMPEG2の画像
信号の1フレーム分に設定する。この場合には、図1の
実施例と同様に、MPEGデコーダ315 によってデコー
ドが行われ、モニタ325 の表示画面326 には、図6
(a)又は(b)に示す飛越し走査ディジタル放送又は
順次走査ディジタル放送画面が表示される。
【0133】一方、ユーザー操作によって現行アナログ
放送の受信が指定されるものとする。この場合には、コ
ントローラ322 はスイッチ319 ,320 に端子bを選択さ
せる。更に、コントローラ322 はフレームメモリ336 に
よる遅延量をNTSC方式のY信号の1フィールド期間
に設定し、フレームメモリ337 の遅延量はNTSC方式
のY信号の1フレーム期間に設定する。
【0134】入力端子352 を介して入力されたNTSC
方式の映像信号はNTSCデコーダ242 に供給されてデ
コードされる。NTSCデコーダ242 からのY信号はス
イッチ319 を介してフレームメモリ336 供給される。フ
レームメモリ363 によってY信号は1フィールド期間遅
延されてMIX244 に与えられる。Y信号はライン補間
回路245 にも与えられ、ライン補間回路245 は1ライン
前後の走査線の和を算出してMIX244 に出力する。
【0135】フレームメモリ336 の出力はフレームメモ
リ337 によって1フレーム期間遅延され、スイッチ320
を介して出力される。フレームメモリ336 ,337 の出力
は動き検出回路247 に供給され、動き検出回路247 はY
信号のフレーム間差を求める。また、動き検出回路247
にはNTSCデコーダ242 からのY信号も入力されてお
り、動き検出回路247 は、Y信号のフィールド間差も求
め、求めたフレーム間差及びフィールド間差に基づいて
入力映像信号の動き成分を検出する。
【0136】動き検出回路247 からの動き検出信号はM
IX244 に与えられ、動き検出信号に基づいてフレーム
メモリ336 の出力とライン補間回路245 の出力とが混合
されて倍速メモリ248 に与えられる。一方、倍速メモリ
249 にはNTSCデコーダ242 からのY信号が供給され
る。倍速メモリ248 ,249 は入力されたY信号を倍速に
変換してセレクタ250 に与える。セレクタ250 によって
倍速メモリ248 ,249からのY信号は1/2走査期間毎
に切換えられて出力端子251 から出力される。
【0137】一方、NTSCデコーダ242 からのI信号
及びQ信号はセレクタ252 に与えられ、色副搬送波に同
期したクロックによって交互に出力される。倍速メモリ
253はセレクタ252 の出力を倍速に変換してセレクタ254
に与え、セレクタ254 は周波数が2fscのクロックを
用いてI信号とQ信号とをfscタイミングで分離して、
夫々出力端子256 ,257 から出力する。
【0138】出力端子251 ,256 ,257 からのY信号及
びI,Q信号はスイッチ324 (図1参照)を介してモニ
タ325 に供給される。こうして、モニタ325 の表示画面
326上には、現行アナログ放送画像を順次走査に変換し
た画面(図6(c))が映出される。
【0139】このように、本実施例においては、MPE
Gデコーダと走査変換回路用のメモリを共用化すること
により、1つのメモリ部を用いて2種類の放送のデコー
ドを可能にしている。他の作用及び効果は図1の実施例
と同様である。
【0140】図7は本発明の他の実施例を示すブロック
図である。図7において図2と同一の構成要素には同一
符号を付して説明を省略する。本実施例はディジタル放
送を受信すると共に、第2世代EDTV信号を受信して
3→4走査線変換するものに適用した例であり、図1の
NTSCデコーダ318 に代えて3→4走査線変換回路38
6 を採用すると共に、メモリ部321 に代えてメモリ部37
1 を採用した点が図1の実施例と異なる。
【0141】本実施例のメモリ部371 は、4つのフィー
ルドメモリ372 乃至375 及びスイッチ376 乃至384 によ
って構成されている。フィールドメモリ372 は入力端が
スイッチ319 に接続され、出力端がスイッチ376 を介し
てフィールドメモリ373 の入力端に接続される。フィー
ルドメモリ373 の出力端はスイッチ377 を介してフィー
ルドメモリ374 の入力端に接続され、フィールドメモリ
374 の出力端はスイッチ378 を介してフィールドメモリ
375 の入力端に接続される。フィールドメモリ375 の出
力端はスイッチ320 に接続されている。これらのスイッ
チ319 ,320 ,376 乃至378 はコントローラ322 によっ
て制御されるようになっている。また、コントローラ32
2 はフィールドメモリ372 乃至375 の遅延量をディジタ
ル放送の1フィールドに設定するか又はNTSC放送の
1フィールドに設定することができるようになってい
る。
【0142】なお、MPEGデコーダのスイッチ287
(図2参照)に接続された端子333 はスイッチ319 の端
子aに接続され、後向き予測器294 及び双方向予測器29
3 に接続された端子335 はスイッチ320 の端子aに接続
され、前向き予測器292 及び双方向予測器293 に接続さ
れた端子334 はフィールドメモリ374 の入力端に接続さ
れるようになっている。
【0143】一方、図7の走査線変換回路386 は図16
に示す走査線変換回路からフィールドメモリ262 乃至26
5 を削除した構成である。即ち、チューナ317 (図1参
照)からのNTSC方式の映像信号は入力端子385 を介
して走査線変換回路386 の回路261 に供給される。回路
261 は受信した第2世代EDTV信号から水平解像度を
改善した主画部信号、時間軸を元に戻した垂直補強信
号、I,Q信号及び補間信号を出力するようになってい
る。主画部信号はスイッチ319 の端子bを介してフィー
ルドメモリ372 に供給され、フィールドメモリ372 の出
力信号はスイッチ376 に出力されると共に、スイッチ37
9 を介して倍速メモリ267 に供給されるようになってい
る。補間信号はスイッチ380 を介してフィールドメモリ
373 に供給され、フィールドメモリ373 の出力信号はス
イッチ381 を介して倍速メモリ268に供給されるように
なっている。また、垂直補強信号はスイッチ382 を介し
てフィールドメモリ374 に供給され、フィールドメモリ
374 の出力信号はスイッチ378 に出力されると共に、ス
イッチ383 を介して倍速メモリ269 に供給されるように
なっている。また、I,Q信号はセレクタ266 に供給さ
れる。セレクタ266 はI,Q信号を色副搬送波に同期さ
せて時分割多重し、スイッチ384 を介してフィールドメ
モリ375 出力する。フィールドメモリ375 の出力信号は
スイッチ320 を介して倍速メモリ270 に供給されるよう
になっている。
【0144】フィールドメモリ372 乃至375 は入力され
た信号の4ラインに1本のタイミングで仮の走査線を挿
入しながら、入力された信号を記憶する。倍速メモリ26
7 乃至270 は夫々フィールドメモリ372 乃至375 から読
出されて書込まれた信号を、1/2の時間で読出して倍
速に変換する。スイッチ271 は倍速メモリ267 ,268か
ら読出されたデータを1/2水平走査期間で切換えて交
互に垂直補間回路272に出力する。垂直補間回路272 は
挿入された仮の走査線を含めて補間を行って、加算器13
2 に出力する。また、垂直補間回路273 ,274 は夫々倍
速メモリ269 ,270 から読出されたデータを補間して、
Vシフタ131 又はセレクタ275 に出力する。Vシフタ13
1 は垂直補間された垂直補強信号を垂直高域にシフトし
て加算器132 に出力する。加算器132 は垂直補間回路27
2 の出力とVシフタ131 の出力とを合成して出力端子27
6 を介して出力する。
【0145】垂直補間回路274 は倍速メモリ270 から読
出された信号を補間してセレクタ275 に出力する。セレ
クタ275 は色副搬送波の2倍の周波数の信号に同期させ
て垂直補間回路274 の出力を交互に出力することにより
I,Q信号を分離して夫々出力端子277 ,278 から出力
するようになっている。
【0146】次に、このように構成された実施例の動作
について説明する。
【0147】ユーザーが図示しないリモコン装置を操作
してディジタル放送を受信するためのキー操作を行った
場合には、コントローラ322 によってスイッチ319 ,32
0 は端子aを選択する。また、コントローラ322 はフィ
ールドメモリ372 乃至375 の記憶容量をディジタル放送
の1フィールド分に設定すると共に、スイッチ376 乃至
378 をオンにし、スイッチ379 乃至384 をオフにする。
これにより、フィールドメモリ372 ,373 によって図2
のフレームメモリ336 と同様の画像データが記憶され、
フィールドメモリ374 ,375 によって図2のフレームメ
モリ337 と同様の画像データが記憶される。この場合に
は、図1の実施例と同様に、MPEGデコーダ315 によ
ってデコードが行われ、モニタ325 の表示画面326 に
は、ディジタル放送に基づく表示が行われる。
【0148】一方、ユーザー操作によって第2世代ED
TV放送の受信が指定されるものとする。この場合に
は、コントローラ322 はスイッチ319 ,320 に端子bを
選択させる。更に、コントローラ322 はフィールドメモ
リ372 乃至375 による遅延量を第2世代EDTV信号の
1フィールド期間に設定すると共に、スイッチ376 乃至
378 をオフにし、スイッチ379 乃至384 をオンにする。
【0149】入力端子385 からの第2世代EDTV信号
は回路261 に供給され、回路261 からは水平解像度が改
善された主画部信号、時間軸が元に戻された垂直補強信
号、I,Q信号及び補間信号が出力される。これらの主
画部信号、補間信号及び垂直補強信号は夫々スイッチ31
9 の端子b及びスイッチ380 ,382 を介してフィールド
メモリ372 乃至374 に供給される。フィールドメモリ37
2 乃至374 は入力された信号の4ラインに1本のタイミ
ングで仮の走査線を挿入しながら、入力された信号を記
憶する。これにより、画像は垂直方向に伸長される。
【0150】一方、回路261 からのI,Q信号はセレク
タ266 に与えられて色副搬送波に同期して時分割多重さ
れ、C信号としてスイッチ384 を介してフィールドメモ
リ375 に与えられる。フィールドメモリ375 において、
C信号の4ラインに1ラインのタイミングで仮の走査線
が挿入されながら記憶が行われて、垂直方向に伸長され
る。
【0151】フィールドメモリ372 乃至375 から読出さ
れた信号は、夫々、スイッチ379 ,381 ,383 及びスイ
ッチ320 の端子bを介して倍速メモリ267 乃至270 に供
給される。倍速メモリ267 乃至270 は入力された信号を
倍速に変換する。倍速メモリ267 ,268 から読出された
データは1/2水平走査期間で切換わるスイッチ271に
よって交互に選択されて垂直補間回路272 に与えられ、
垂直補間回路272 によって補間される。一方、倍速メモ
リ269 から読出された垂直補強信号は垂直補間回路273
によって補間され、更に、Vシフタ131 によって垂直高
域にシフトされる。Vシフタ131 からの垂直補強信号は
加算器132 によって主画部信号と合成されて出力端子27
6 から出力される。
【0152】一方、倍速メモリ270 からのC信号は垂直
補間回路274 によって補間されてセレクタ275 に供給さ
れ、色副搬送波の2倍の周波数の信号に同期して交互に
出力される。こうして、出力端子277 ,278 からはI信
号及びQ信号が出力される。
【0153】このように、本実施例においては、ディジ
タル放送信号を復号するMPEGデコーダと第2世代E
DTV信号デコーダの3→4走査線変換回路用のメモリ
を共用化して、ハード規模の増大を抑制している。他の
作用及び効果は図1の実施例と同様である。
【0154】図8は本発明の他の実施例を示すブロック
図である。本実施例はディジタル放送に基づく画像とア
ナログ放送に基づく画像とを合成して同時に表示するこ
とを可能にしたものである。図8において図1と同一の
構成要素には同一符号を付して説明を省略する。
【0155】入力端子391 ,392 には夫々ディジタル放
送及びNTSC放送に基づく映像信号が入力される。こ
れらのディジタル映像信号及びNTSC映像信号は夫々
MPEGデコーダ401 及びNTSCデコーダ402 に与え
られる。デコーダ401 ,402はスイッチ319 ,320 を介
して共通のメモリ部321 に接続されている。MPEGデ
コーダ401 は図2のMPEGデコーダ315 と同様の構成
であり、入力されたディジタル映像信号をデコードして
スイッチ393 の端子a及びスイッチ394 の端子bに出力
する。NTSCデコーダ402 は図2のNTSCデコーダ
318 と同様の構成であり、入力されたNTSC映像信号
をデコードしてスイッチ393 の端子b及びスイッチ394
の端子aに出力する。
【0156】なお、MEPGデコーダ401 はコントロー
ラ322 に制御されて、フレームメモリを用いた復号化、
即ち、前方予測及び後方予測を用いた復号化を停止し
て、フレーム内符号化フレームの復号化のみを行うこと
ができるようになっている。また、NTSCデコーダ40
2 はコントローラ322 に制御されて、動き適応Y/C分
離処理を停止して、動画モード時のフィールド内Y/C
分離処理のみを行うことができるようになっている。な
お、コントローラ322 による動画モード時の設定は、動
き検出回路にゲートを追加することで容易に実現するこ
とができる。
【0157】スイッチ393 ,394 はコントローラ322 に
よって切換え制御される。コントローラ322 は端子323
からのリモコン信号に基づいて、ディジタル放送に基づ
く親画面とNTSC放送に基づく子画面とを同時に表示
させることが指示された場合には、スイッチ393 ,394
に端子aを選択させ、NTSC放送に基づく親画面とデ
ィジタル放送に基づく子画面とを同時に表示させること
が指示された場合には、スイッチ393 ,394 に端子bを
選択させるようになっている。なお、コントローラ322
は、スイッチ393 ,394 に端子aを選択させる場合に
は、スイッチ319,320 にも端子aを選択させ、スイッ
チ393 ,394 に端子bを選択させる場合には、スイッチ
319 ,320 にも端子bを選択させるようになっている。
【0158】スイッチ393 からの信号は親画面信号とし
てセレクタ395 並びに水平及び垂直コントローラ399 に
供給される。スイッチ394 からの信号は子画面用の信号
として水平及び垂直処理回路396 並びに水平及び垂直コ
ントローラ397 に供給される。水平及び垂直処理回路39
6 は入力された映像信号を水平及び垂直方向に圧縮して
メモリ398 に出力する。水平及び垂直コントローラ397
は入力された映像信号から水平及び垂直同期信号を抽出
してメモリ398 の書込みアドレスを発生するようになっ
ている。一方、水平及び垂直コントローラ399 はスイッ
チ393 からの親画面信号から水平及び垂直同期信号を抽
出してメモリ398 の読出しアドレスを発生するようにな
っている。
【0159】メモリ398 は水平及び垂直コントローラ39
7 からの書込みアドレスに基づいて子画面用の映像信号
を書込み、水平及び垂直コントローラ399 からの読出し
アドレスに基づいて格納された映像信号を読出す。メモ
リ398 の書込み及び読出しを非同期で行うことにより、
親画面と子画面とを合成することができる。メモリ398
からの映像信号は子画面信号としてセレクタ395 に供給
される。セレクタ395は、水平及び垂直コントローラ399
によって親画面信号のタイミングで制御され、親画面
期間に親画面信号を選択し、子画面期間に子画面信号を
選択して出力端子400 に出力するようになっている。出
力端子400 からの映像信号は図示しないモニタに供給さ
れるようになっている。
【0160】次に、このように構成された実施例の動作
について図9の説明図を参照して説明する。図9はモニ
タの表示画面上の表示を示している。
【0161】入力端子391 ,392 を介して入力されたデ
ィジタル映像信号及びNTSC映像信号は夫々MPEG
デコーダ401 及びNTSCデコーダ402 に供給される。
ここで、ユーザーが親画面としてディジタル放送に基づ
く画像を表示させ、子画面としてNTSC放送に基づく
画像を表示させるためのリモコン操作を行うものとす
る。コントローラ322 は端子323 からのリモコン信号に
基づいて、スイッチ319,320 に端子aを選択させると
共に、スイッチ393 ,394 にも端子aを選択させる。ま
た、コントローラ322 はメモリ部321 の2つのフレーム
メモリ336 ,337(図2参照)の容量を夫々ディジタル
放送の1フレーム分に設定する。これにより、MPEG
デコーダ401 にメモリ部321 のフレームメモリ336 ,33
7 が接続されることになり、MPEGデコーダ401 は入
力されたディジタル映像信号をデコードしてスイッチ39
3 の端子aを介してセレクタ395 並びに水平及び垂直コ
ントローラ399 に出力する。
【0162】一方、NTSCデコーダ402 にはメモリ部
321 が接続されていない。このため、NTSCデコーダ
402 は2つのフレームメモリを用いた3次元Y/C分離
処理を行うことができない。コントローラ322 はNTS
Cデコーダ402 を制御して、Y/C分離処理における動
き適応動作を停止させて強制的に動画モードに設定す
る。これにより、NTSCデコーダ402 は2次元フィル
タ223 (図2参照)を用いたフィールド内の2次元Y/
C分離処理によってNTSC映像信号をデコードする。
NTSCデコーダ402 からの映像信号はスイッチ394 の
端子aを介して水平及び垂直処理回路396 並びに水平及
び垂直コントローラ397 に供給される。
【0163】水平及び垂直処理回路396 によって、デコ
ードされたNTSC映像信号は水平及び垂直方向に圧縮
され、水平及び垂直コントローラ397 からの書込みアド
レスに基づいてメモリ398 に書込まれる。水平及び垂直
コントローラ399 は親画面信号に同期した読出しアドレ
スをメモリ398 に与えてメモリ398 に格納された映像信
号を読出す。メモリ398 からのNTSC方式の縮小映像
信号は、子画面信号としてセレクタ395 に出力される。
【0164】セレクタ395 は親画面期間にスイッチ393
からの親画面信号を選択し、子画面期間にメモリ398 か
らの子画面信号を選択して、出力端子400 を介して図示
しないモニタに出力する。図9(a),(b)はこの場
合のモニタの表示画面上の表示を示している。表示画面
上には、図9(a),(b)に示すように、親画面とし
て飛越し走査又は順次走査のディジタル放送画面が表示
され、子画面領域に飛越し走査又は順次走査のNTSC
アナログ放送画面が縮小されて表示される。なお、NT
SC映像信号のデコード時に、フレームメモリを用いた
3次元Y/C分離処理を行っていないが、デコードした
映像信号を縮小して子画面表示していることから、十分
な画質を得ることができる。
【0165】次に、ユーザーが親画面としてNTSC放
送に基づく画像を表示させ、子画面としてディジタル放
送に基づく画像を表示させるためのリモコン操作を行う
ものとする。コントローラ322 は端子323 は、スイッチ
319 ,320 ,393 ,394 に端子bを選択させると共に、
メモリ部321 の各フレームメモリ336 ,337 の遅延量を
NTSC映像信号の1フレーム期間に設定する。これに
より、NTSCデコーダ402 にメモリ部321 のフレーム
メモリ336 ,337 が接続されることになり、NTSCデ
コーダ402 は入力されたNTSC映像信号に対して、動
き適応3次元Y/C分離処理を施してデコードし、スイ
ッチ393 の端子bを介してセレクタ395並びに水平及び
垂直コントローラ399 に出力する。
【0166】一方、MPEGデコーダ401 にはメモリ部
321 が接続されないことから、MPEGデコーダ401 は
フレーム間符号化フレームを復号化することができな
い。この場合には、MPEGデコーダ401 は、コントロ
ーラ322 に制御されて、入力されたディジタル映像信号
のフレーム内符号化フレーム(Iピクチャ)のみを復号
化する。従って、MPEGデコーダ401 からは、例えば
12フレーム毎に映像信号が出力される準動画が得られ
る。この準動画の映像信号は子画面用の映像信号として
スイッチ394 の端子bを介して水平及び垂直処理回路39
6 並びに水平及び垂直コントローラ397 に供給される。
【0167】子画面用の映像信号は水平及び垂直処理回
路396 によって縮小されてメモリ398 に与えられる。水
平及び垂直コントローラ397 はメモリ398 の書込みをI
ピクチャに同期させて行う。メモリ398 からの読出しは
水平及び垂直コントローラ399 によって親画面信号に同
期して行われ、メモリ398 からの準動画の縮小映像信号
は子画面信号としてセレクタ395 に与えられる。セレク
タ395 は親画面期間にスイッチ393 の出力を選択し、子
画面期間にメモリ398 の出力を選択して、出力端子400
を介してモニタに供給する。図9(c),(d)はこの
場合の表示画面上の表示を示している。図9(a),
(b)に示すように、表示画面上には、親画面として飛
越し走査又は順次走査のNTSC放送画面が表示され、
子画面領域には飛越し走査又は順次走査のディジタル放
送に基づく準動画が縮小されて表示される。
【0168】このように、本実施例においては、メモリ
部321 を2つの放送信号のデコードに共用化すると共
に、メモリ部321 をデコードに用いないデコーダからの
映像信号については、縮小表示させており、画質を劣化
させることなく、また、ハード規模の増大を抑制して2
画面を同時に表示させることができる。
【0169】図23は本発明の他の実施例を示すブロッ
ク図である。図23において図1と同一の構成要素には
同一符号を付して説明を省略する。従来例においては衛
星を利用したディジタル放送について説明したが、地上
波によるディジタル放送も検討されている。本実施例は
ディジタル放送とアナログ放送とが混在して地上波によ
って伝送される場合に適用したものである。
【0170】本実施例はスイッチ411 及びアナログ/デ
ィジタル判定回路412 が設けられた点が図1の実施例と
異なる。なお、本実施例においては、ディジタル放送局
301のアンテナ303 は地上波を発生し、この地上波はア
ンテナ316 によって受信可能であるものとする。
【0171】スイッチ411 は、コントローラ322 に制御
されてアンテナ312 ,316 に誘起した信号の一方を選択
してディジタル復調回路313 に供給するようになってい
る。アナログ/ディジタル判定回路412 にはディジタル
復調回路313 及びNTSCデコーダ318 の出力が与えら
れる。ディジタル復調回路313 は、QPSK復調回路等
に設けられている位相比較器がロックしているか否かを
示す検出信号をアナログ/ディジタル判定回路412 に出
力する。また、NTSCデコーダ318 は、入力された映
像信号に対して同期分離を行い、同期信号の周期を検出
して、入力信号に所定の同期信号が含まれているか否か
を示す検出信号をアナログ/ディジタル判定回路412 に
出力するようになっている。
【0172】アナログ/ディジタル判定回路412 は、デ
ィジタル復調回路313 からの検出信号に基づいて、ディ
ジタル復調回路313 の位相比較器がロックしていること
が示された場合には、地上波によってディジタル放送が
伝送されていることを示す判定信号をコントローラ322
に出力する。また、アナログ/ディジタル判定回路412
は、入力信号に所定の同期信号が含まれていることを示
す検出信号が入力された場合には、地上波によってアナ
ログ放送が伝送されていることを示す判定信号をコント
ローラ322 に出力するようになっている。コントローラ
322 は判定信号に基づいてスイッチ411 の切換えを制御
すると共に、各種制御を切換えるようになっている。
【0173】このように構成された実施例においては、
アンテナ316 に誘起した地上波の信号はチューナ317 に
与えられると共に、スイッチ411 を介してディジタル復
調回路313 にも与えられる。チューナ317 は地上波によ
って伝送された信号を選局してNTSCデコーダ318 に
出力する。NTSCデコーダ318 は同期分離を行い、入
力された信号に所定の同期信号が含まれているか否かを
検出する。一方、ディジタル復調回路313 は入力された
信号に対して位相比較器がロックするか否かを検出す
る。
【0174】ディジタル復調回路313 及びNTSCデコ
ーダ318 からの検出信号はアナログ/ディジタル判定回
路412 に供給されて、地上波によってディジタル放送が
行われているか又はアナログ放送が行われているかが判
定される。アナログ/ディジタル判定回路412 からの判
定信号はコントローラ322 に与えられて、スイッチ411
が切換制御されると共に、各種制御が切換えられる。
【0175】他の作用及び効果は図1の実施例と同様で
ある。
【0176】なお、上記各実施例においては、2種類の
放送波を受信する例について説明したが、3種類以上の
放送方式に対応させることができることは明らかであ
る。
【0177】
【発明の効果】以上説明したように本発明によれば、ハ
ードウェア規模の増大を抑制しながら、放送サービスの
拡張に柔軟に対応することができるという効果を有す
る。
【図面の簡単な説明】
【図1】本発明に係るテレビジョン受信機の一実施例を
示すブロック図。
【図2】図1中のMPEGデコーダ315 、スイッチ319
,320 、メモリ部321 及びNTSCデコーダ318 に含
まれる3次元Y/C分離回路の具体的な構成を示すブロ
ック図。
【図3】実施例を説明するための説明図。
【図4】実施例の動作を説明するための説明図。
【図5】本発明の他の実施例を示すブロック図。
【図6】図5の実施例の動作を説明するための説明図。
【図7】本発明の他の実施例を示すブロック図。
【図8】本発明の他の実施例を示すブロック図。
【図9】図8の実施例の動作を説明するための説明図。
【図10】現行NTSC放送を受信可能な従来のテレビ
ジョン受信機を示すブロック図。
【図11】NTSC信号を発生するエンコーダを示すブ
ロック図。
【図12】3次元Y/C分離回路を示すブロック図。
【図13】走査変換回路を示すブロック図。
【図14】第2世代EDTV信号を発生するエンコーダ
を示すブロック図。
【図15】第2世代EDTV方式に対応した従来のテレ
ビジョン受信機を示すブロック図。
【図16】走査線変換回路を示すブロック図。
【図17】ISDBシステムを示すブロック図。
【図18】ISDBの層構造を示す説明図。
【図19】ISDBのデコーダを示すブロック図。
【図20】ISDBのエンコーダを示すブロック図。
【図21】MPEGデコーダを示すブロック図。
【図22】MPEG2方式のシンタックスを説明するた
めの説明図。
【図23】本発明の他の実施例を示すブロック図。
【符号の説明】
311 …テレビジョン受信機、315 …MPEGデコーダ、
318 …NTSCデコーダ、319 ,320 ,324 …スイッ
チ、321 …メモリ部、322 …コントローラ
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H04N 7/00 7/24

Claims (13)

    【特許請求の範囲】
  1. 【請求項1】 複数の放送方式に夫々対応した複数のデ
    コーダと、 前記複数のデコーダに共用される記憶手段と、 前記複数のデコーダのうちの所定のデコーダを選択して
    前記記憶手段と接続することにより選択したデコーダに
    よるデコードを可能にする切換え手段と、 この切換え手段によって選択されたデコーダからの映像
    信号に基づく表示を行う表示手段とを具備したことを特
    徴とするテレビジョン受信機。
  2. 【請求項2】 前記複数の放送方式は、ディジタル放送
    方式及びアナログ放送方式を含むことを特徴とする請求
    項1に記載のテレビジョン受信機。
  3. 【請求項3】 前記切換え手段は、前記ユーザー操作に
    基づいて制御されることを特徴とする請求項1に記載の
    テレビジョン受信機。
  4. 【請求項4】 前記複数のデコーダは、MPEGデコー
    ダを含むことを特徴とする請求項1に記載のテレビジョ
    ン受信機。
  5. 【請求項5】 前記記憶手段は、前記MPEGデコーダ
    の動き予測復号化処理に用いられることを特徴とする請
    求項4に記載のテレビジョン受信機。
  6. 【請求項6】 前記複数のデコーダは、NTSCデコー
    ダを含むことを特徴とする請求項1に記載のテレビジョ
    ン受信機。
  7. 【請求項7】 前記記憶手段は、3次元Y/C分離処理
    におけるフレーム分離及び動き検出に用いられることを
    特徴とする請求項6に記載のテレビジョン受信機。
  8. 【請求項8】 前記記憶手段は、走査変換処理における
    走査線補間及び動き検出に用いられることを特徴とする
    請求項6に記載のテレビジョン受信機。
  9. 【請求項9】 前記複数のデコーダは、第2世代EDT
    Vデコーダを含むことを特徴とする請求項1に記載のテ
    レビジョン受信機。
  10. 【請求項10】 前記記憶手段は、前記第2世代EDT
    Vデコーダにおける垂直方向の伸長処理に用いられるこ
    とを特徴とする請求項9に記載のテレビジョン受信機。
  11. 【請求項11】 前記記憶手段は、前記第2世代EDT
    Vデコーダにおける補強信号のデコード処理に用いられ
    ることを特徴とする請求項9に記載のテレビジョン受信
    機。
  12. 【請求項12】 複数の放送方式に夫々対応した複数の
    デコーダと、 前記複数のデコーダに共用される記憶手段と、 前記複数のデコーダのうちの所定のデコーダを選択して
    前記記憶手段と接続することにより選択したデコーダの
    機能を拡張する切換え手段と、 この切換え手段によって選択されていない他のデコーダ
    からの映像信号を縮小する圧縮手段と、 前記切換え手段によって選択されたデコーダからの映像
    信号に基づく画面を親画面とし前記圧縮手段からの映像
    信号に基づく画面を子画面として多画面表示を可能にす
    る表示手段とを具備したことを特徴とするテレビジョン
    受信機。
  13. 【請求項13】 前記複数の放送方式がディジタル放送
    方式であるか又はアナログ放送方式であるかを検出し、
    検出結果に基づいて前記切換え手段を制御する判定手段
    を付加したことを特徴とする請求項1に記載のテレビジ
    ョン受信機。
JP6235727A 1994-09-29 1994-09-29 テレビジョン受信機 Pending JPH0898105A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6235727A JPH0898105A (ja) 1994-09-29 1994-09-29 テレビジョン受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6235727A JPH0898105A (ja) 1994-09-29 1994-09-29 テレビジョン受信機

Publications (1)

Publication Number Publication Date
JPH0898105A true JPH0898105A (ja) 1996-04-12

Family

ID=16990342

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6235727A Pending JPH0898105A (ja) 1994-09-29 1994-09-29 テレビジョン受信機

Country Status (1)

Country Link
JP (1) JPH0898105A (ja)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998014003A3 (en) * 1996-09-27 1998-06-11 Sony Electronics Inc Television with integrated receiver decoder
WO1998027721A1 (en) * 1996-12-18 1998-06-25 Thomson Consumer Electronics, Inc. Memory architecture for a multiple format video signal processor
JPH1169247A (ja) * 1997-08-21 1999-03-09 Hitachi Ltd ディジタル放送受信装置
JPH11239305A (ja) * 1998-02-24 1999-08-31 Sony Corp デジタルテレビ放送受信装置
US6191823B1 (en) 1997-07-07 2001-02-20 Samsung Electronics Co., Ltd. Analog/digital color video apparatus and method for adjusting attributes of a color video signal using digital signal processing
US6246444B1 (en) 1997-11-21 2001-06-12 Samsung Electronics Co., Ltd. Digital and analog TV common-use receiver having single ghost canceler and ghost cancellation method
US6731346B1 (en) 1997-02-19 2004-05-04 Sanyo Electric Co., Ltd. Television receiver
US6900845B1 (en) 1996-12-18 2005-05-31 Thomson Licensing S.A. Memory architecture for a multiple format video signal processor
KR100531339B1 (ko) * 1997-12-30 2006-01-27 엘지전자 주식회사 위성방송 수신기의 통합형 복호장치
US6996077B1 (en) 1997-07-03 2006-02-07 Kabushiki Kaisha Toshiba Satellite broadcasting system
KR100764371B1 (ko) * 2006-06-05 2007-10-08 삼성전기주식회사 멀티방송 수신기용 방송신호 선택회로
JP2007329950A (ja) * 2007-07-17 2007-12-20 Hitachi Ltd 表示装置
US7375761B2 (en) 1998-02-04 2008-05-20 Hitachi, Ltd. Receiver having motion picture data decoder
US7890048B1 (en) 1997-11-11 2011-02-15 Sony Corporation Transmitter and transmitting method, information editor and editing method, receiver and receiving method, information storage and storing method, and broadcasting system
JP2011109680A (ja) * 2010-12-20 2011-06-02 Hitachi Ltd ディジタル放送受信装置
JP2012109980A (ja) * 1999-06-16 2012-06-07 Thomson Licensing ディジタル・テレビジョン信号のリアルタイムの信号強度の測定および表示

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998014003A3 (en) * 1996-09-27 1998-06-11 Sony Electronics Inc Television with integrated receiver decoder
US6900845B1 (en) 1996-12-18 2005-05-31 Thomson Licensing S.A. Memory architecture for a multiple format video signal processor
WO1998027721A1 (en) * 1996-12-18 1998-06-25 Thomson Consumer Electronics, Inc. Memory architecture for a multiple format video signal processor
KR100510207B1 (ko) * 1996-12-18 2005-08-26 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 복수의 포맷을 가진 비디오 신호들을 처리하기 위한 프로세서 및 그 처리 방법
US6731346B1 (en) 1997-02-19 2004-05-04 Sanyo Electric Co., Ltd. Television receiver
US6996077B1 (en) 1997-07-03 2006-02-07 Kabushiki Kaisha Toshiba Satellite broadcasting system
US6191823B1 (en) 1997-07-07 2001-02-20 Samsung Electronics Co., Ltd. Analog/digital color video apparatus and method for adjusting attributes of a color video signal using digital signal processing
US7889281B2 (en) 1997-08-21 2011-02-15 Hitachi Consumer Electronics Co., Ltd. Digital broadcast receiver unit
US8913197B2 (en) 1997-08-21 2014-12-16 Hitachi Maxell, Ltd. Digital broadcast receiver unit
US7173674B2 (en) 1997-08-21 2007-02-06 Hitachi, Ltd. Digital broadcast receiver unit
US8345168B2 (en) 1997-08-21 2013-01-01 Hitachi Consumer Electronics Co., Ltd. Digital broadcast receiver unit
US7436458B2 (en) 1997-08-21 2008-10-14 Hitachi, Ltd. Digital broadcast receiver unit
JPH1169247A (ja) * 1997-08-21 1999-03-09 Hitachi Ltd ディジタル放送受信装置
US8050299B2 (en) 1997-11-11 2011-11-01 Sony Corporation Data transmitting apparatus and method
US8260275B2 (en) 1997-11-11 2012-09-04 Sony Corporation Data transmitting apparatus and method
US8229348B2 (en) 1997-11-11 2012-07-24 Sony Corporation Data transmitting apparatus and method
US7890048B1 (en) 1997-11-11 2011-02-15 Sony Corporation Transmitter and transmitting method, information editor and editing method, receiver and receiving method, information storage and storing method, and broadcasting system
US6246444B1 (en) 1997-11-21 2001-06-12 Samsung Electronics Co., Ltd. Digital and analog TV common-use receiver having single ghost canceler and ghost cancellation method
KR100531339B1 (ko) * 1997-12-30 2006-01-27 엘지전자 주식회사 위성방송 수신기의 통합형 복호장치
US7643089B2 (en) 1998-02-04 2010-01-05 Hitachi, Ltd. Decoder device and receiver using the same
US7375761B2 (en) 1998-02-04 2008-05-20 Hitachi, Ltd. Receiver having motion picture data decoder
JPH11239305A (ja) * 1998-02-24 1999-08-31 Sony Corp デジタルテレビ放送受信装置
JP2012109980A (ja) * 1999-06-16 2012-06-07 Thomson Licensing ディジタル・テレビジョン信号のリアルタイムの信号強度の測定および表示
KR100764371B1 (ko) * 2006-06-05 2007-10-08 삼성전기주식회사 멀티방송 수신기용 방송신호 선택회로
JP2007329950A (ja) * 2007-07-17 2007-12-20 Hitachi Ltd 表示装置
JP2011109680A (ja) * 2010-12-20 2011-06-02 Hitachi Ltd ディジタル放送受信装置

Similar Documents

Publication Publication Date Title
US5838383A (en) Multimedia television receiver and method of booting the same
US7375761B2 (en) Receiver having motion picture data decoder
US5532748A (en) Hybrid analog/digital television transmission system
US5132793A (en) Television receiver compatible with both standard system television signal and high definition television signal
KR100635239B1 (ko) 텔레비전 수신기
JP3617573B2 (ja) フォーマット変換回路並びに該フォーマット変換回路を備えたテレビジョン受像機
JPH0879641A (ja) テレビジョン受信機
JP3499302B2 (ja) テレビジョン受信機
JPH0898105A (ja) テレビジョン受信機
JPH09205630A (ja) テレビジョン信号送信・受信方法、及びテレビジョン信号送信・受信装置
KR100818148B1 (ko) Mpeg 및 다른 데이터 포맷에 적합한 순차적인 비디오시퀀스를 송신하기 위한 장치 및 방법
JPH08275117A (ja) 画像処理装置
JPH11168679A (ja) デジタル放送受信機
EP0516359B1 (en) Widescreen television signal processing apparatus
JP3852115B2 (ja) 画像信号処理装置
JP2888545B2 (ja) テレビジョン受信機の信号方式適応装置
JP2872269B2 (ja) 標準/高品位テレビジョン受信装置
JP2621730B2 (ja) ワイド画面テレビ信号の送信装置及び受信装置
van de Polder et al. Evolution of television receivers from analog to digital
JPWO1996031054A1 (ja) 画像信号処理装置
JPH11289520A (ja) デコーダ装置及びこれを用いた受信機
JP2001359118A (ja) 符号化装置およびその復号装置
JPH0324881A (ja) 映像信号処理装置
KR19980073976A (ko) 비디오신호 오버레이장치
JPH06165130A (ja) 信号処理回路