JPS584183A - パタ−ン縮小方式 - Google Patents

パタ−ン縮小方式

Info

Publication number
JPS584183A
JPS584183A JP10189981A JP10189981A JPS584183A JP S584183 A JPS584183 A JP S584183A JP 10189981 A JP10189981 A JP 10189981A JP 10189981 A JP10189981 A JP 10189981A JP S584183 A JPS584183 A JP S584183A
Authority
JP
Japan
Prior art keywords
pattern
columns
digit
detected
column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10189981A
Other languages
English (en)
Other versions
JPS6216434B2 (ja
Inventor
優 植松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP10189981A priority Critical patent/JPS584183A/ja
Publication of JPS584183A publication Critical patent/JPS584183A/ja
Publication of JPS6216434B2 publication Critical patent/JPS6216434B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、表示装置や印字装置に使用する各種パターン
のパターン縮小方式に関するものである。
一般にこれらのパターンは、キャラクタジェネレータと
称されるメモリに格納され、コードにより所定のパター
ンが読出されて印字あるいは表示される。このキャラク
タジェネレータは、一般に周知のごとく膨大な記憶容量
を必要としていた。また、印字される文字等のサイズよ
り所望のサイズのものを何種類か用意しなければならな
かった。
従来よりこの中ヤラクタジェネレータにおいては記憶容
量を削減するために以下の手法が採用さnていた。すな
わちこの手法は、キャラクタジェネレータには榛準夛イ
ズのパターンのみを記憶し、このaAfsサイズより大
きなパターンを必費とする場合には、このパターンを所
定の間隔を開ける事によりパターンを拡大衣示あるいは
印字を行ない、また標準パターンより小さいパターンを
必要とする場合にはパターンを間引いて使用する事が行
なわれていた。
しカルながらこのような手法においては、パターンを拡
大Tる力は良いがパターンを縮少する場合には単純に間
引くだけでめったため、鮮明なパターンを得る事が出来
ない欠点があった。
従って本発明では、この様な欠点を解消したパターン縮
少方式を提供する事を目的とするもので、(−0)目的
4−44N+1列より榊織されたパターンを互いに隣接
する偶数列の同一桁に互いにパターンが存在する事を各
々の桁において検出する第1の検出手段、該第1の検出
手段によりパターンの検出された偶数列間の奇数列′の
駄パターンの検出された桁と同一桁にパターンを追加す
る第1のパターン追加手段、該第1のパターン検出手段
により検出さJ’Lなかりた残りの偶数列のパターンが
2〜iΣ列とり+2〜4N列のいずれの範囲に存在する
かを各桁毎に検出する第2の検出手段、#詑2の検出手
段の検出の結果、2〜1Σ列にパターンが検出された際
には検出された列より一列目の検出された桁と同一桁に
パターンを追加し、4N−〜4N列にパターンか検出さ
れた際には検出された列より+11列目検出された桁と
同一桁にパターンを追加する第2のパターン追加手段よ
り構成され、これら各手段により所定のパターンが奇数
列に追加され、これら奇数列のパターンで所望の77% パターンを構成Tることによりパターンを縮少する事に
より連成する拳が出来る〇 以下本発明を図面を参照しながら説明する。第2)− 1図は本発明のパターンM全方式の一実施例である。図
において1はキャラクタジェネレータ、2a〜21は、
レジスタ鮮、3〜7はオアゲート群、8〜】lはエタル
クルシブオアゲート群、12〜14はアンドゲート群を
それぞれ示す・lは、キャラクタジェネレータであり所
定のアドレスを指軍する拳により所望のパターンが読出
される。これらの読出されたパターンは、各列毎にレジ
スタ2a〜21に格納される。各ゲータ群3〜14は、
それぞれパターンの桁数に相当する分のゲート数を有し
ている。
同第2図(1)は縮少前のパターンを示し、第2図11
% (2)はaii+後のパターンをそれぞれ示す・小 まず本発明のパターン縮少方式の原理を第2図を使用し
てI!+!明する。この例は、9列X13桁のパターン
を5列X13桁にM+するものである〇この縮少を行な
うために本発明では、奇数列はそのまま使用し、この奇
数列に偶数列のデータを縮1 シする。4発明では、。の縮C+以下。2つ。規定によ
り行なう。
■ 偶数列の同一桁において互いに隣接する列にパター
ンデータが存在する場合には、その間の奇数列の同一桁
にパターンデータを追加する。
82図(1)においては第2列及び第4列において1桁
と、0桁が相当し、第6列及び第8列において1桁とM
桁が相当する。
■ 前記■において該当しなかった偶数列のパターンデ
ータにおいて、ちょうど中央の列を柳として2列目から
中央の列までの偶数列にあるデータについては各桁にお
いて一1列目の同一桁にパターンゲータを追加し、中央
の列よりn列才での偶数列にあるデータについては各桁
において+11列目同一桁にパターンデータを追加する
。第2図(1)においては第2列目の1桁、第4列目の
H桁、第6列目の1桁、第8列目の6桁が相当する。こ
のよう1こして追加された奇数列のみを取り出すと第2
図Q)の如く構成され、・印で示されたパターンデータ
が新たに追加さ11% れたもので、この第2図Q)かパターンがIII少され
たデータである〇 次に第1図にもどりこの第2図で説明した■及1v び■の規定を連成してパターン縮会を行なう実施例を説
明する。まず上述の■の規定を判断して奇数桁にパター
ンを追加するのは、アンドゲート群12.13.14と
オアゲート群4.5.6である。
すなわち、隣接する偶数桁のゲータか格納されたレジス
タ2bと2dにおいて各桁において互いにパターンデー
タが格納されているか否かtq別するためのアンドゲー
ト群12と、同様にレジスタ2dと2fにおいてパター
ンデータの格納を判別するアンドゲート群13と、さら
に同mlζレジスタ2fと2hにおいてパターンデータ
の格納を判別するアンドゲート群14とにより上述の■
の規定を満足するかを判別し、満足「る場合にはアンド
ゲート群12.13.14 がそれぞれ各桁ごとに満足
する桁のみについて出力を生じ、これら各出力が中間の
奇数桁と同一桁にパターンを追加するようにそれぞれオ
アゲート群4.5.6よりデータを出力する。これによ
り上述の■の規定のパターン追加を行なう。
一方上述の■の規定については、(vの規定のパターン
追加を行なうための判別に使用したアントゲ−)評12
.13.14の出力を利用するとともにエクスクルシブ
オアゲート98.9.10.11%とオアゲート群3.
4.6.7を利用してパターンの追加を行lよう9すな
わち、エクスクルシブオアゲート群8.9.10.11
におい−では、それぞれ前延の■の規定を満足しなかっ
た偶数列のデータ(レジスタ2b、 2d、2f、2h
に格納されたデータ)ヲ検出すべくアンドゲート群12
.13.14の出力の生じなかったパターンデータのみ
を抽出するためアンドゲート群12.13.14、が入
力され、前述の■の規定外のパターンデータのある桁の
みを各偶数列毎に出力し、エクスクルシブオアゲート群
8及び9はそれぞれ一1列目の奇数列にパターンデータ
を追加すべくそれぞれオアゲート群3.4に入力する。
一方エクスクルシプオアゲート群10及び11により検
出出力されたパターンデータはそれぞれ+1100偶数
列にパターンデータを追加すべくそれぞれオアゲート群
6.7に入力する。
このようにして上述の規定■、■を満足するように奇数
列に追加されたパターンデータは、始めから奇数列にあ
ったデータ、(レジスタ2J1%2C%2 es 2 
gs 2 ’に格納されたデータ)とともにオアゲート
群3.4.5.6.7より出力される。恢I桟 って第2図(2)で示した縮少パターンを得る事がd来
る。
以上のように本発明においては、キャラクタジネレータ
等に格納された4N+1列の2N+1列のパターンに縮
小する事が可能となるため、サイズの異なるパターンを
各種用意する必要がなくなり、メモリの容量を減小させ
る事が出来る。またパターン縮小も、簡単な2つの規定
により行なうため回路も簡単な構成でパターンの縮小を
行なう事が出来る。
【図面の簡単な説明】
第1図は本発明のパターン縮小方式の一実施例、第2図
(1)は縮小前のパターン、第2図(2)は縮小後のパ
ターンをそれぞれ示しさらに図において1はキャラクタ
ジェネレータ、2a〜2iはレジスタ群、3〜7はオア
ゲート群、8〜11はエクスタルシブオアゲート群、1
2〜14はアンドゲート群をそれぞれ示す。 (1) % 2 目 12)

Claims (1)

  1. 【特許請求の範囲】 4N+1列より構成されたパターンを2N+1列に縮小
    するパターン縮小方式において、互いに隣接する偶数列
    の同一桁に互いにパターンが存在する事を各々の桁にお
    いて検出する第1の検出手段、該第1の検出手段により
    パターンの検出された偶数列間の奇数列の該パターンの
    検出された桁と同一桁にパターンを追加する第1のパタ
    ーン追加手段、し第1のパターン検出手段により検出さ
    れなかりた残りの偶数列のパターンが2〜iL列を各桁
    毎に検出する第2の検出手段、該第2の検4N    
    ・ 出手段の検出の結果、2〜T−列にハターンが検出され
    た際には検出された列より一列目の検出された桁と同一
    桁にパターンを迫カル、11〜4N列にパターンが検出
    された際には検出された列より+1列目の検出された桁
    と同一桁にパターンを追加する第2のパターン追加手段
    より構成され、これら各手段により所定のパターンが奇
    数列に追加され、こわら奇数列のパターンで所望のパタ
    ーンを構成する事によりパターンを縮小する事を特徴と
    するパターン縮小方式。
JP10189981A 1981-06-30 1981-06-30 パタ−ン縮小方式 Granted JPS584183A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10189981A JPS584183A (ja) 1981-06-30 1981-06-30 パタ−ン縮小方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10189981A JPS584183A (ja) 1981-06-30 1981-06-30 パタ−ン縮小方式

Publications (2)

Publication Number Publication Date
JPS584183A true JPS584183A (ja) 1983-01-11
JPS6216434B2 JPS6216434B2 (ja) 1987-04-13

Family

ID=14312757

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10189981A Granted JPS584183A (ja) 1981-06-30 1981-06-30 パタ−ン縮小方式

Country Status (1)

Country Link
JP (1) JPS584183A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8293822B2 (en) 2010-04-23 2012-10-23 The Yokohama Rubber Co. Ltd Rubber-metal composite and pneumatic tire using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8293822B2 (en) 2010-04-23 2012-10-23 The Yokohama Rubber Co. Ltd Rubber-metal composite and pneumatic tire using the same

Also Published As

Publication number Publication date
JPS6216434B2 (ja) 1987-04-13

Similar Documents

Publication Publication Date Title
US4835675A (en) Memory unit for data tracing
US3944801A (en) Method and apparatus for automatic sales tax computation
JPH0157836B2 (ja)
US4907284A (en) Image processing apparatus having function of enlargement and/or shrinkage of image
CA1103373A (en) Parallel decoding system and method for converting binary data to video form
US3675216A (en) No clock shift register and control technique
US3964028A (en) System and method for evaluating paging behavior
JPS584183A (ja) パタ−ン縮小方式
US3594565A (en) Round off apparatus for electronic calculators
JPH0132556B2 (ja)
JPS58166382A (ja) キヤラクタデ−タ発生方法
CN110287469A (zh) 数据处理方法、装置、电子设备及存储介质
GB1059153A (en) Arrangement for transferring data from a punched card or magnetic card to a data processing installation or vice versa
JPS5570997A (en) Error bit check system for read only memory
SU1608637A1 (ru) Устройство дл ввода информации
SU1150623A1 (ru) Устройство дл ввода информации
SU1092484A1 (ru) Устройство дл ввода информации
SU1446615A1 (ru) Устройство дл уплотнени информации
SU646373A1 (ru) Ассоциативное запоминающее устройство
SU959164A2 (ru) Буферное запоминающее устройство
SU1264174A1 (ru) Устройство дл обслуживани запросов
SU760079A1 (ru) Генератор знаков 1
JP2526042Y2 (ja) メモリ・レジスタ制御回路
JPH0456350B2 (ja)
JPH0143377B2 (ja)