JPS6043708B2 - フレ−ムシンクロナイザの自動制御方式 - Google Patents

フレ−ムシンクロナイザの自動制御方式

Info

Publication number
JPS6043708B2
JPS6043708B2 JP53044044A JP4404478A JPS6043708B2 JP S6043708 B2 JPS6043708 B2 JP S6043708B2 JP 53044044 A JP53044044 A JP 53044044A JP 4404478 A JP4404478 A JP 4404478A JP S6043708 B2 JPS6043708 B2 JP S6043708B2
Authority
JP
Japan
Prior art keywords
signal
input
frame synchronizer
output
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53044044A
Other languages
English (en)
Other versions
JPS54136122A (en
Inventor
幹夫 清水
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP53044044A priority Critical patent/JPS6043708B2/ja
Publication of JPS54136122A publication Critical patent/JPS54136122A/ja
Publication of JPS6043708B2 publication Critical patent/JPS6043708B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)

Description

【発明の詳細な説明】 本発明は、テレビジョン放送に使用されるフレームシン
クロナイザー(Fs)の入力信号によるモードの切替の
制御方式に関し、特にタイムベースコレクタ(TBC)
の機能を合せもつているフレームシンクロナイザーの自
動制御方式に関する。
従来フレームシンクロナイザーを単なる映像信号位相変
換装置としてではなく、その内蔵するメモリーを応用し
て、タイムベースエラーの大きなVTR信号の時間軸安
定化装置として使用することが行なわれてきた。
この安定化装置として使用する時にはVTR出力信号の
持つ性質、即ち、タイムベースエラーの大きなこと、或
いはドロップアウト等のノイズを含む事等により、フレ
ームシンクロナイザーのメモリーヘの入力信号書き込み
動作が入力信号に正しく対応しない危険性がある為に、
FsにTBCアダプターを付加し、TBCアダプター内
に具備された入力映像信号に位相結合する同期信号再生
回路の出力パルスに依つて、Fsへの書き込み制御パル
スや、書き込みアドレスが制御される様にFsの動作状
態を切替えて使用する事により所期の目的を達していた
。しかしながらこの方式ではモード(VTR出力と、カ
メラ出力などの時間軸の安定した信号とを入力するモー
ド)に応じてTBC機能を入切しなければならず、モー
ド切替時に必ず出力画面ショックを併つていた。
このη℃アダプターを常時接続しておく方法も可能であ
るが、この場合TBCアダプターに依る特性劣化を避け
られない事、及びFsへの書き込み制御ルスが、TBC
アダプター内の同期信号再生回路から供給される為にこ
の再生部のN℃ループによる位相結合動作の・慣性に依
つて、入力信号が瞬時切替された時にその信号間の位相
変化に追随できない現象が発生する。この時書き込みア
ドレスが入力画像と対応しない為にメモリー出力に現わ
れる絵は入力画像の正しい配列を再現できない。以上の
点からFsは入力信号に応じてモードを手動で切替ねば
ならず、又その出力画像に何等かのショックを必ず併う
という欠点があつた。
したがつて、本発明の目的は従来の欠点を除いて、Fs
に入つてくる信号が瞬時に切替つても、切替つた信号に
応じてFsの動作モードが自動的に切替わり、しかもF
s出力に切替えによる画面ショックが何ら現われないフ
レームシンクロナイザーの自動制御方式が得られる。本
発明によれば、VTR出力にVTR出力であることを示
すパイロット信号を付加し、Fs内ではこのパイロット
信号の有無の変化を検知して書き込み禁止制御回路を直
ぐに働かせるとともに、入力ビデオ信号の径路、メモリ
への書き込みクロック、及びアドレスクリアパルス9切
替などのモード切替えをメモリー書き込み動作シーケン
スの区切で行うように制御するフレームシンクロナイザ
の自動制御方式が得られる。
次に本発明の一実施例を示した図面を参照して本発明の
詳細な説明する。
第1図は本発明に係わるシステムの一例を示す図であり
、■TRlからの信号は帯域除外フィルター2でパイロ
ット信号に対応する帯域が除かれる。パイロット信号発
生器3では例えば4.5MHzの固定周波数を発生し混
合器4でVTR出力と混合させる。パイロット信号の周
波数はVTRの出力の映像情報に影響がない周波数に選
ばれる。混合器4の出力は切替器5に供給されている。
切替器5には■TR出力とは違つて時間軸が安定な信号
、例えばカメラ6の出力も同時に供給されており、結局
、切替器5の出力には時間軸の安定した信号と不安定な
信号とが切替つて出力されることになる。この信号は例
えば、マイクロ波中継装置7を経て、基地局8に伝送さ
れる。一般にこのようなシステムでは基地局.8は野外
に設置されることが多い。基地局8内において、マイク
ロ波中継装置7からの信号はTBCアダプター9及びパ
イロット信号受信器10に供給される。
刊℃アダプター9及びパイロット信号受信器10の出力
は、フレー!ムシンクロナイザー(Fs)11に送られ
る。パイロット信号受信器10はパイロット信号の有無
を検知して、その結果モード切替信号と書き込み禁止制
御信号をFSllに送る。TBCアダプタ9は、■TR
信号が入つているとき同期信号、映像1信号、及びクロ
ックパルスをFSllにおくる。第2図はパイロット信
号によるモードの切替えや、書き込み禁止制御のタイミ
ング示す図である。第2図を参照して動作を更に詳細に
説明する。■TR装置出力信号は一旦帯域除外フィルタ
ー2に供給され、該フィルタにてパイロット信号と同一
の周波数成分が除去され、しかる後、混合器4にてパイ
ロット信号がVTR信号に重畳されている。この重畳は
VTR信号の波形との同期をとることなく連続で一様に
行なわれている。第2図の時刻ちではFs入力信号が時
間軸の安定な信号A(カメラ信号)1から時間軸の不安
定な信号B(■TR信号)2に瞬時切替が行なわれる。
その結フ果受信側に設置されたパイロット信号受信器は
時刻t1から連続してパイロット信号の検出を行なう。
3にこの様子を示す。
該パイロット信号がt1の時刻で検出されると直ちに書
き込み禁止制御回路が動作し4に示す様にt1から成る
時間巾だけ書・き込み禁止を行う。この制御に依り、F
sの内蔵メモリーへの書き込みが禁止されるので5に示
す如く、切替以前の信号がFs出力側に現われ、書き込
み禁止解除まで継続される。従つて、入力信号の切替が
行なわれた時点でのショックを併う画“像はFs出力に
は現われない。方、Fsの動作モードの切替は6で示す
ように時刻t1以降に現われる最初の入力信号の垂直パ
ルスタイミングに依り行う。(フィールドタイプのFs
の場合)従つて、モード切替に併うショックも書き込み
禁止期間中に行なわれるのでFs出力画像にはまつたく
現われない。又、第2図では該禁止期間を4フィールド
巾に設定しているが、これは丁℃アダプター内の同期信
号再生回路の位相結合完了時間を考慮した為であり、結
合時間の速い同期信号再生回路を用いれば、更に短くす
ることも可能である。次に時刻■にて再び入力信号の切
替えが行なわれると前述と同様にT3からT4まで書き
込み禁止が行なわれ、その間に現われる最初の垂直パル
スタイミングに依り、モード切替えが行なわれる。又、
切替えられた信号は時刻ζでFs出力側に現われるので
、何等ショックを併なわない信号が得られる。4に示す
ような書き込み禁止制御を行うにはパイロット信号の有
無によつて状態が変化してゆく論理回路を形成すれば容
易に得られる。
以上、詳細に説明したように、本発明によればFsに入
つてくる信号が瞬時に切替わつても切替わつた信号に応
じてFsの動作モードを自動的に切替え、しかもFs出
力に切替えによる画面シヨツクが何ら現われることがな
いフレームシンクロナイザーの自動制御方式が得られる
【図面の簡単な説明】
第1図は本発明に係るシステムの例を示す図、第2図は
パイロット信号によるモードの切替えや、書き込み禁止
制御のタイミングを示す図、図において1・・・・・V
TRl2・・・・・・帯域除外フィルター、3・・・・
・・パイロット信号発生器、4・・・・・・混合器、5
・・・・・切替器、6・・・・・・テレビカメラ、7・
・・・・マイクロ波中継装置、8・・・・・・基地局、
9・・・TBCアダプター、10・・・・・・パイロッ
ト信号受信器、11・・・・・・フレームシンクロナイ
ザー。

Claims (1)

    【特許請求の範囲】
  1. 1 入力が時間軸の安定な信号と不安定な信号とでは動
    作モードを変えているタイムベースコレクタ機能をもた
    せたフレームシンクロナイザにおいて、入力に時間軸の
    安定な第一の入力信号と時間軸の不安定な第二の入力信
    号とが入つてくる場合第二の入力信号に判別用のパイロ
    ット信号を付加するとともに、前記フレームシンクロナ
    イザにおいて前記パイロット信号の有無の変化を検出し
    て前記変化時点から所定の時間巾だけ書き込み禁止制御
    を行い、且つ入力信号における書き込み動作シーケンス
    の区切りで前記モード切替えを行うことを特徴とするフ
    レームシンクロナイザの自動制御方式。
JP53044044A 1978-04-13 1978-04-13 フレ−ムシンクロナイザの自動制御方式 Expired JPS6043708B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP53044044A JPS6043708B2 (ja) 1978-04-13 1978-04-13 フレ−ムシンクロナイザの自動制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP53044044A JPS6043708B2 (ja) 1978-04-13 1978-04-13 フレ−ムシンクロナイザの自動制御方式

Publications (2)

Publication Number Publication Date
JPS54136122A JPS54136122A (en) 1979-10-23
JPS6043708B2 true JPS6043708B2 (ja) 1985-09-30

Family

ID=12680611

Family Applications (1)

Application Number Title Priority Date Filing Date
JP53044044A Expired JPS6043708B2 (ja) 1978-04-13 1978-04-13 フレ−ムシンクロナイザの自動制御方式

Country Status (1)

Country Link
JP (1) JPS6043708B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6445597U (ja) * 1987-09-16 1989-03-20

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61130033A (ja) * 1984-11-28 1986-06-17 四国化工機株式会社 容器素材の製造装置
JPS63164775A (ja) * 1986-12-26 1988-07-08 Matsushita Electric Ind Co Ltd テレビジヨン信号処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6445597U (ja) * 1987-09-16 1989-03-20

Also Published As

Publication number Publication date
JPS54136122A (en) 1979-10-23

Similar Documents

Publication Publication Date Title
US4597019A (en) Clock pulse generating circuit in a color video signal reproducing apparatus
EP0162443A2 (en) Multi-system television receiver
US4438456A (en) Time base corrector
US3580991A (en) Automatic time correction circuit for color tv signals
JPS6043707B2 (ja) 位相変換装置
JP2542822B2 (ja) 映像信号記録または再生システム
US4333108A (en) Apparatus and method for transmitting a pulse width modulated audio signal on a video signal
GB2147471A (en) Apparatus for synchronizing a source of computer controlled video to another video source
JPS6043708B2 (ja) フレ−ムシンクロナイザの自動制御方式
EP0306993A1 (en) Burst/continuous wave converting apparatus for generating continuous wave in response to bursts
US4689680A (en) Circuit arrangement for generating clamping pulses
US4734792A (en) Record address data recording apparatus for use with a VTR or the like
JPH05130448A (ja) 水平afc回路
JPS5825790A (ja) カラ−テレビジヨン受像機
EP0368378B1 (en) Satellite-receiver
CA1291811C (en) Write clock generator for time base corrector
RU2072565C1 (ru) Устройство для записи-воспроизведения опорного сигнала корректора временных искажений в видеомагнитофоне
GB1519151A (en) Systems for processing a colour composite signal
JPS6345052Y2 (ja)
JPH0528947B2 (ja)
JPS6214781Y2 (ja)
JPS6031339Y2 (ja) テレビジョン受像機の音声中間周波数信号識別回路
JPS6230381Y2 (ja)
JPH0510472Y2 (ja)
KR100271591B1 (ko) 크로마 신호 기록 처리 회로