JPS6084656A - デ−タ転送終了認識方式 - Google Patents
デ−タ転送終了認識方式Info
- Publication number
- JPS6084656A JPS6084656A JP17562883A JP17562883A JPS6084656A JP S6084656 A JPS6084656 A JP S6084656A JP 17562883 A JP17562883 A JP 17562883A JP 17562883 A JP17562883 A JP 17562883A JP S6084656 A JPS6084656 A JP S6084656A
- Authority
- JP
- Japan
- Prior art keywords
- stack
- data transfer
- data
- bus
- central processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は、バス変換装置内に複数の入出力装置毎に送ら
れてくるデータを一定量ずつ蓄積可能なデータ・バッフ
ァとスタックを有し、複数の入出力装置との間でデータ
転送全行ってデータ・バッファが一杯になるかデータ転
送終了の割込みがるるとスタックに登録し、スタックに
登録した順に従って主記憶装置との間でデータ転送を行
うデータ処理システムにおいて、スタックに1ビツトの
ダミm−フラグを付加し、このダ之−・フラグ全便って
中央処理装置からデータ転送終了状態を認識し得るよう
にしたデータ転送終了認識方式に関する・ 〔従来技術と問題点〕 第1図はデータ処理システムの構成を示す図、第2図は
データ・バッファとスタック全説明する図である。図に
おいて、lは中央処理装置、2は主記憶装置、3はチャ
ネル装置、4−0ないし4−nは入出力装置、BCはバ
ス変換装置、BFはデータ・バッファ、STはスタック
を示す。
れてくるデータを一定量ずつ蓄積可能なデータ・バッフ
ァとスタックを有し、複数の入出力装置との間でデータ
転送全行ってデータ・バッファが一杯になるかデータ転
送終了の割込みがるるとスタックに登録し、スタックに
登録した順に従って主記憶装置との間でデータ転送を行
うデータ処理システムにおいて、スタックに1ビツトの
ダミm−フラグを付加し、このダ之−・フラグ全便って
中央処理装置からデータ転送終了状態を認識し得るよう
にしたデータ転送終了認識方式に関する・ 〔従来技術と問題点〕 第1図はデータ処理システムの構成を示す図、第2図は
データ・バッファとスタック全説明する図である。図に
おいて、lは中央処理装置、2は主記憶装置、3はチャ
ネル装置、4−0ないし4−nは入出力装置、BCはバ
ス変換装置、BFはデータ・バッファ、STはスタック
を示す。
第1図において、チャネル装置3と主記憶装置2との間
のデータ転送は第1のバスを使用して行い、チャネル装
置3と複数の入出力装置4−0ないし4−路との間のデ
ータ転送は第2のバスを使用して行う。チャネル装置3
内のバス変換装置BCは、上記の2つのバスに接続され
、各入出力装置4−0ないし4−nから転送されてきた
データを各入出力装置毎に一定量ずつ蓄積することが可
能なデータ・バッフ7BFt−持っている。そして、デ
ータ・バッファBF(各入出力装置単位)が一杯になっ
たとき、又は入出力装置4−0ないし4−ルからデータ
転送終了の割込みがあったとき自動的にデータ・バッフ
ァBF内のデータ會主記憶装置2に転送する。この主記
憶装置2へのデータ転送要求は、データ・バッファBF
の夫々について非同期に出される。
のデータ転送は第1のバスを使用して行い、チャネル装
置3と複数の入出力装置4−0ないし4−路との間のデ
ータ転送は第2のバスを使用して行う。チャネル装置3
内のバス変換装置BCは、上記の2つのバスに接続され
、各入出力装置4−0ないし4−nから転送されてきた
データを各入出力装置毎に一定量ずつ蓄積することが可
能なデータ・バッフ7BFt−持っている。そして、デ
ータ・バッファBF(各入出力装置単位)が一杯になっ
たとき、又は入出力装置4−0ないし4−ルからデータ
転送終了の割込みがあったとき自動的にデータ・バッフ
ァBF内のデータ會主記憶装置2に転送する。この主記
憶装置2へのデータ転送要求は、データ・バッファBF
の夫々について非同期に出される。
第1のバスでは例えば16バイト単位のデータ転送を行
い、第2のバスでは例えば2バイト単位のデータ転送を
行うというように、第1のバスと第2のバスとでは、1
回のデータ転送に要する時間が異なるため、スタックS
Tが用意され、主記憶装置2に対してデータ転送要求が
あるデータ・バッファBFについては、第2図に示すよ
うに、そのデータ・バッファBFの番号#0.#1、・
・・・・・がスタックSTに登録される。バス変換装置
BCには、第1のバス制御部と第2のバス制御部があり
、第1のバス制御部は、スタックSTから出力された番
号のデータ・バッファBFに対して主記憶装置2とのデ
ータ転送を行い、データ転送が終了すると、スタックS
T’tポツプして同様の処理を繰り返す。第2のバス制
御部は、入出力装置4−0ないし4−ルから対応する番
号のデータ・バッファBPに対してデータ転送を行い、
データ・バッファBPが一杯になったとき、又はデータ
転送終了の割込みが発生したときも自動的に対応する番
号をスタックSTに登録する。そして、データ・バッフ
ァBF内の残りのデータを主記憶装置に転送しデータ転
送終了の割込み全中央処理装置1に通知する。
い、第2のバスでは例えば2バイト単位のデータ転送を
行うというように、第1のバスと第2のバスとでは、1
回のデータ転送に要する時間が異なるため、スタックS
Tが用意され、主記憶装置2に対してデータ転送要求が
あるデータ・バッファBFについては、第2図に示すよ
うに、そのデータ・バッファBFの番号#0.#1、・
・・・・・がスタックSTに登録される。バス変換装置
BCには、第1のバス制御部と第2のバス制御部があり
、第1のバス制御部は、スタックSTから出力された番
号のデータ・バッファBFに対して主記憶装置2とのデ
ータ転送を行い、データ転送が終了すると、スタックS
T’tポツプして同様の処理を繰り返す。第2のバス制
御部は、入出力装置4−0ないし4−ルから対応する番
号のデータ・バッファBPに対してデータ転送を行い、
データ・バッファBPが一杯になったとき、又はデータ
転送終了の割込みが発生したときも自動的に対応する番
号をスタックSTに登録する。そして、データ・バッフ
ァBF内の残りのデータを主記憶装置に転送しデータ転
送終了の割込み全中央処理装置1に通知する。
以上に述べたようなバス変換装置BCにおいて、割込み
を上げた入出力装置について中央処理装置1からバス変
換装置BFと主記憶装置2とのデータ転送の終了状態を
調べる場合、まだ、その入出力装置の番号がスタックS
Tに登録されたままで、データ転送が終了していないと
きには、スタックSTの出力と割込みを上げた入出力装
置の番号と全比較して一致したときにデータ転送の終了
を中央処理装置1に通知する方式が採られている。しか
しこのような従来の方式では、割込みを上げた入出力装
置の番号を格納してお(レジスタや比較回路などが必要
になり、回路量が増大するという問題がある。
を上げた入出力装置について中央処理装置1からバス変
換装置BFと主記憶装置2とのデータ転送の終了状態を
調べる場合、まだ、その入出力装置の番号がスタックS
Tに登録されたままで、データ転送が終了していないと
きには、スタックSTの出力と割込みを上げた入出力装
置の番号と全比較して一致したときにデータ転送の終了
を中央処理装置1に通知する方式が採られている。しか
しこのような従来の方式では、割込みを上げた入出力装
置の番号を格納してお(レジスタや比較回路などが必要
になり、回路量が増大するという問題がある。
本発明は、上記の考察に基づ(ものでろりで、簡単な構
成により中央処理装置が該当する入出力装置と主記憶装
置間のデータ転送終了を認識することができるデータ転
送終了認識方式全提供することを目的′とするものであ
る。
成により中央処理装置が該当する入出力装置と主記憶装
置間のデータ転送終了を認識することができるデータ転
送終了認識方式全提供することを目的′とするものであ
る。
そのために本発明のデータ転送終了認識方式は、中央処
理装置と、主記憶装置と、バス変換装置を有するチャネ
ル装置と、複数の入出力装置と、上記主記憶装置と上記
バス変換装置との間のデータ転送に使用される第1のバ
スと、上記バス変換装置と上記複数の入出力装置との間
のデータ転送に使用される第2のバスとを具備し、上記
バス変換装置に上記入出力装置毎に送られてきたデータ
を一定量ずつ蓄積可能なデータ・バッファとスタックと
第1のバス制御部と第2のバス制御部と中央処理インタ
フェースとを具備し、上記第2のバス制御部により上記
複数の入出力装置から対応する上記データ会バッファに
データ転送を行って当該データ・バッファが一杯になっ
たとき若しくはデータ転送終了の割込みが発生したとき
に対応する入出力装置の番号全上記スタックに登録し、
上記第1のバス制御部により上記スタックから出方され
る番号に対応するデータ・バッファに対して上記主記憶
装置とのデータ転送を行い、データ転送が終了すると上
記スタックをポツプして同様の処理を繰り返すようにな
ったデータ処理システムにおいて、上記スタックに1ビ
ツトのダミー・フラグ全付加ブると共に、上記第2のバ
ス制御部は1上記スタツクに上記番号を登録するときに
は上記ダミー・フラグをオフにして登録するように構成
され、上記第1のバス制御部は、上記スタックの出力の
上記ダミー・フラグがオンの場合には上記第1のバスを
動作させずに上記中央処理インタフェース全通して上記
中央処理装置にデータ転送の終了を通知して上記スタッ
クをポツプするように構成され、上記中央処理装置は、
上記バス変換装置と上記主記憶装置との間のデータ転送
の終了状態tFJべろ場合には上記中央処理インタフェ
ースを通して上記スタックにダミー・フラグをオンにし
て当該入出力装置の番号を登録するように構成されたこ
と全特徴とするものでるる。
理装置と、主記憶装置と、バス変換装置を有するチャネ
ル装置と、複数の入出力装置と、上記主記憶装置と上記
バス変換装置との間のデータ転送に使用される第1のバ
スと、上記バス変換装置と上記複数の入出力装置との間
のデータ転送に使用される第2のバスとを具備し、上記
バス変換装置に上記入出力装置毎に送られてきたデータ
を一定量ずつ蓄積可能なデータ・バッファとスタックと
第1のバス制御部と第2のバス制御部と中央処理インタ
フェースとを具備し、上記第2のバス制御部により上記
複数の入出力装置から対応する上記データ会バッファに
データ転送を行って当該データ・バッファが一杯になっ
たとき若しくはデータ転送終了の割込みが発生したとき
に対応する入出力装置の番号全上記スタックに登録し、
上記第1のバス制御部により上記スタックから出方され
る番号に対応するデータ・バッファに対して上記主記憶
装置とのデータ転送を行い、データ転送が終了すると上
記スタックをポツプして同様の処理を繰り返すようにな
ったデータ処理システムにおいて、上記スタックに1ビ
ツトのダミー・フラグ全付加ブると共に、上記第2のバ
ス制御部は1上記スタツクに上記番号を登録するときに
は上記ダミー・フラグをオフにして登録するように構成
され、上記第1のバス制御部は、上記スタックの出力の
上記ダミー・フラグがオンの場合には上記第1のバスを
動作させずに上記中央処理インタフェース全通して上記
中央処理装置にデータ転送の終了を通知して上記スタッ
クをポツプするように構成され、上記中央処理装置は、
上記バス変換装置と上記主記憶装置との間のデータ転送
の終了状態tFJべろ場合には上記中央処理インタフェ
ースを通して上記スタックにダミー・フラグをオンにし
て当該入出力装置の番号を登録するように構成されたこ
と全特徴とするものでるる。
以下、本発明の実施例を図面全参照しつつ説明する。
第3図は本発明の1実施例構成を示す図である。
第3図において、1は中央処理装置、2は主記憶装置、
4−1ないし4−ルは入出力装置、5は中央処理インタ
フェース、6は第1のバス制御部、7はスタフ、り、8
はデータ・バッファ制御部、9は第2のバス制御部%1
0はデータ・バッファ、11と12はセレクタを示す。
4−1ないし4−ルは入出力装置、5は中央処理インタ
フェース、6は第1のバス制御部、7はスタフ、り、8
はデータ・バッファ制御部、9は第2のバス制御部%1
0はデータ・バッファ、11と12はセレクタを示す。
第1のバス制御部6、第2のバス制御部9、スタック日
とデータトバッファ1oは先に述べたものであり、入出
力装置4−0ないし4− nとデータ・バッフ710と
の間のデータ転送では、第2のバス制御部9を通してデ
ータ・バッファ制御部8がもデータ・バッファ10のア
ドレスを指定し、第2のバス制御部9がセレクタ11を
通して番号をスタック7に登録する。また、データ・バ
ッファ1oと主記憶装置2との間のデータ転送では、第
1のバス制御部6全通してデータ・バッファ制御部8が
らデータ・バッファ10のアドレスを指定し、データ転
送終了毎に第1のバス制御部6がスタック7をポツプす
る。
とデータトバッファ1oは先に述べたものであり、入出
力装置4−0ないし4− nとデータ・バッフ710と
の間のデータ転送では、第2のバス制御部9を通してデ
ータ・バッファ制御部8がもデータ・バッファ10のア
ドレスを指定し、第2のバス制御部9がセレクタ11を
通して番号をスタック7に登録する。また、データ・バ
ッファ1oと主記憶装置2との間のデータ転送では、第
1のバス制御部6全通してデータ・バッファ制御部8が
らデータ・バッファ10のアドレスを指定し、データ転
送終了毎に第1のバス制御部6がスタック7をポツプす
る。
このような構成において、本発明は、第2図に示すスタ
ック7のように、1ビツトのダミー・フラグを設けるも
のである。そして、第2のバス制御部9は1スタツク7
に入出力装置の番号を登録する際にはダミー・フラグ全
″0″にして登録する。それに対し、データ転送終了の
割込み金上げた入出力装置からのデータについて、中央
処理装置1から、バス変換装置と主記憶装置2との間の
データ転送の終了状態を調べる場合には、中央処理装置
1は、中央処理インタフェース5?:通して割込みを上
げた入出力装置に対応する番号をスタック7に登録する
と同時にそのダミー・フラグを′“1″にセットする。
ック7のように、1ビツトのダミー・フラグを設けるも
のである。そして、第2のバス制御部9は1スタツク7
に入出力装置の番号を登録する際にはダミー・フラグ全
″0″にして登録する。それに対し、データ転送終了の
割込み金上げた入出力装置からのデータについて、中央
処理装置1から、バス変換装置と主記憶装置2との間の
データ転送の終了状態を調べる場合には、中央処理装置
1は、中央処理インタフェース5?:通して割込みを上
げた入出力装置に対応する番号をスタック7に登録する
と同時にそのダミー・フラグを′“1″にセットする。
このときにはまだその入出力装置の番号がスタックに登
録されたままで、データ転送が終了していない状態であ
る。従って、第1のバス制御部6がスタック7全ポツプ
し1スタツク7に登録された順番に従ってデータ・バッ
ファ10と主記憶装置2との間のデータ転送を行うと、
まず割込みを上げた入出力装置に対応した番号でダミー
・フラグが0”のものがスタック7から出力され(ここ
で最後のデータ転送が終了)、その後に、同じ入出力装
置に対応した番号でダミー・フラグが1”のものがスタ
ック7から出力されることになる。そこで、第1のバス
制御部6は、スタック7をポツプして出力されるダミー
・フラグが1”か否かを調べ、ダミー・フラグが1″の
場合には、その番号に対応した入出力装置については最
後のデータ転送が既に終了しているはずであるので、第
1のバスを動作させずに、中央処理インタフェース5全
通して中央処理装置1にデータ転送の終了全通知し、ス
タック7全ポツプする。中央処理装置1への通知は、例
えば中央処理インタフェース5にステータス・レジスタ
を設け、第1のバス制御部6がダミー・フラグが1″の
スタック出力を検出したときにステータス・レジス11
1”にセットし、中央処理装置1からはこのステータス
・レジスタを定期的にみにくるようにしてもよい。
録されたままで、データ転送が終了していない状態であ
る。従って、第1のバス制御部6がスタック7全ポツプ
し1スタツク7に登録された順番に従ってデータ・バッ
ファ10と主記憶装置2との間のデータ転送を行うと、
まず割込みを上げた入出力装置に対応した番号でダミー
・フラグが0”のものがスタック7から出力され(ここ
で最後のデータ転送が終了)、その後に、同じ入出力装
置に対応した番号でダミー・フラグが1”のものがスタ
ック7から出力されることになる。そこで、第1のバス
制御部6は、スタック7をポツプして出力されるダミー
・フラグが1”か否かを調べ、ダミー・フラグが1″の
場合には、その番号に対応した入出力装置については最
後のデータ転送が既に終了しているはずであるので、第
1のバスを動作させずに、中央処理インタフェース5全
通して中央処理装置1にデータ転送の終了全通知し、ス
タック7全ポツプする。中央処理装置1への通知は、例
えば中央処理インタフェース5にステータス・レジスタ
を設け、第1のバス制御部6がダミー・フラグが1″の
スタック出力を検出したときにステータス・レジス11
1”にセットし、中央処理装置1からはこのステータス
・レジスタを定期的にみにくるようにしてもよい。
以上の説明から明らかなように、本発明によれば、スタ
ックにダミー・フラグの1ビツトを付加し、このダミー
・フラグ全中央処理装置からセット口、セットされたダ
ミー・フラグがスタックから出力されるのを検出するよ
うにしたので1回路構成が簡単で、少ない回路量で、中
央処理装置が割込みを上げた入出力装置と主記憶装置と
の間のデータ転送終了を認識することができる。
ックにダミー・フラグの1ビツトを付加し、このダミー
・フラグ全中央処理装置からセット口、セットされたダ
ミー・フラグがスタックから出力されるのを検出するよ
うにしたので1回路構成が簡単で、少ない回路量で、中
央処理装置が割込みを上げた入出力装置と主記憶装置と
の間のデータ転送終了を認識することができる。
第1図はデータ処理システムの宿成全示す図、第2図は
データ・バッファとスタックを説明する図、第3図は本
発明の1実施例栴成金示す図である。 1・・・中央処理装置、2・・・主記憶装置、3・・・
チャネル装置、4−0ないし4− n・・・入出力装置
、5・・・中央処理インタフェース、6・・・第1のバ
ス制御部、7とST・・・スタノ2.8・・・データ・
バッファ制御部、9・・・第2のバス制御部、10とB
F・・・データ・バッファ% 11と12・・・セレク
タ、BC・・・バス変換装置。 特許出願人 富士通株式会社(外1名)代理人弁理士
京 谷 四 部
データ・バッファとスタックを説明する図、第3図は本
発明の1実施例栴成金示す図である。 1・・・中央処理装置、2・・・主記憶装置、3・・・
チャネル装置、4−0ないし4− n・・・入出力装置
、5・・・中央処理インタフェース、6・・・第1のバ
ス制御部、7とST・・・スタノ2.8・・・データ・
バッファ制御部、9・・・第2のバス制御部、10とB
F・・・データ・バッファ% 11と12・・・セレク
タ、BC・・・バス変換装置。 特許出願人 富士通株式会社(外1名)代理人弁理士
京 谷 四 部
Claims (1)
- 中央処理装置と、主記憶装置と、バス変換装置を有する
チャネル装置と、複数の入出力装置と、上記主記憶装置
と上記バス変換装置との間のデータ転送に使用される第
1のバスと、上記バス変換装置と上記複数の入出力装置
との間のデータ転送に使用される第2のバスとを具備し
、上記バス変換装置に上記入出力装置毎に送られてきた
データe一定量ずつ蓄積可能なデータ・バッファとスタ
ックと第1のバス制御部と第2のバス制御部と中央処理
インタフェースとを具備し、上記第2のバス制御部によ
り上記複数の入出力装置から対応する上記データ・バッ
ファにデータ転送を行って当該データ・バッファが一杯
になったとき若しくはデータ転送終了の割込みが発生し
たときに対応する入出力装置の番号全上記スタックに登
録し1上記第1のバス制御部により上記スタックから出
力される番号に対応するデータ・バッファに対して上記
主記憶装置とのデータ転送全行い、データ転送が終了す
ると上記スタック全ポツプして同様の処理を繰り返すよ
うになったデータ処理システムにおいて、上記スタック
に1ビツトのダミー ・フラグを付加すると共に、上記
第2のバス制御部は、上記スタックに上記番号を登録す
るときには上記ダミー・フラグ全オフにして登録ツーる
ように構成され、上記第1のバス制御部は、上記スタッ
クの出力の上記ダミー・フラグがオンの場合には上記第
1のパス全動作させずに上記中央処理インタフェースを
通して上記中央処理装置にデータ転送の終了全通知して
上記スタックをポツプするように構成され、上記中央処
理装置は、上記バス変換装置と上記主記憶装置との間の
データ転送の終了状態を調べる場合には上記中央処理イ
ンタフェース全通して上記スタックにダミー・フラグ全
オンにして当該入出力装置の番号全登録するように構成
されたことを¥i徴とするデータ転送終了認識方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP17562883A JPS6084656A (ja) | 1983-09-21 | 1983-09-21 | デ−タ転送終了認識方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP17562883A JPS6084656A (ja) | 1983-09-21 | 1983-09-21 | デ−タ転送終了認識方式 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS6084656A true JPS6084656A (ja) | 1985-05-14 |
| JPS6248261B2 JPS6248261B2 (ja) | 1987-10-13 |
Family
ID=15999402
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP17562883A Granted JPS6084656A (ja) | 1983-09-21 | 1983-09-21 | デ−タ転送終了認識方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6084656A (ja) |
-
1983
- 1983-09-21 JP JP17562883A patent/JPS6084656A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS6248261B2 (ja) | 1987-10-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5918028A (en) | Apparatus and method for smart host bus adapter for personal computer cards | |
| US5428763A (en) | Digital data apparatus for transferring data between a byte-wide digital data bus and a four byte-wide digital data bus | |
| US6496878B1 (en) | Transfer progress alert module | |
| JPS609292B2 (ja) | デ−タ・ブロック間の時間間隔長制御方式 | |
| TW322546B (ja) | ||
| JPS6084656A (ja) | デ−タ転送終了認識方式 | |
| JPH08505726A (ja) | インタフェース装置 | |
| JPS623361A (ja) | ステ−タス通報方式 | |
| JP2943710B2 (ja) | バッファのビジー制御方式 | |
| JPS61138354A (ja) | デユアル・バス型高速デ−タ処理回路 | |
| JPH01236342A (ja) | Dmaコントローラ | |
| JPS6332298B2 (ja) | ||
| JP2560476B2 (ja) | 通信制御装置 | |
| JPS63153635A (ja) | デ−タ転送速度指定方式 | |
| JPH0567035A (ja) | Dma転送におけるデータアライメント方式 | |
| JPS59170951A (ja) | 電子機器 | |
| JPS59225429A (ja) | チヤネル処理装置 | |
| JPH04148262A (ja) | 同報転送装置 | |
| JPH03246654A (ja) | データ転送制御方法 | |
| JPS59117618A (ja) | デ−タバス制御装置 | |
| JPS635641A (ja) | ゲ−トウエイ装置のバツフア管理方法 | |
| JPS60120458A (ja) | デ−タ転送装置 | |
| JPS6152752A (ja) | 異常表示回路 | |
| JPH04349559A (ja) | 情報処理装置 | |
| JPH0478249A (ja) | 通信制御方法 |