JPS6237562B2 - - Google Patents
Info
- Publication number
- JPS6237562B2 JPS6237562B2 JP56180280A JP18028081A JPS6237562B2 JP S6237562 B2 JPS6237562 B2 JP S6237562B2 JP 56180280 A JP56180280 A JP 56180280A JP 18028081 A JP18028081 A JP 18028081A JP S6237562 B2 JPS6237562 B2 JP S6237562B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- forward voltage
- circuit
- diode
- equal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000003990 capacitor Substances 0.000 claims description 12
- 238000001514 detection method Methods 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 5
- 238000007599 discharging Methods 0.000 description 3
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/04—Measuring peak values or amplitude or envelope of AC or of pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/02—Details
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/08—Demodulation of amplitude-modulated oscillations by means of non-linear two-pole elements
- H03D1/10—Demodulation of amplitude-modulated oscillations by means of non-linear two-pole elements of diodes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Measurement Of Current Or Voltage (AREA)
Description
【発明の詳細な説明】
本発明はトリガ回路、AM(AMPLITUDE
MODULATION)波復調回路、ピークホールド
回路等におけるピーク検出装置に関する。
MODULATION)波復調回路、ピークホールド
回路等におけるピーク検出装置に関する。
従来のAM波復調回路は、第1D図に示すよう
にダイオードD、抵抗R、コンデンサCとによつ
て構成されている。かかる回路にAM波信号VIN
が入力されると、信号VINはダイオードDで整流
された後、抵抗R、コンデンサCから成る充放電
回路に供給される。
にダイオードD、抵抗R、コンデンサCとによつ
て構成されている。かかる回路にAM波信号VIN
が入力されると、信号VINはダイオードDで整流
された後、抵抗R、コンデンサCから成る充放電
回路に供給される。
この結果、第1A図に示すように信号VINの包
絡線Hに近似な出力VOUTが得られる。しかしな
がら、上記回路では入力端子と直列接続されたダ
イオードDの入力信号VINの波形に依存する順方
向電圧降下(そのピーク値を〔VF〕PKとする)が
生じ、かつ高周波変調信号に追随するように充放
電回路の時定数を小さく選ぶと低周波数変調信号
の復調ができなくなるので広帯域化が困難であつ
た。
絡線Hに近似な出力VOUTが得られる。しかしな
がら、上記回路では入力端子と直列接続されたダ
イオードDの入力信号VINの波形に依存する順方
向電圧降下(そのピーク値を〔VF〕PKとする)が
生じ、かつ高周波変調信号に追随するように充放
電回路の時定数を小さく選ぶと低周波数変調信号
の復調ができなくなるので広帯域化が困難であつ
た。
又、第1C図に示す従来のピークホールド回路
において、入力信号VINは演算増幅器Aを介して
ダイオードDで整流された後、コンデンサCによ
つてそのピーク値を保持される。この回路はピー
ク値を忠実に保持する回路であり第1B図に示す
入出力波形から明らかなように変調信号の検出に
は使えない。ホールドコンデンサCに抵抗を並列
接続するか電流シンクを接続して、コンデンサC
の電荷を放電させれば変調信号の検出をおこなえ
るが、帰還増幅器の周波数特性によつてその忠実
度が限定され数MHz以上にわたる広帯域信号を
検出することは不可能である。
において、入力信号VINは演算増幅器Aを介して
ダイオードDで整流された後、コンデンサCによ
つてそのピーク値を保持される。この回路はピー
ク値を忠実に保持する回路であり第1B図に示す
入出力波形から明らかなように変調信号の検出に
は使えない。ホールドコンデンサCに抵抗を並列
接続するか電流シンクを接続して、コンデンサC
の電荷を放電させれば変調信号の検出をおこなえ
るが、帰還増幅器の周波数特性によつてその忠実
度が限定され数MHz以上にわたる広帯域信号を
検出することは不可能である。
本発明は上記欠点に鑑み成されたもので、入力
信号の分路手段を設け、ダイオードで生じる電圧
降下を補正することにより、高忠実度で広帯域な
ピーク検出装置を提供することを目的とする。
信号の分路手段を設け、ダイオードで生じる電圧
降下を補正することにより、高忠実度で広帯域な
ピーク検出装置を提供することを目的とする。
以下本発明の一実施例を用いて説明する。
第2図は本発明に係るピーク検出回路の原理図
である。
である。
この回路は、ダイオード6,8、コンデンサ2
0、抵抗22から成る第1の検波回路4と、ダイ
オード14、コンデンサ16、抵抗18から成る
第2の検波回路2とで構成されている。又、前記
第1、第2の検波回路4,2の入力部10,12
は入力端子15に接続され、抵抗18,22の1
端は負電位−Vに接続されている。コンデンサ1
6,20および抵抗18,22の値は非常に大き
いとする。今、入力端子15に入力信号VINが印
加されると、出力端子24,26に得られる出力
VOUT1、VOUT2は次式で表わされる。
0、抵抗22から成る第1の検波回路4と、ダイ
オード14、コンデンサ16、抵抗18から成る
第2の検波回路2とで構成されている。又、前記
第1、第2の検波回路4,2の入力部10,12
は入力端子15に接続され、抵抗18,22の1
端は負電位−Vに接続されている。コンデンサ1
6,20および抵抗18,22の値は非常に大き
いとする。今、入力端子15に入力信号VINが印
加されると、出力端子24,26に得られる出力
VOUT1、VOUT2は次式で表わされる。
VOUT1=〔VIN〕PK
−〔VFD1〕PK−〔VFD2〕PK
VOUT2=〔VIN〕PK−〔VFD3〕PK
ここで、〔VFD1〕PK、VFD2〕PK、および〔VFD
3〕PKはダイオード6,8,14で生じるピーク
電圧降下であり、〔VIN〕PKは入力信号のピーク電
圧である。上記2式より、 VOUT1−VOUT2=−〔VFD1〕PK −〔VFD2〕PK+〔VFD3〕PK ここで、ダイオード6,8,14の特性を等しく
することによりVOUT1とVOUT2との差は〔VFD
3〕PKとなり、この値をVOUT2に加えれば入力信
号〔VIN〕PKと同一の出力信号が得られる。
3〕PKはダイオード6,8,14で生じるピーク
電圧降下であり、〔VIN〕PKは入力信号のピーク電
圧である。上記2式より、 VOUT1−VOUT2=−〔VFD1〕PK −〔VFD2〕PK+〔VFD3〕PK ここで、ダイオード6,8,14の特性を等しく
することによりVOUT1とVOUT2との差は〔VFD
3〕PKとなり、この値をVOUT2に加えれば入力信
号〔VIN〕PKと同一の出力信号が得られる。
上記原理に基づいて構成された回路を第3図に
示す。
示す。
第3図において、演算増幅器32,30は各々
電圧ホロワ、非反転増幅器として動作する。ま
た、第3図において第2図におけると同じ番号を
付された部品は第2図における部品と同じ部品で
ある。
電圧ホロワ、非反転増幅器として動作する。ま
た、第3図において第2図におけると同じ番号を
付された部品は第2図における部品と同じ部品で
ある。
演算増幅器の動作状態では、その2入力端子に
流入する電流は実質上零であり、その電位差も零
になる。従つて、増幅器32の出力端子の電位は
その反転入力端子の電位すなわちその非反転入力
端子の電位に等しくそれは出力端子24の出力V
OUT1に等しい。同様に、抵抗34と抵抗36の接
続点の電位は増幅器30の反転入力端子の電位に
等しくそれはこの増幅器30の非反転入力端子に
接続された出力端子26の出力VOUT2に等しい。
流入する電流は実質上零であり、その電位差も零
になる。従つて、増幅器32の出力端子の電位は
その反転入力端子の電位すなわちその非反転入力
端子の電位に等しくそれは出力端子24の出力V
OUT1に等しい。同様に、抵抗34と抵抗36の接
続点の電位は増幅器30の反転入力端子の電位に
等しくそれはこの増幅器30の非反転入力端子に
接続された出力端子26の出力VOUT2に等しい。
また、抵抗34の第1端子は増幅器32の出力
端子に接続され第2端子は抵抗36の第1端子に
接続されており、抵抗36の第2端子は増幅器3
0の出力端子38に接続されている。
端子に接続され第2端子は抵抗36の第1端子に
接続されており、抵抗36の第2端子は増幅器3
0の出力端子38に接続されている。
そこで、抵抗34、抵抗36の抵抗値をそれぞ
れR34、R36とすると、両抵抗に流れる電流は大き
さが等しく抵抗36から抵抗34へ向う方向を正
にとれば次式となる。
れR34、R36とすると、両抵抗に流れる電流は大き
さが等しく抵抗36から抵抗34へ向う方向を正
にとれば次式となる。
VOUT2−VOUT1/R34。
従つて端子38の出力VOUTは次式となる。
VOUT=VOUT1+(VOUT2−VOUT1/R34
)(R34+R36)。
)(R34+R36)。
ここで抵抗R34を抵抗R36と等しくすれば、出力
VOUTは演算増幅器32,30の正入力端子への
入力VOUT1、VOUT2を用いて下記の如く表わせ
る。
VOUTは演算増幅器32,30の正入力端子への
入力VOUT1、VOUT2を用いて下記の如く表わせ
る。
VOUT=2VOUT2−VOUT1
=2〔VIN−VFD3〕PK−〔VIN−2VFD3〕PK
=〔VIN〕PK−2〔VFD3〕PK
−〔VIN〕PK+2〔VFD3〕PK
よつて
VOUT=〔VIN〕PK
となり出力端子38には入力信号〔VIN〕PKと同
一の出力VOUTが得られる。
一の出力VOUTが得られる。
抵抗18,22の一端が負電圧−Vに接続され
ているので入力信号は小さな電力でよく又、抵抗
18,22を異なる値に選ぶことにより以下の利
点が生じる。
ているので入力信号は小さな電力でよく又、抵抗
18,22を異なる値に選ぶことにより以下の利
点が生じる。
すなわち、演算増幅器30の動作により出力信
号の減衰率は次式で与えられる。
号の減衰率は次式で与えられる。
2d(VOUT2)/dt−d(VOUT1)/dt
上式から明らかなように、出力信号はコンデン
サの放電による減衰よりも緩やかに減衰する。こ
のため、出力信号の減衰時間に対して小容量のコ
ンデンサを使用でき、低周波数での動作が可能で
ある。又、一定時間経過後は急速に減衰するため
パルス入力信号に対しても即座に応答できる。
サの放電による減衰よりも緩やかに減衰する。こ
のため、出力信号の減衰時間に対して小容量のコ
ンデンサを使用でき、低周波数での動作が可能で
ある。又、一定時間経過後は急速に減衰するため
パルス入力信号に対しても即座に応答できる。
以上の如く本発明は2個の検波回路の出力差に
関連した出力信号を得ているので、不要な電圧降
下が生ぜず又、ダイオード6,8,14にシヨツ
トキーダイオードを使用し、コンデンサ16,2
0を整合させておけば極めて高忠実度且つ広帯域
なピーク検出回路を得ることができる。
関連した出力信号を得ているので、不要な電圧降
下が生ぜず又、ダイオード6,8,14にシヨツ
トキーダイオードを使用し、コンデンサ16,2
0を整合させておけば極めて高忠実度且つ広帯域
なピーク検出回路を得ることができる。
第1A図は第1D図の入出力信号波形図。第1
B図は第1C図の入出力信号波形図。第1C図は
従来のピークホールド回路。第1D図は従来の
AM波復調回路。第2図は本発明の原理回路図。
第3図は本発明に関する実施例の回路図。 30,32:演算増幅器。
B図は第1C図の入出力信号波形図。第1C図は
従来のピークホールド回路。第1D図は従来の
AM波復調回路。第2図は本発明の原理回路図。
第3図は本発明に関する実施例の回路図。 30,32:演算増幅器。
Claims (1)
- 【特許請求の範囲】 1 入力信号を一方の端子に入力し第一検波出力
をもう一方の端子Aに出力し第1順方向電圧降下
を有する第1ダイオードと、 前記入力信号を一方の端子に入力し第二検波出
力をもう一方の端子Bに出力し第2順方向電圧降
下を有する第2ダイオードと、 前記第一、第二検波出力を入力して、それぞれ
に第1、第2係数を乗じて加算して出力する差動
増幅器から成り、 前記第1、第2順方向電圧降下の大きさが互い
に異り、 前記第1係数に対する前記第2係数の比Cの絶
対値が前記第2順方向電圧降下に対する前記第1
順方向電圧降下の比に等しく、前記比Cの符号を
前記第1、第2ダイオードのそれぞれの端子A,
Bが同極性のときは負号を、異極性のときは正号
をとるようにしたことを特徴とするピーク検出回
路。 2 前記端子A,Bのそれぞれに抵抗とコンデン
サの並列回路の一方の端子を接続し、前記並列回
路のもう一方の端子を前記第1、第2ダイオード
が導通する方向に付勢することを含む特許請求の
範囲第1項記載のピーク検出回路。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US06/205,401 US4362996A (en) | 1980-11-10 | 1980-11-10 | Method and means for an accurate wideband peak detector |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS57107615A JPS57107615A (en) | 1982-07-05 |
| JPS6237562B2 true JPS6237562B2 (ja) | 1987-08-13 |
Family
ID=22762035
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP56180280A Granted JPS57107615A (en) | 1980-11-10 | 1981-11-10 | Peak detector |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US4362996A (ja) |
| JP (1) | JPS57107615A (ja) |
| DE (1) | DE3141543A1 (ja) |
| GB (1) | GB2087179B (ja) |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FI62515C (fi) * | 1981-03-04 | 1983-01-10 | Elevator Gmbh | Foerfarande och maetkrets foer reglering av stannande av en his |
| JPS5940326A (ja) * | 1982-08-30 | 1984-03-06 | Hitachi Ltd | デイスク再生装置 |
| FR2538557B1 (fr) * | 1982-12-22 | 1985-06-14 | Elf Aquitaine | Dispositif de detection du changement de pente d'une tension variable |
| US4581544A (en) * | 1983-02-14 | 1986-04-08 | Sperry Corporation | Delayed monostable multivibrator |
| US4605868A (en) * | 1983-03-28 | 1986-08-12 | Tektronix, Inc. | Peak-to-peak detection apparatus |
| US4904947A (en) * | 1988-11-09 | 1990-02-27 | Tideland Signal Corporation | Method and circuit for measuring pulse width |
| US4939471A (en) * | 1989-05-05 | 1990-07-03 | Aphex Systems Ltd. | Impulse detection circuit |
| US5272394A (en) * | 1990-06-26 | 1993-12-21 | Digital Equipment Corporation | Wide bandwidth peak follower circuitry |
| JPH05160691A (ja) * | 1991-12-04 | 1993-06-25 | Nikon Corp | 2値化しきい値設定回路 |
| US5987392A (en) * | 1997-08-14 | 1999-11-16 | Tucker; Lawrence J. | Wave form peak detector |
| US6064238A (en) * | 1998-10-21 | 2000-05-16 | Nortel Networks Corporation | Low amplitude peak detector |
| RU2156028C1 (ru) * | 2000-02-08 | 2000-09-10 | Ульяновский государственный технический университет | Пиковый детектор |
| FR2806855B1 (fr) * | 2000-03-21 | 2002-06-21 | St Microelectronics Sa | Demodulateur d'un signal alternatif module en amplitude |
| US8077484B2 (en) * | 2010-04-29 | 2011-12-13 | Power Integrations, Inc. | Apparatus and method for detecting a change in output voltage of an isolated power converter |
| JP5621673B2 (ja) * | 2011-03-18 | 2014-11-12 | 富士通セミコンダクター株式会社 | 検波回路 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3508158A (en) * | 1967-07-28 | 1970-04-21 | Ibm | Information detector employing a greatest-of detector |
| US3543050A (en) * | 1968-10-30 | 1970-11-24 | T O Paine | Peak polarity selector |
| JPS5352368Y2 (ja) * | 1972-12-26 | 1978-12-14 | ||
| US4295099A (en) * | 1979-09-05 | 1981-10-13 | Honeywell Inc. | Peak detector |
-
1980
- 1980-11-10 US US06/205,401 patent/US4362996A/en not_active Expired - Lifetime
-
1981
- 1981-10-20 DE DE19813141543 patent/DE3141543A1/de active Granted
- 1981-11-03 GB GB8133084A patent/GB2087179B/en not_active Expired
- 1981-11-10 JP JP56180280A patent/JPS57107615A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS57107615A (en) | 1982-07-05 |
| DE3141543C2 (ja) | 1990-11-29 |
| US4362996A (en) | 1982-12-07 |
| GB2087179B (en) | 1984-09-19 |
| DE3141543A1 (de) | 1982-08-12 |
| GB2087179A (en) | 1982-05-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6237562B2 (ja) | ||
| US4415862A (en) | Pulse width modulation amplifier | |
| US4835486A (en) | Isolation amplifier with precise timing of signals coupled across isolation barrier | |
| KR940704082A (ko) | 스위칭 증폭기 | |
| FR2589649A1 (fr) | Dispositif destine a augmenter la puissance de sortie d'un appareil radioelectrique alimente a basse tension, par exemple du type autoradio | |
| JPS58133004A (ja) | 振幅検波装置 | |
| JPS5551361A (en) | Range switching device for electric measuring instrument | |
| US4140928A (en) | Monostable multivibrator | |
| US4247823A (en) | Low noise, low phase shift analog signal multiplier | |
| US4268795A (en) | Pulsed voltage amplification device with drift correction | |
| EP0367184A2 (en) | First stage circuit for an optical receiver | |
| JPS6223224A (ja) | デイジタル中継器用直流再生回路 | |
| US3691470A (en) | Chopper amplifier | |
| JPS59183516A (ja) | Agc増幅器負帰還回路 | |
| US3947779A (en) | Input bias and signal conditioning circuit with overload indication for differential amplifiers | |
| JP2558691B2 (ja) | 交流光成分増幅装置 | |
| SU955101A1 (ru) | Устройство дл выделени модул знакопеременного сигнала | |
| JPS58142620A (ja) | 波形整形回路 | |
| US3596194A (en) | Electronic signal converter | |
| JPS60264147A (ja) | 直流再生回路 | |
| SU869013A1 (ru) | Генератор импульсов | |
| SU723757A1 (ru) | Усилитель посто нного тока | |
| JPH0629747A (ja) | 周波数弁別回路 | |
| JPS6346475B2 (ja) | ||
| JPS6112113A (ja) | スライス回路 |