JPS6382017A - 情報入力装置 - Google Patents
情報入力装置Info
- Publication number
- JPS6382017A JPS6382017A JP61226668A JP22666886A JPS6382017A JP S6382017 A JPS6382017 A JP S6382017A JP 61226668 A JP61226668 A JP 61226668A JP 22666886 A JP22666886 A JP 22666886A JP S6382017 A JPS6382017 A JP S6382017A
- Authority
- JP
- Japan
- Prior art keywords
- power source
- information
- photocoupler
- switching circuit
- interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
- 230000010365 information processing Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本発明は情報入力装置に関し、特に外部からの複数の接
点情報をフォトカプラを用いて電気的に絶縁して入力す
る情報入力装置に関するものである。
点情報をフォトカプラを用いて電気的に絶縁して入力す
る情報入力装置に関するものである。
【X且I
情報処理装置においては、外部からの情報を入力するた
めにインタフェースが設けられており、このインタフェ
ースの例として外部から複数の接点情報を、インタフェ
ースの入出力間を電気的に絶縁すべくフォトカプラを用
いて入力する方式のものがある。
めにインタフェースが設けられており、このインタフェ
ースの例として外部から複数の接点情報を、インタフェ
ースの入出力間を電気的に絶縁すべくフォトカプラを用
いて入力する方式のものがある。
かかる方式の回路例を第2図に示しており、図において
、図示せぬ複数の外部接点情報に夫々対応したフォトカ
プラ11〜1nが設けられており、このフォトカプラ1
1〜1nの各入力端子を夫々装置電源の負側へ電気的に
短絡することにより、各フォトカプラがオンとなって各
々のフォトカプラの1対の出力端子間が電気的に導通状
態となるものである。尚、21〜2nは電流制限用抵抗
であり、各フォトカプラ11〜1nはこの電流制限用抵
抗21〜2nを夫々介して装置電源の正側へ接続されて
動作電源が供給されている。
、図示せぬ複数の外部接点情報に夫々対応したフォトカ
プラ11〜1nが設けられており、このフォトカプラ1
1〜1nの各入力端子を夫々装置電源の負側へ電気的に
短絡することにより、各フォトカプラがオンとなって各
々のフォトカプラの1対の出力端子間が電気的に導通状
態となるものである。尚、21〜2nは電流制限用抵抗
であり、各フォトカプラ11〜1nはこの電流制限用抵
抗21〜2nを夫々介して装置電源の正側へ接続されて
動作電源が供給されている。
かかる構成において、点線で示した外部入力接点3が閉
状態にあるとき、抵抗21とこの閉状態の接点3とを介
してフォトカプラ11へ電流が供給されるので、このフ
ォトカプラ11はオンとなり、その1対の出力に接点開
情報が生成される。
状態にあるとき、抵抗21とこの閉状態の接点3とを介
してフォトカプラ11へ電流が供給されるので、このフ
ォトカプラ11はオンとなり、その1対の出力に接点開
情報が生成される。
他のフォトカプラについても全く同様である。
上述した従来のフォトカプラ絶縁形情報入力回路では、
外部からの接点情報を入力する接点が閉状態の場合、常
時インタフェース電流が流れることになる。従って、入
力情報の数が大となると、インタフェース電源の容量が
大となり、入力信号の数の多少を考慮して電源容aを決
定する必要がある。
外部からの接点情報を入力する接点が閉状態の場合、常
時インタフェース電流が流れることになる。従って、入
力情報の数が大となると、インタフェース電源の容量が
大となり、入力信号の数の多少を考慮して電源容aを決
定する必要がある。
発明の目的
本発明の目的は、入力情報の数が非常に大となってもイ
ンタフェース電源の負荷は略一定に維持することができ
、その容量も大とする必要がない情報入力装置を提供す
ることである。
ンタフェース電源の負荷は略一定に維持することができ
、その容量も大とする必要がない情報入力装置を提供す
ることである。
l虱立且り
本発明によれば、外部からの複数の接点情報をフォトカ
プラを用いて電気的に絶縁して入力する情報入力装置で
あって、前記フォトカプラの動作電源をオンオフ制御自
在なスイッチング回路を設け、前記接点情報の入力待以
外は前記動作電源をオフ制御するようにしたことを特徴
とする情報入力装置が得られる。
プラを用いて電気的に絶縁して入力する情報入力装置で
あって、前記フォトカプラの動作電源をオンオフ制御自
在なスイッチング回路を設け、前記接点情報の入力待以
外は前記動作電源をオフ制御するようにしたことを特徴
とする情報入力装置が得られる。
1l3
以下に図面を用いて本発明の詳細な説明する。
第1図は本発明の実施例の回路図であり、第2図と同等
部分は同一符号により示している。本例においては、各
フォトカプラ11〜1nの電流制限用抵抗21〜2nと
インタフェース電源の正側との間に電源オンオフ制御用
のスイッチング回路4を設けたものである。このスイッ
チング回路4によりインタフェース?lWIが各フォト
カプラ11〜1nへ供給されるのを制御信号により制御
するようにしている。
部分は同一符号により示している。本例においては、各
フォトカプラ11〜1nの電流制限用抵抗21〜2nと
インタフェース電源の正側との間に電源オンオフ制御用
のスイッチング回路4を設けたものである。このスイッ
チング回路4によりインタフェース?lWIが各フォト
カプラ11〜1nへ供給されるのを制御信号により制御
するようにしている。
スイッチング回路4は、スイッチングトランジスタ5と
、このトランジスタ5のオンオフ制御のためのフォトカ
プラ6と、トランジスタ5のベースバイアス用抵抗7と
からなる。このフォトカプラ6を制御信号によりオン動
作せしめれば、トランジスタ5はオフとなって各フォト
カプラ11〜1nへは動作電源が供給されなくなる。よ
って、必要とするときのみフォトカプラ11〜1nへ電
源供給を行い、他は電源供給を行わないようにすること
ができる。
、このトランジスタ5のオンオフ制御のためのフォトカ
プラ6と、トランジスタ5のベースバイアス用抵抗7と
からなる。このフォトカプラ6を制御信号によりオン動
作せしめれば、トランジスタ5はオフとなって各フォト
カプラ11〜1nへは動作電源が供給されなくなる。よ
って、必要とするときのみフォトカプラ11〜1nへ電
源供給を行い、他は電源供給を行わないようにすること
ができる。
そこで、単位情報(8ビツトや16ビツト等の1度に入
力される必要がある情報の集まりをいう)毎にインタフ
ェース電源オンオフ用スイッチング回路4を設けること
により、情報を入力する直前にインタフェース電源を供
給するようにし、情報入力後には電源供給を遮断する様
な制御が自在となるものである。よって、インタフェー
ス電源の負荷は入力情報の数が非常に太き(なっても、
略一定とすることができ、また電源容量も小とすること
が可能となるのである。
力される必要がある情報の集まりをいう)毎にインタフ
ェース電源オンオフ用スイッチング回路4を設けること
により、情報を入力する直前にインタフェース電源を供
給するようにし、情報入力後には電源供給を遮断する様
な制御が自在となるものである。よって、インタフェー
ス電源の負荷は入力情報の数が非常に太き(なっても、
略一定とすることができ、また電源容量も小とすること
が可能となるのである。
ここで、スイッチングトランジスタ5のオンオフ制御の
ためにフォトカプラ6を用いているが、これは装置内部
からの電源オンオフのための制御信号を電源側と電気的
に絶縁せしめるためである。
ためにフォトカプラ6を用いているが、これは装置内部
からの電源オンオフのための制御信号を電源側と電気的
に絶縁せしめるためである。
外部接点情報の入力部が電気的に絶縁されていることか
ら、スイッチング回路4を付加しても依然としてこの絶
縁性を保証する必要があることによるものである。
ら、スイッチング回路4を付加しても依然としてこの絶
縁性を保証する必要があることによるものである。
1旦立1浬
叙上の如く本発明によれば、インタフェース電源の供給
を任意にコントロール可能なスイッチング回路を設ける
ことにより、接点情報の入り数が極めて大きくなっても
、インタフェース電源の負荷は略一定に維持することが
でき、電源容量も小さくできるという効果がある。
を任意にコントロール可能なスイッチング回路を設ける
ことにより、接点情報の入り数が極めて大きくなっても
、インタフェース電源の負荷は略一定に維持することが
でき、電源容量も小さくできるという効果がある。
第1図は本発明の実施例の回路図、第2図は従来の情報
入力装置の回路図である。 主要部分の符号の説明
入力装置の回路図である。 主要部分の符号の説明
Claims (2)
- (1)外部からの複数の接点情報をフォトカプラを用い
て電気的に絶縁して入力する情報入力装置であつて、前
記フォトカプラの動作電源をオンオフ制御自在なスイッ
チング回路を設け、前記接点情報の入力時以外は前記動
作電源をオフ制御するようにしたことを特徴とする情報
入力装置。 - (2)前記スイッチング回路は、オンオフ制御用信号を
フォトカプラを介してスイッチング素子の制御入力とす
るよう構成されていることを特徴とする特許請求の範囲
第1項の情報入力装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61226668A JPS6382017A (ja) | 1986-09-25 | 1986-09-25 | 情報入力装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61226668A JPS6382017A (ja) | 1986-09-25 | 1986-09-25 | 情報入力装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS6382017A true JPS6382017A (ja) | 1988-04-12 |
Family
ID=16848786
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP61226668A Pending JPS6382017A (ja) | 1986-09-25 | 1986-09-25 | 情報入力装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6382017A (ja) |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5932225A (ja) * | 1982-08-16 | 1984-02-21 | Ohkura Electric Co Ltd | 省電力型マルチプレクサ回路 |
-
1986
- 1986-09-25 JP JP61226668A patent/JPS6382017A/ja active Pending
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5932225A (ja) * | 1982-08-16 | 1984-02-21 | Ohkura Electric Co Ltd | 省電力型マルチプレクサ回路 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW230851B (ja) | ||
| GB937294A (en) | Improvements in bridge-type transistor converters | |
| JPS6382017A (ja) | 情報入力装置 | |
| JPS58190131A (ja) | 特に無接触動作する電子スイツチ装置 | |
| EP0542344A3 (ja) | ||
| SE8506023D0 (sv) | Anordning for justering av ett impedansnet i en integrerad halvledarkrets | |
| EP0084259A3 (en) | Sample & hold circuit | |
| RU2096919C1 (ru) | Коммутатор | |
| CA1150800A (en) | Field effect transistor switched temperature control circuit | |
| KR880005808A (ko) | 비디오 장치용 전원 | |
| JPH0530162Y2 (ja) | ||
| JP2615890B2 (ja) | 制御機器の入力装置 | |
| US3784840A (en) | Solid state remote power switch | |
| JPH0530681A (ja) | 電子機器用電源装置 | |
| US5150028A (en) | Two Zener diode one power supply fast turn off | |
| GB872433A (en) | Improvements in or relating to bistable flip-flop circuits and relay circuit arrangements incorporating such circuits | |
| SU957368A1 (ru) | Устройство дл управлени двухтактным транзисторным ключом | |
| JPS6216020A (ja) | 電源回路 | |
| JPS6318216Y2 (ja) | ||
| JPS5752235A (en) | Operating circuit device using superconductive material element | |
| JPH0736368A (ja) | プログラマブルコントローラ | |
| SU714482A1 (ru) | Устройство дл переключени тока магнитных головок | |
| JP2531826Y2 (ja) | パワーセーブ回路 | |
| DE3278005D1 (en) | Dual polarity switchable operational amplifier circuit | |
| JPS59225652A (ja) | 複流電信信号出力結合回路 |