JPH0123979B2 - - Google Patents

Info

Publication number
JPH0123979B2
JPH0123979B2 JP59132556A JP13255684A JPH0123979B2 JP H0123979 B2 JPH0123979 B2 JP H0123979B2 JP 59132556 A JP59132556 A JP 59132556A JP 13255684 A JP13255684 A JP 13255684A JP H0123979 B2 JPH0123979 B2 JP H0123979B2
Authority
JP
Japan
Prior art keywords
signal
counter
mark
bit
fsk
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP59132556A
Other languages
English (en)
Other versions
JPS6022855A (ja
Inventor
Kyoshi Kawana
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59132556A priority Critical patent/JPS6022855A/ja
Publication of JPS6022855A publication Critical patent/JPS6022855A/ja
Publication of JPH0123979B2 publication Critical patent/JPH0123979B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

【発明の詳細な説明】 本発明は符号形式として、スプリツトフエーズ
符号を使用し、FSK変調を行つたデータ伝送方
式の受信回路等において、復調データをサンプリ
ングする際に使用するビツト同期クロツクの発生
装置に関するもので、そのクロツクが精度よく、
容易に得られるようにすることを目的とする。
従来のビツト同期クロツクの発生装置について
説明する。第1図において、1はFSK復調部、
2はビツト変化点検出回路、3はビツト同期クロ
ツク発生カウンタ、4は発振回路である。
第2図は第1図における要部の信号波形を示す
もので、イはFSK変調信号、ロは復調信号、ハ
はビツト変化点信号、ニは発振クロツク、ホはビ
ツト同期クロツクである。
このように構成された装置において、FSK変
調信号イはFSK復調部1によつて復調される。
この復調信号ロのビツト変化点を、ビツト変化点
検出回路2により検出し、ビツト変化点信号ハを
発生させ、ビツト同期クロツク発生カウンタ3に
リセツトをかけ、ビツト同期クロツクホに補正を
かけるようにしている。なお、ビツト同期クロツ
ク発生カウンタ3の分周をN、発信クロツクニを
tO、受信信号のデータ伝送速度をTOとすると、tO
=NTOの条件を満たす必要がある。
しかしながら、この構成では、受信部にtO
NTOの条件を満足する高精度の発振回路4が必
要の為、受信回路が高価、複雑になる欠点があつ
た。
本発明は、これらの欠点を解決したものであ
り、以下にその実施例とともに説明する。
第3図において、5はFSK復調部、6はマー
ク信号の場合のみ動作するカウンタ、7はスペー
ス信号の場合のみ動作するカウンタ、8はオアー
回路、9は2進カウンタである。
第4図は要部の信号波形を示すもので、aは
FSK変調信号、bは復調信号、cはマーク信号
に対応させて発生するクロツク用信号、dはスペ
ース信号に対応して発生させるクロツク用信号、
eはマーク、スペース信号に対応して発生したク
ロツクc,dのオア信号、fはビツト同期クロツ
クである。
次にこの実施例の動作について説明する。入力
されたFSK変調信号aはFSK復調部5によつて
復調される。このようにして復調された復調信号
bのマーク、スペース状態により、カウンタ6,
7のいづれかを選択し、FSK変調信号を分割し、
ビツト同期クロツクの基になる信号c,dを発生
させている。またカウンタ6,7は、FSK変調
信号のマーク、スペース状態の周波数をf1、f2
すると、それぞれ1/f1、1/f2のカウントを行
う構成になつている。このため、マーク状態の場
合は1/f1カウタン6、スペース状態の場合は
1/f2のカウンタ7がそれぞれ働き、c,dで示
したクロツクを発生させている。なお、このカウ
ンタ6,7は、復調信号がスプリツト・フエーズ
符号になつているために1データ長以上連続して
動作することはない。またクロツクc,dのオア
により発生させた信号eは図で示す様に、スプリ
ツト・フエーズ符号に対応しているため1データ
長の倍の速度のクロツク信号になつている。この
ためeの信号を2進カウンタにより分周すること
により、1データ長に対応するビツト同期クロツ
クfを得ることができる。
上記実施例より明らかなように本発明によれば
FSK変調信号により直接、ビツト同期クロツク
を得ることができるため、復調部で、ビツト同期
クロツクを発生させるための発振回路が不用にな
ると共にFSK変調信号をテープ等に録音し、再
生する場合でも、テープ速度の変動にも追従し
て、ビツト同期クロツクを再生できる等の特徴を
有している。
【図面の簡単な説明】
第1図は従来のビツト同期クロツク発生装置の
ブロツク図、第2図は同タイミングチヤート、第
3図は本発明の一実施例におけるビツト同期クロ
ツク発生装置のブロツク図、第4図は同タイミン
グチヤートである。 5……FSK復調部、6,7……カウンタ、8
……オア回路、9……2進カウンタ。

Claims (1)

    【特許請求の範囲】
  1. 1 スプリツトフエーズ符号によつてFSK変調
    されているキヤリア信号を復調するFSK復調部
    と、上記キヤリア信号を入力し、マーク信号の場
    合のみ動作するマークカウンタと、上記キヤリア
    信号を入力しスペース信号の場合のみ動作するス
    ペースカウンタと、このスペースカウンタおよび
    上記マークカウンタの論理和をとるオアー回路
    と、このオアー回路の出力を入力してビツト同期
    クロツク信号を出力する2進カウンタとを備えた
    ビツト同期クロツク発生装置。
JP59132556A 1984-06-27 1984-06-27 ビツト同期クロツク発生装置 Granted JPS6022855A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59132556A JPS6022855A (ja) 1984-06-27 1984-06-27 ビツト同期クロツク発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59132556A JPS6022855A (ja) 1984-06-27 1984-06-27 ビツト同期クロツク発生装置

Publications (2)

Publication Number Publication Date
JPS6022855A JPS6022855A (ja) 1985-02-05
JPH0123979B2 true JPH0123979B2 (ja) 1989-05-09

Family

ID=15084046

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59132556A Granted JPS6022855A (ja) 1984-06-27 1984-06-27 ビツト同期クロツク発生装置

Country Status (1)

Country Link
JP (1) JPS6022855A (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5222868A (en) * 1975-08-14 1977-02-21 Kokusai Denshin Denwa Co Ltd <Kdd> Fs demodulator

Also Published As

Publication number Publication date
JPS6022855A (ja) 1985-02-05

Similar Documents

Publication Publication Date Title
US5444744A (en) Phase locked loop for synchronizing with carrier wave
US4174505A (en) Directional PSK modulation and demodulation system
US4592075A (en) Phase-shift keying demodulator
EP0335346A3 (en) Digital signal magnetic recording and playback apparatus employing quadrature amplitude modulation
EP0151394B1 (en) Demodulator for ditital fm signals
US4618830A (en) PSK demodulator using asynchronous local oscillator
JPH0123979B2 (ja)
US4547738A (en) Phase shift demodulator
GB1507638A (en) Receiver for synchronous data signals
JPH0666694B2 (ja) D/a変換装置
JPH05336185A (ja) ディジタル直交検波復調器
JP3549958B2 (ja) シンボルクロック再生方法および装置
JP3344530B2 (ja) デジタル信号伝送方法およびデジタル信号復調装置
US2969538A (en) Dual purpose navigation system
SU896789A1 (ru) Квазикогерентный демодул тор сигналов фазовой телеграфии
JP2535393B2 (ja) 同期信号検出回路
JPH0352699B2 (ja)
JPS5975743A (ja) クロツク再生回路
EP0534180A2 (en) MSK signal demodulating circuit
JPH08331189A (ja) クロック位相同期回路
JPH08214038A (ja) 位相変調波の復調装置
SU557500A1 (ru) Устройство тактовой синхронизации
JP2606210B2 (ja) ディジタル信号復調装置
JPS5840865B2 (ja) 積分型デイジタル位相判定器
JPS55149554A (en) Carrier reproducing circuit