JPH0223062A - スイッチング電源制御回路 - Google Patents
スイッチング電源制御回路Info
- Publication number
- JPH0223062A JPH0223062A JP17061588A JP17061588A JPH0223062A JP H0223062 A JPH0223062 A JP H0223062A JP 17061588 A JP17061588 A JP 17061588A JP 17061588 A JP17061588 A JP 17061588A JP H0223062 A JPH0223062 A JP H0223062A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- switching
- power supply
- control circuit
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 26
- 238000009499 grossing Methods 0.000 claims abstract description 9
- 238000003079 width control Methods 0.000 claims abstract description 8
- 230000006378 damage Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000004904 shortening Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 101100081489 Drosophila melanogaster Obp83a gene Proteins 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
Landscapes
- Dc-Dc Converters (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はスイッチング電源制御回路に関し、特にパワー
M OS F E Tによりスイッチング電源トランス
の一次側をオン・オフ制御し所定の電源電圧を得るスイ
ッチング電源制御回路に関する。
M OS F E Tによりスイッチング電源トランス
の一次側をオン・オフ制御し所定の電源電圧を得るスイ
ッチング電源制御回路に関する。
従来、この種のスイッチング電源制御回路は、第3図に
示すように、演算増幅器A1と定電圧ダ、イオードD1
とを備え、整流平滑回路7の出力電源電圧VCCの変動
に応じたレベルのパルス幅制御信号VPcを出力する電
圧変動検出回路1と、コンパレータA2を備え三角波と
パルス幅制御信号VPCとを入力しこのパルス幅制御信
号VPCのレベルに対応したパルス幅のパルス列信号V
p7を出力するパルス幅変調回路2と、1次電源の基準
電位端子(接地端子)と電源電圧V cI端子との間に
直列接続された2つのトランジスタQ!、Q2を備えパ
ルス列信号Vp7により出力端と基準電位端子及び電源
電圧■。、端子との間を交互にオン・オフしスイッチン
グ制御信号Vscを出力するスイッチング制御回路3と
、スイッチング制御信号■scをゲート電極に入力して
オン・オフするパワーM OS F E T Q pと
2次側に整流平滑回路7を接続したスイッチング電源ト
ランスTlとを1次電源の基準電位端子及び電源電圧V
CI端子間に直列接続したスイッチング回路6とを有す
る構成となっていた。
示すように、演算増幅器A1と定電圧ダ、イオードD1
とを備え、整流平滑回路7の出力電源電圧VCCの変動
に応じたレベルのパルス幅制御信号VPcを出力する電
圧変動検出回路1と、コンパレータA2を備え三角波と
パルス幅制御信号VPCとを入力しこのパルス幅制御信
号VPCのレベルに対応したパルス幅のパルス列信号V
p7を出力するパルス幅変調回路2と、1次電源の基準
電位端子(接地端子)と電源電圧V cI端子との間に
直列接続された2つのトランジスタQ!、Q2を備えパ
ルス列信号Vp7により出力端と基準電位端子及び電源
電圧■。、端子との間を交互にオン・オフしスイッチン
グ制御信号Vscを出力するスイッチング制御回路3と
、スイッチング制御信号■scをゲート電極に入力して
オン・オフするパワーM OS F E T Q pと
2次側に整流平滑回路7を接続したスイッチング電源ト
ランスTlとを1次電源の基準電位端子及び電源電圧V
CI端子間に直列接続したスイッチング回路6とを有す
る構成となっていた。
〔発明が解決しようとする課題〕
上述した従来のスイッチング電源制御回路は、整流平滑
回路7の出力電源電圧■ccの変動を電圧変動検出回路
1、パルス幅変調回路2及びスイッチング制御回路3を
介してスイッチング回路6へ伝達制御する組成となって
いるので、これらの複数の回路を介しているほか、出力
電源電圧VCC端と接地電位端子間には静電容量が存在
し、また回路配線等の影響で制御の応答速度が低下し、
瞬時の重負荷に対してパワーM OS F E T Q
、−が破壊するという欠点がある。
回路7の出力電源電圧■ccの変動を電圧変動検出回路
1、パルス幅変調回路2及びスイッチング制御回路3を
介してスイッチング回路6へ伝達制御する組成となって
いるので、これらの複数の回路を介しているほか、出力
電源電圧VCC端と接地電位端子間には静電容量が存在
し、また回路配線等の影響で制御の応答速度が低下し、
瞬時の重負荷に対してパワーM OS F E T Q
、−が破壊するという欠点がある。
本発明の目的は、制御の応答速度を早めパワーM OS
I” E Tの破壊を防止することができるスイッチ
ング電源制御回路を提供することにある。
I” E Tの破壊を防止することができるスイッチ
ング電源制御回路を提供することにある。
本発明のスイッチング電源制御回路は、整流平滑回路の
出力電源電圧の変動に応じたレベルのパルス幅制御電圧
を出力する電圧変動検出回路と、前記パルス幅制御電圧
のレベルに対応したパルス幅のパルス列信号を出力する
パルス幅変調回路と、1次電源の第1及び第2の電源端
子間に直列接続された2つのトランジスタを備え前記パ
ルス列信号により出力端と前記第1及び第2の電源端子
との間を交互にオン・オフしたスイッチング制御信号を
出力するスイッチング制御回路と、前記スイッチング制
御信号をゲート電極に入力してオン・オフするパワーM
OS F E Tと2次側に前記整流平滑回路を接続
しスイッチング電源トランスとを前記1次電源の第1及
び第2の電源端子間に直列接続したスイッチング回路と
を有するスイッチング電源制御回路において、前記スイ
ッチング制御回路の出力端と+iir記パワーMOSF
ETのゲート電極との間に過電流検出制御信号のレベル
に応じてオン抵抗が制御されるトランジスタを(iMえ
たインピーダンス制御回路を設け、前記スイッチング回
路と前記1次電源の第1の電源端子との間にこのスイッ
チング回路と直列に接続された過電流検出用の抵抗を備
えこの抵抗の端子間電圧に応じて所定のレベルの前記過
電流検出制御信号を出力する過電流検出制御回路を設け
て構成される。
出力電源電圧の変動に応じたレベルのパルス幅制御電圧
を出力する電圧変動検出回路と、前記パルス幅制御電圧
のレベルに対応したパルス幅のパルス列信号を出力する
パルス幅変調回路と、1次電源の第1及び第2の電源端
子間に直列接続された2つのトランジスタを備え前記パ
ルス列信号により出力端と前記第1及び第2の電源端子
との間を交互にオン・オフしたスイッチング制御信号を
出力するスイッチング制御回路と、前記スイッチング制
御信号をゲート電極に入力してオン・オフするパワーM
OS F E Tと2次側に前記整流平滑回路を接続
しスイッチング電源トランスとを前記1次電源の第1及
び第2の電源端子間に直列接続したスイッチング回路と
を有するスイッチング電源制御回路において、前記スイ
ッチング制御回路の出力端と+iir記パワーMOSF
ETのゲート電極との間に過電流検出制御信号のレベル
に応じてオン抵抗が制御されるトランジスタを(iMえ
たインピーダンス制御回路を設け、前記スイッチング回
路と前記1次電源の第1の電源端子との間にこのスイッ
チング回路と直列に接続された過電流検出用の抵抗を備
えこの抵抗の端子間電圧に応じて所定のレベルの前記過
電流検出制御信号を出力する過電流検出制御回路を設け
て構成される。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図は本発明の第1の実施例を示す回路図である。
この実施例が第3図に示された従来のスイッチング電源
制御回路と相違する点は、スイッチング制御回1i’!
3の出力端とスイッチング回路6のパワーM OS
F E’l’ Q pのグー1〜電極との間に、過電流
検出制御信号V。Cのレベルに応じてオン抵抗が制御さ
れる接合型F ET Q 、を備えたインピーダンス制
御回路5を設け、スイッチング回路6と1次電源の基準
電位端子(接地端子)との間に、このスイッチング回路
6と直列に接続された過電流検出用の抵抗R7と、定電
圧ダイオードD2と演算増幅器Δ1とを備え、この抵抗
R7の端子間電圧に応じて所定のレベルの過電流検出制
御信号VOcを出力する過電流検出制御回路4を設けた
点にある。
制御回路と相違する点は、スイッチング制御回1i’!
3の出力端とスイッチング回路6のパワーM OS
F E’l’ Q pのグー1〜電極との間に、過電流
検出制御信号V。Cのレベルに応じてオン抵抗が制御さ
れる接合型F ET Q 、を備えたインピーダンス制
御回路5を設け、スイッチング回路6と1次電源の基準
電位端子(接地端子)との間に、このスイッチング回路
6と直列に接続された過電流検出用の抵抗R7と、定電
圧ダイオードD2と演算増幅器Δ1とを備え、この抵抗
R7の端子間電圧に応じて所定のレベルの過電流検出制
御信号VOcを出力する過電流検出制御回路4を設けた
点にある。
過電流検出制御信号VDCは、スイッチング回路6に過
電流が流れるとインピーダンス制御回路5の接合型F
E T Q 、+のオン抵抗を増大させ、スイッチング
制御回路3の出力端とパワーMO3FE ’T Q p
のゲートとの間のインピーダンスを高くするようにレベ
ル変化する。即ち、抵抗R7の端子間電圧が定電圧ダイ
オードD2で定まる所定のレベルを越えると演算増幅器
A3の出力端から出力される過電流検出制御信号VDC
のレベルは低下し、接合型F E T Q Jのオン抵
抗は増大する。
電流が流れるとインピーダンス制御回路5の接合型F
E T Q 、+のオン抵抗を増大させ、スイッチング
制御回路3の出力端とパワーMO3FE ’T Q p
のゲートとの間のインピーダンスを高くするようにレベ
ル変化する。即ち、抵抗R7の端子間電圧が定電圧ダイ
オードD2で定まる所定のレベルを越えると演算増幅器
A3の出力端から出力される過電流検出制御信号VDC
のレベルは低下し、接合型F E T Q Jのオン抵
抗は増大する。
ところで、パワーM OS F E T Q pの入力
容量は一般的に数千pF程度あるため、パワーMOSF
ETQPの高速スイッチングを行なう為には、ゲート電
極と基準電位端子及び電源電圧V C1端子との間のイ
ンピーダンスを下げることが重要な要素となる。
容量は一般的に数千pF程度あるため、パワーMOSF
ETQPの高速スイッチングを行なう為には、ゲート電
極と基準電位端子及び電源電圧V C1端子との間のイ
ンピーダンスを下げることが重要な要素となる。
ところが、過度にインピーダンスを下げると、パワーM
OS F E T Q pがターンオフした際過電力
破壊に至ることがある。なぜならば、急速にターンオフ
すると、トレイン・ソース間電圧が急上昇する一方、ス
イッチング電源トランスTlが誘導性負荷である為に電
流の下降が急激に始まらずこのパワーM OS F E
T Q pに短時間に過大な電力が印加される為であ
り、上記過電力破壊保護に対する制御回路の設計がスイ
ッチング電源における重要な要素となっている。
OS F E T Q pがターンオフした際過電力
破壊に至ることがある。なぜならば、急速にターンオフ
すると、トレイン・ソース間電圧が急上昇する一方、ス
イッチング電源トランスTlが誘導性負荷である為に電
流の下降が急激に始まらずこのパワーM OS F E
T Q pに短時間に過大な電力が印加される為であ
り、上記過電力破壊保護に対する制御回路の設計がスイ
ッチング電源における重要な要素となっている。
以上の事実より、パワーM OS F E T Q p
の有効な制御回路は、次の様に考えることが出来る。
の有効な制御回路は、次の様に考えることが出来る。
即ち、ターンオフ、ターンオン時には極力、インピーダ
ンス制御回路5を含むゲートドライブ回路のインピーダ
ンスを下げ、しかしターンオフ時にパワーM OS F
E T Q pがターンオフ破壊に至らぬ程度にして
効率、破壊耐量とも最適値で動作させる事が理想的であ
る。
ンス制御回路5を含むゲートドライブ回路のインピーダ
ンスを下げ、しかしターンオフ時にパワーM OS F
E T Q pがターンオフ破壊に至らぬ程度にして
効率、破壊耐量とも最適値で動作させる事が理想的であ
る。
因みに本発明では、ゲートドライブ回路のインピーダン
スの制御を接合型F E T Q Jの順・逆側方向の
インピーダンス特性(オン抵抗)を利用して実行し、こ
の接合型F E T Q 、、+の制御をパワーM O
S F E T Q pのソース電流に基づいて動作す
る過電流検出制御回路4により行っている。
スの制御を接合型F E T Q Jの順・逆側方向の
インピーダンス特性(オン抵抗)を利用して実行し、こ
の接合型F E T Q 、、+の制御をパワーM O
S F E T Q pのソース電流に基づいて動作す
る過電流検出制御回路4により行っている。
従って、パワーM OS F E T Q pに過電流
が流れると過電流検出制御回路4によりただちに接合型
F E T Q 、+のオン抵抗を増大させるので、制
御経路が短縮され保護応答時間を短縮することができる
。
が流れると過電流検出制御回路4によりただちに接合型
F E T Q 、+のオン抵抗を増大させるので、制
御経路が短縮され保護応答時間を短縮することができる
。
第2図は本発明の第2の実施例を示す回路図である。
ターンオン、ターンオフ時のインピーダンスは低くする
ことが望ましく、一般にはターンオフ時の方を低くする
場合が多い。
ことが望ましく、一般にはターンオフ時の方を低くする
場合が多い。
二の実施例においては、インピーダンス制御回路SAを
接合型F E T Q Jと直列にダイオードD、と抵
抗R8との並列回路を接続した構成とし、ターンオフ時
には接合型F E T Q 、、+のオン抵抗、ターン
オン時には接合型F E T Q Jのオン抵抗と抵抗
R8との和の抵抗でゲートドライブ回路のインピーダン
スを制御している。
接合型F E T Q Jと直列にダイオードD、と抵
抗R8との並列回路を接続した構成とし、ターンオフ時
には接合型F E T Q 、、+のオン抵抗、ターン
オン時には接合型F E T Q Jのオン抵抗と抵抗
R8との和の抵抗でゲートドライブ回路のインピーダン
スを制御している。
以上説明したように本発明は、スイッチング制御回路の
出力端とパワーMOS F ETのグー1−’+S極と
の間にオン抵抗制御されるトランジスタを備えたインピ
ーダンス制御回路を設け、パワーMOSFETのソース
電流を検出する抵抗を設けてこの抵抗の端子間電圧によ
りトランジスタのオン抵抗を制御する構成とすることに
より、パワーMOSFETのゲートドライブ回路のイン
ピーダンスの制御経路が短縮されるので保護応答時間を
短縮することができ、パワーM OS I” E Tの
破壊を防止することかできる効果がある。
出力端とパワーMOS F ETのグー1−’+S極と
の間にオン抵抗制御されるトランジスタを備えたインピ
ーダンス制御回路を設け、パワーMOSFETのソース
電流を検出する抵抗を設けてこの抵抗の端子間電圧によ
りトランジスタのオン抵抗を制御する構成とすることに
より、パワーMOSFETのゲートドライブ回路のイン
ピーダンスの制御経路が短縮されるので保護応答時間を
短縮することができ、パワーM OS I” E Tの
破壊を防止することかできる効果がある。
また、大電流動作時には、ドレイン電流、電圧波形等の
急激な変化が緩和され鈍るので、電磁波雑音を低減する
ことかできる効果もある。
急激な変化が緩和され鈍るので、電磁波雑音を低減する
ことかできる効果もある。
第1図及び第2図はそれぞれ本発明の第1及び第2の実
施例を示す回路図、第3図は従来のスイッチング電源制
−御回路の一例を示す回路図である。 1・・・電圧変動検出回路、2・・・パルス幅変調回路
、3・・・スイッチング制御回路、4・・・過電流検出
制御回路、5,5A・・・インピーダンス制御回路、6
・・・スイッチング回路、7・・・整流平滑回路、A1
・・・演算増幅器、A2・・・コンパレータ、A3・・
・演算増幅器、DI、D2・・・定電圧ダイオード、D
3・・・ダイオード、Ql、Q2・・・トランジスタ、
Q、・・・接合型FET、Qp・・・パワーMOSFE
T、R1〜R8・・・抵抗、T1・・・スイッチング電
源トランス
施例を示す回路図、第3図は従来のスイッチング電源制
−御回路の一例を示す回路図である。 1・・・電圧変動検出回路、2・・・パルス幅変調回路
、3・・・スイッチング制御回路、4・・・過電流検出
制御回路、5,5A・・・インピーダンス制御回路、6
・・・スイッチング回路、7・・・整流平滑回路、A1
・・・演算増幅器、A2・・・コンパレータ、A3・・
・演算増幅器、DI、D2・・・定電圧ダイオード、D
3・・・ダイオード、Ql、Q2・・・トランジスタ、
Q、・・・接合型FET、Qp・・・パワーMOSFE
T、R1〜R8・・・抵抗、T1・・・スイッチング電
源トランス
Claims (1)
- 整流平滑回路の出力電源電圧の変動に応じたレベルのパ
ルス幅制御電圧を出力する電圧変動検出回路と、前記パ
ルス幅制御電圧のレベルに対応したパルス幅のパルス列
信号を出力するパルス幅変調回路と、1次電源の第1及
び第2の電源端子間に直列接続された2つのトランジス
タを備え前記パルス列信号により出力端と前記第1及び
第2の電源端子との間を交互にオン・オフしスイッチン
グ制御信号を出力するスイッチング制御回路と、前記ス
イッチング制御信号をゲート電極に入力してオン・オフ
するパワーMOSFETと2次側に前記整流平滑回路を
接続したスイッチング電源トランスとを前記1次電源の
第1及び第2の電源端子間に直列接続したスイッチング
回路とを有するスイッチング電源制御回路において、前
記スイッチング制御回路の出力端と前記パワーMOSF
ETのゲート電極との間に過電流検出制御信号のレベル
に応じてオン抵抗が制御されるトランジスタを備えたイ
ンピーダンス制御回路を設け、前記スイッチング回路と
前記1次電源の第1の電源端子との間にこのスイッチン
グ回路と直列に接続された過電流検出用の抵抗を備えこ
の抵抗の端子間電圧に応じて所定のレベルの前記過電流
検出制御信号を出力する過電流検出制御回路を設けたこ
とを特徴とするスイッチング電源制御回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP17061588A JPH0223062A (ja) | 1988-07-08 | 1988-07-08 | スイッチング電源制御回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP17061588A JPH0223062A (ja) | 1988-07-08 | 1988-07-08 | スイッチング電源制御回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0223062A true JPH0223062A (ja) | 1990-01-25 |
Family
ID=15908148
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP17061588A Pending JPH0223062A (ja) | 1988-07-08 | 1988-07-08 | スイッチング電源制御回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0223062A (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59221347A (ja) * | 1983-05-31 | 1984-12-12 | Mitsui Petrochem Ind Ltd | 熱可塑性エラストマーの射出融着方法 |
| US8839535B2 (en) | 2006-03-30 | 2014-09-23 | Esco Corporation | Wear assembly |
| US9222353B2 (en) | 2008-01-08 | 2015-12-29 | Esco Corporation | Tip for an earth working roll |
-
1988
- 1988-07-08 JP JP17061588A patent/JPH0223062A/ja active Pending
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59221347A (ja) * | 1983-05-31 | 1984-12-12 | Mitsui Petrochem Ind Ltd | 熱可塑性エラストマーの射出融着方法 |
| US8839535B2 (en) | 2006-03-30 | 2014-09-23 | Esco Corporation | Wear assembly |
| US9650764B2 (en) | 2006-03-30 | 2017-05-16 | Esco Corporation | Wear assembly for use on earth working equipment |
| US9816254B2 (en) | 2006-03-30 | 2017-11-14 | Esco Corporation | Wear assembly for use on earth working equipment |
| US10829912B2 (en) | 2006-03-30 | 2020-11-10 | Esco Group Llc | Wear assembly for use on earth working equipment |
| US9222353B2 (en) | 2008-01-08 | 2015-12-29 | Esco Corporation | Tip for an earth working roll |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR900006046B1 (ko) | 도전변조형 mosfet의 과전류보호회로 | |
| KR970003185B1 (ko) | 파워트랜지스터용 과전류 보호회로 | |
| JP3752943B2 (ja) | 半導体素子の駆動装置及びその制御方法 | |
| CN105577153B (zh) | 半导体装置 | |
| US5724218A (en) | Power transistor with short-circuit protection | |
| EP0585926A2 (en) | Insulated gate semiconductor device | |
| US4952827A (en) | Circuit arrangement for controlling the load current in a power MOSFET | |
| US11196413B2 (en) | Driving circuit for switching element, and switching circuit | |
| JP3505539B2 (ja) | 立上り区間消去回路 | |
| JPH0653795A (ja) | 半導体装置 | |
| JPH02278915A (ja) | 電力用mosfetの保護回路 | |
| CN113056864B (zh) | 电力转换装置 | |
| JPH0223062A (ja) | スイッチング電源制御回路 | |
| JP2020078213A (ja) | スイッチング素子制御回路 | |
| JPS61261920A (ja) | 導電変調型mosfetの過電流保護回路 | |
| JPH06105448A (ja) | 保護機能を備えたスイッチ装置 | |
| JP2004208407A (ja) | 同期整流用mosfetの制御回路 | |
| JP3477566B2 (ja) | 過電流保護機能を有するゲート駆動回路 | |
| JPH0918310A (ja) | 絶縁ゲート半導体素子の過電流保護回路 | |
| WO1997012443A1 (en) | Pre-regulator with active current limiting for power transistor | |
| JP3039092B2 (ja) | 短絡保護回路 | |
| JPS61261919A (ja) | 導電変調型mosfetの過電流保護回路 | |
| JPH0685496B2 (ja) | 静電誘導形自己消弧素子のゲート駆動回路 | |
| JPS6211916A (ja) | 電力用mos電界効果トランジスタの過電流保護回路 | |
| JPH08331757A (ja) | 過電流制限回路 |