JPH0241239B2 - - Google Patents

Info

Publication number
JPH0241239B2
JPH0241239B2 JP59039952A JP3995284A JPH0241239B2 JP H0241239 B2 JPH0241239 B2 JP H0241239B2 JP 59039952 A JP59039952 A JP 59039952A JP 3995284 A JP3995284 A JP 3995284A JP H0241239 B2 JPH0241239 B2 JP H0241239B2
Authority
JP
Japan
Prior art keywords
switch
diode
line
resistor
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59039952A
Other languages
English (en)
Other versions
JPS60183826A (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP3995284A priority Critical patent/JPS60183826A/ja
Publication of JPS60183826A publication Critical patent/JPS60183826A/ja
Publication of JPH0241239B2 publication Critical patent/JPH0241239B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/54Systems for transmission via power distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2203/00Indexing scheme relating to line transmission systems
    • H04B2203/54Aspects of powerline communications not already covered by H04B3/54 and its subgroups
    • H04B2203/5462Systems for power line communications
    • H04B2203/5466Systems for power line communications using three phases conductors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2203/00Indexing scheme relating to line transmission systems
    • H04B2203/54Aspects of powerline communications not already covered by H04B3/54 and its subgroups
    • H04B2203/5462Systems for power line communications
    • H04B2203/5483Systems for power line communications using coupling circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B2203/00Indexing scheme relating to line transmission systems
    • H04B2203/54Aspects of powerline communications not already covered by H04B3/54 and its subgroups
    • H04B2203/5462Systems for power line communications
    • H04B2203/5495Systems for power line communications having measurements and testing channel

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Selective Calling Equipment (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Description

【発明の詳細な説明】 技術分野 本発明は、制御データなどを2線式で伝送する
データ伝送回路に関する。
背景技術 第1図は、制御データなどを伝送する従来から
のデータ伝送回路の電気回路図である。本体処理
部A1は、電源E1、ホトカプラ4,5,6およ
び抵抗7,8,9から構成される。操作部B1は
スイツチ1,2,3を有し、スイツチ1の一端は
ラインl1を介して抵抗7の一端に接続され、ス
イツチ2の一端はラインl2を介して抵抗8の一
端に接続され、スイツチ3の一端はラインl3を
介して抵抗9の一端に接続される。スイツチ1,
2,3の他端は、ラインl4を介してそれぞれ接
地される。スイツチ1をオンすると、電源E1か
らの電流は、ホトカプラ4および抵抗7を介しラ
インl1を矢符F1の方向に流れ、ラインl4を
介して接地に流れる。これによつてホトカプラ4
は動作し、出力Q1から信号を送出する。スイツ
チ2をオンすると、電源E1からの電流は、ホト
カプラ5および抵抗8を介しラインl2を矢符F
2の方向に流れ、ラインl4を介して接地に流
れ、ホトカプラ5は動作する。スイツチ3をオン
すると、電源E1からの電流は、ホトカプラ6お
よび抵抗9を介しラインl3を矢符F3の方向に
流れ、ラインl4を介して接地に流れ、ホトカプ
ラ6は動作する。以上のようにスイツチ1をオン
するとホトカプラ4の出力Q1から信号が送出さ
れ、スイツチ2をオンするとホトカプラ5の出力
Q2から信号が送出され、スイツチ3をオンする
とホトカプラ6の出力Q3から信号が送出され
る。このような信号によつて、電気機器などが制
御される。
このように第1図に示すような回路では、信号
を伝達する伝送線はスイツチの数と共通線との数
が必要となり、配線が面倒になり、またコスト高
にもなる。
目 的 本発明の目的は、上述の技術的課題を解決し、
信号を伝達する伝送線は2線配線で行ない、低価
格を実現するデータ伝送回路を提供することであ
る。
本発明は、 (a) 交流電源E2と、 (b) 前記交流電源E2の一端に接続される第1ラ
インl5,l7と、 (c) 前記交流電源E2の他端に接続される第2ラ
インl6,l8と、 (d) 前記第1ラインl5,l7に直列に接続され
る一対の第1および第2インピーダンス素子3
6,37と、 (e) 前記第1インピーダンス素子36と並列に接
続される第1ダイオード38と、 (f) 前記第2インピーダンス素子37と並列にか
つ前記第1ダイオード38と逆方向となるよう
に接続される第2ダイオード39と、 (g) 前記第1インピーダンス素子36の両端間の
電位差を検出してレベル弁別する第1レベル弁
別回路32,34と、 (h) 前記第2インピーダンス素子37の両端間の
電位差を検出してレベル弁別する第2レベル弁
別回路33,35と、 (i) 操作部B2であつて、 (i1)第1スイツチ18と、前記第1ダイオ
ード38と同一方向に設けられる第3ダイオー
ド16とを有する第1の直列回路と、(i2)第
2スイツチ19と、前記第2ダイオード39と
同一方向に設けられる第4ダイオード17とを
有する第2直列回路と、(i3)第3スイツチ2
0とのうち、いずれか少なくとも2つを含み、
前記第1ラインl5,l7と前記第2ラインl
6,l8との間に接続されるそのような操作部
B2とを含むことを特徴とするデータ伝送回路
である。
実施例 第2図は、本発明の基礎となる構成の電気回路
図である。本体処理部A2において、端子a1
は、抵抗11を介して電源Vccに接続され、また
ホトカプラ12のホトトランジスタ12aのコレ
クタに接続される。端子a2は、抵抗10を介し
て電源Vccに接続され、またホトカプラ13のホ
トトランジスタ13aのコレクタに接続される。
ホトカプラ12の発光ダイオード12bのカソー
ドはラインl7を介して交流電源E2の一端に接
続され、発光ダイオード12bのアノードは抵抗
14を介してラインl5に接続される。ホトカプ
ラ13の発光ダイオード13bのアノードはライ
ンl7を介して交流電源E2の一端に接続され、
発光ダイオード13bのカソードは抵抗14を介
してラインl5に接続される。交流電源E2の他
端は、ラインl8および抵抗15を介してライン
l6に接続される。
操作部B2は、ダイオード16,17およびス
イツチ18,19,20を有する。ダイオード1
6のアノードはラインl5に接続され、そのカソ
ードはスイツチ18の一端に接続される。スイツ
チ18の他端は、ラインl6に接続される。ダイ
オード17のカソードはラインl5に接続され、
そのアノードはスイツチ19の一端に接続され
る。スイツチ19の他端は、ラインl6に接続さ
れる。スイツチ20の両端は、ラインl5とライ
ンl6とに接続される。
以下第3図を参照して動作を説明する。第3図
1は、交流電源E2の出力波形を示す。スイツチ
18をオンすると、ダイオード16により第3図
1に示す出力は整流され、ラインl5およびライ
ンl6には第3図2に示す信号が流れる。この信
号によつてホトカプラ13は動作し、第3図5に
示すような信号を端子a2から送出する。このと
き端子a1の信号は、第3図6に示すようにハイ
レベルである。
スイツチ19をオンすると、ダイオード17に
より整流され、ラインl5およびラインl6には
第3図3に示す信号が流れる。この信号によつて
ホトカプラ12は動作し、第3図8に示すような
信号を端子a1から送出する。このとき端子a2
の信号は、第3図7に示すようにハイレベルであ
る。
スイツチ20をオンした場合、あるいはスイツ
チ18およびスイツチ19を同時にオンした場合
は、ラインl5およびラインl6には第3図4に
示すような信号が流れる。この信号によつてホト
カプラ12およびホトカプラ13が動作し、端子
a2からは第3図9に示すような信号が送出さ
れ、端子a1からは第3図10に示すような信号
が送出される。
このように端子a1,a2から送出される信号
の仕様の相違により3つのモードの判別ができ
る。つまりスイツチ18,19,20のうちどれ
が操作中であるのか、あるいはスイツチ18のオ
ン、スイツチ19のオン、スイツチ18,19の
同時オンのうちのいずれであるのかが判別でき
る。なお第2図に示す操作部B2は、左図の操作
部b2に置き換えることもできる。操作部b2
は、ダイオード21,22およびスイツチ23,
24を有する。スイツチ23は操作部B2のスイ
ツチ18に対応し、スイツチ24は操作部B2の
スイツチ19に対応し、動作は同じである。
第4図は、本発明の一実施例の電気回路図であ
る。第4図において、第2図に示す構成要素に対
応するものには同一の参照符を付す。本体処理部
A3において、端子a1は、抵抗31を介して電
源Vccに接続され、また電圧比較器32の出力端
子に接続される。端子a2は、抵抗30を介して
電源Vccに接続され、また電圧比較器33の出力
端子に接続される。電圧比較器32の一方入力端
子は差動増幅器34の出力端子に接続され、電圧
比較器32の他方入力端子には正の基準電位が与
えられる。電圧比較器33の一方入力端子は差動
増幅器35の出力端子に接続され、電圧比較器3
3の他方入力端子には負の基準電位が与えられ
る。すなわち、電圧比較器32と差動増幅器34
とを含む回路は第1のレベル弁別回路を構成し、
電圧比較器33と差動増幅器35とを含む回路は
第2のレベル弁別回路を構成する。差動増幅器3
4の両入力端子は第1インピーダンス素子である
抵抗36に接続され、差動増幅器35の両入力端
子は第2インピーダンス素子である抵抗37に接
続される。ダイオード38のアノードは、抵抗3
6の一端およびラインl7に接続され、ダイオー
ド38のカソードは抵抗36の他端およびダイオ
ード39のカソードに接続される。ダイオード3
9のカソードは抵抗37の一端に接続され、ダイ
オード39のアノードは抵抗37の他端およびラ
インl5に接続される。
交流電源E2の両端は、ラインl7とラインl
8とに接続される。ラインl8は、抵抗40およ
びラインl6を介して操作部B2のスイツチ1
8,19,20の各一端に接続される。スイツチ
18の他端はダイオード16のカソードに接続さ
れ、スイツチ19の他端はダイオード17のアノ
ードに接続される。ダイオード16のアノード、
ダイオード17のカソードおよびスイツチ20の
他端は、ラインl5に接続される。
以下、前記第3図の波形図を参照して動作を説
明する。スイツチ18をオンすると、ラインl5
には第3図2に示す信号が流れる。この信号は、
抵抗37を矢符F5で示す方向に流れ、ダイオー
ド39には流れない。これによつて抵抗37の両
端に電圧が発生し、その電圧は差動増幅器35に
より増幅される。差動増幅器34に入力される信
号は、ダイオード38の順方向電圧以下となる。
電圧比較器33は、差動増幅器35の出力をノイ
ズカツトして第3図5に示すような信号を送出す
る。スイツチ19をオンすると、ラインl5には
第3図3に示す信号が流れる。この信号は、抵抗
36を矢符F4で示す方向に流れ、ダイオード3
8には流れない。これによつて抵抗36の両端に
電圧が発生し、その電圧は差動増幅器34により
増幅される。差動増幅器35に入力される信号
は、ダイオード39の順方向電圧以下となる。電
圧比較器34は、差動増幅器34の出力をノイズ
カツトして第3図8に示すような信号を送出す
る。スイツチ20をオンする場合、あるいはスイ
ツチ18およびスイツチ19を同時にオンする場
合は、ラインl5には第3図4に示すような信号
が流れる。この信号によつて抵抗37と抵抗36
とには、交互に電圧が発生する。したがつて電圧
比較器33からは第3図9に示す信号が送出さ
れ、電圧比較器32からは第3図10に示す信号
が送出される。
効 果 以上のように本発明によれば、第1および第2
のラインl5,l7;l6,l8を流れる交流電
源E2からの電流の方向を第1および第2レベル
弁別回路32,34;33,35が検出すること
によつて、操作部B2におけるスイツチ18,1
9,20のスイツチング状態を判別することがで
きる。さらに、一対のラインl5,l7;l6,
l8によつて、全スイツチがオフとなつている状
態を含めて、最大限4つのスイツチング状態に対
応したデータを伝送することができる。
また本発明では、第1および第2レベル弁別回
路32,34;33,35は、直列に接続されて
いる第1および第2のインピーダンス素子36,
37によつて第1ラインl5,l7に流れる電流
を検出しているので、ラインに流れる電流を小さ
くすることができる。したがつて、スイツチやダ
イオードは電流容量の小さい、小形で安価な部品
を使用することができる。
さらに第1および第2インピーダンス素子3
6,37の両端間には、第1および第2ダイオー
ド38,39が並列にそれぞれ接続されるので、
各ダイオード38,39の順方向については、各
レベル弁別回路32,34;33,35の入力電
圧はダイオードの順方向電圧以上に抑えられ、ノ
イズなどによる過大な電圧が発生することから保
護することができる。また、レベル弁別回路の弁
別レベル未満のノイズを除去することができるの
で、正確なデータを伝送することができる。
【図面の簡単な説明】
第1図は従来のデータ伝送回路の電気回路図、
第2図は本発明の基礎となる構成の電気回路図、
第3図は第2図の回路の動作を説明するための波
形図、第4図は本発明の一実施例の電気回路図で
ある。 A2,A3……本体処理部、B2……操作部、
10,11,14,15,30,31,36,3
7,40……抵抗、12,13……ホトカプラ、
16,17,38,39……ダイオード、18,
19,20……スイツチ、32,33……電圧比
較器、34,35……差動増幅器、E2……交流
電源、l5〜l8……ライン。

Claims (1)

  1. 【特許請求の範囲】 1 (a) 交流電源E2と、 (b) 前記交流電源E2の一端に接続される第1ラ
    インl5,l7と、 (c) 前記交流電源E2の他端に接続される第2ラ
    インl6,l8と、 (d) 前記第1ラインl5,l7に直列に接続され
    る一対の第1および第2インピーダンス素子3
    6,37と、 (e) 前記第1インピーダンス素子36と並列に接
    続される第1ダイオード38と、 (f) 前記第2インピーダンス素子37と並列にか
    つ前記第1ダイオード38と逆方向となるよう
    に接続される第2ダイオード39と、 (g) 前記第1インピーダンス素子36の両端間の
    電位差を検出してレベル弁別する第1レベル弁
    別回路32,34と、 (h) 前記第2インピーダンス素子37の両端間の
    電位差を検出してレベル弁別する第2レベル弁
    別回路33,35と、 (i) 操作部B2であつて、 (i1)第1スイツチ18と、前記第1ダイオ
    ード38と同一方向に設けられる第3ダイオー
    ド16とを有する第1の直列回路と、(i2)第
    2スイツチ19と、前記第2ダイオード39と
    同一方向に設けられる第4ダイオード17とを
    有する第2直列回路と、(i3)第3スイツチ2
    0とのうち、いずれか少なくとも2つを含み、
    前記第1ラインl5,l7と前記第2ラインl
    6,l8との間に接続されるそのような操作部
    B2とを含むことを特徴とするデータ伝送回
    路。
JP3995284A 1984-03-01 1984-03-01 デ−タ伝送回路 Granted JPS60183826A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3995284A JPS60183826A (ja) 1984-03-01 1984-03-01 デ−タ伝送回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3995284A JPS60183826A (ja) 1984-03-01 1984-03-01 デ−タ伝送回路

Publications (2)

Publication Number Publication Date
JPS60183826A JPS60183826A (ja) 1985-09-19
JPH0241239B2 true JPH0241239B2 (ja) 1990-09-17

Family

ID=12567296

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3995284A Granted JPS60183826A (ja) 1984-03-01 1984-03-01 デ−タ伝送回路

Country Status (1)

Country Link
JP (1) JPS60183826A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2844625B1 (fr) * 2002-09-16 2005-09-02 Somfy Sas Procede de commande de l'activation d'un actionneur electromecanique

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53136496U (ja) * 1977-04-01 1978-10-28
JPS58187096A (ja) * 1982-04-27 1983-11-01 Fujitsu Ltd 制御信号伝送方式

Also Published As

Publication number Publication date
JPS60183826A (ja) 1985-09-19

Similar Documents

Publication Publication Date Title
CA1183900A (en) Optically coupled bidirectional transceiver
JP2005521375A (ja) ディジタル通信用オプトエレクトロニクス受信機回路
JPH0241239B2 (ja)
GB2113052A (en) Signal transmission system for fire alarm junction line
JPH11160370A (ja) 異常電圧検出回路
US4283638A (en) Field effect transistor switched temperature control circuit
JP2573836B2 (ja) 転轍機出力信号極性検出回路
JPS584505B2 (ja) 論理信号伝送装置
JPS6138295Y2 (ja)
JPS60177275A (ja) 配線導通試験回路
JP2801342B2 (ja) 電源on―off回路
JPH02112355A (ja) 通信コネクタ接続検出回路
JPH0650830B2 (ja) デ−タ伝送回路
JPS6145494Y2 (ja)
JPH0241742Y2 (ja)
JP2539700Y2 (ja) ディジタル信号転送回路
KR900010344Y1 (ko) 전류원에 의한 데이타 전송회로
JPS6347996Y2 (ja)
JPH0666787B2 (ja) 返信信号発生回路
JP2635741B2 (ja) 伝送回路
JPS6122364Y2 (ja)
JPH0341842A (ja) 伝送システム
JPH0377950B2 (ja)
EP0032611A1 (en) Welder control system
JPH0376712B2 (ja)