JPH0263216B2 - - Google Patents

Info

Publication number
JPH0263216B2
JPH0263216B2 JP56122034A JP12203481A JPH0263216B2 JP H0263216 B2 JPH0263216 B2 JP H0263216B2 JP 56122034 A JP56122034 A JP 56122034A JP 12203481 A JP12203481 A JP 12203481A JP H0263216 B2 JPH0263216 B2 JP H0263216B2
Authority
JP
Japan
Prior art keywords
electrodes
liquid crystal
pixel
external terminal
pixel wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56122034A
Other languages
English (en)
Other versions
JPS5823017A (ja
Inventor
Shohei Koshiba
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP12203481A priority Critical patent/JPS5823017A/ja
Publication of JPS5823017A publication Critical patent/JPS5823017A/ja
Publication of JPH0263216B2 publication Critical patent/JPH0263216B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing

Landscapes

  • Physics & Mathematics (AREA)
  • Liquid Crystal (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

【発明の詳細な説明】 本発明は液晶パネルの欠陥を修正する方法に関
するものであり、特に液晶パネルを構成する金属
電極のシヨートを修正する方法に関するものであ
る。
第1図は従来提案されている4重マトリツクス
液晶パネルに用いられるガラス基板上に形成され
た電極の一部分を模式的に示した例図である。図
中、1,2,3,4,5は金属で構成された画素
配線電極である。1aと1b、2aと2b、3a
と3b、4aと4b、5aと5bは画素配線電極
1,2,3,4,5に接続された画素電極であ
る。1A,2A,3A,4A,5Aは外部端子電
極である。
表示面積に占める画素面積の割合はできるだけ
大きい方が望ましいので、画素配線電極1,2,
3,4,5はできるだけ細く、またその間隔はで
きるだけ狭くする必要がある。このため、画素配
線電極のシヨートや断線が起こりやすく、液晶パ
ネルの歩留りに著しく影響していた。
これより、このような液晶パネルの欠陥を修正
することは歩留り向上にとつて非常に有効であ
る。
画素配線電極は通常、金属膜を蒸着あるいはス
パツタで形成した後、ホトレジストでマスクをし
金属膜の不用部分をエツチングして形成する。従
つて、画素配線電極の断線は金属膜形成条件を押
えることにより比較的容易に減らすことができ
る。
しかし、配線電極のシヨートはホトマスクやホ
トレジストのキズあるいはホコリ等により容易に
起きてしまい、防ぐのが難かしい。
従つて、画素配線電極のシヨートと断線を比較
すると圧倒的にシヨートの方が多い。実際に画素
配線電極の幅および間隔が10μmのサンプルにつ
いて、シヨートと断線の数をかぞえ、その比率を
出したところ、25:1であつた。
これより、画素配線電極のシヨートを修正すれ
ば液晶パネルの歩留が大きく改善することは明白
である。
画素配線電極のシヨートはシヨート部分の金属
をレーザートリミングすることにより除去するこ
とができる。
しかし、外部端子電極のピツチが100〜400μm
と狭い上に、その数が100〜1000本と多いため、
以下に述べる理由から、実用的な画素配線電極の
シヨートの修正方法はなかつた。
外部端子電極全てに位置精度よく接触する電
極治具を作成するのが非常に難しかつた。
外部端子電極全てのシヨートをチエツクする
のに多大な時間を要した。
検出されたシヨート電極データをもとにシヨ
ートしている外部端子電極を見つけるのがめん
どうであつた。
本発明はこのような欠点を解消し、実用的な画
素配線電極のシヨートの修正方法を提供するもの
である。
本発明の第1の特徴は液晶を注入、封止してか
ら画素配線電極のシヨートを検出し、レーザート
リミングにより修正することにある。
本発明の第2の特徴は予め隣接する画素配線電
極の外部端子電極はそれぞれガラス基板の他方の
側に形成することにある。
以下、図面を用いて本発明の有効性を詳述す
る。
第2図は本発明に用いる4重マトリツクス液晶
パネルのガラス基板上に形成された電極の一部分
を模式図的に示した例図である。
第3図は本発明に用いる4重マトリツクス液晶
パネルの外観図の一例である。
画素配線電極2′および4′に隣接する画素配線
電極は1′と3′および3′と5′である。本発明で
は、外部端子電極1A′,3A′,5A′は一方の外
部端子部8に形成し、外部端子電極2A,4
A′は他方の外部端子部9に形成する。
例として、7の位置で画素配線電極1′と2′が
シヨートしているとする。
外部端子電極1A,3A,5Aのある外部端子
電極部8を導電ゴムなどで押え、外部端子電極部
8と液晶層を介して存在する対向ネサ電極10間
に電圧を印加する。このとき、画素電極1a′,1
b′,3a′,3b′,5a′,5b′がONし、さらにシヨ
ートにより画素電極2a′と2b′がONする。従つ
て、偏光板を介して見れば、2′を始めシヨート
している画素配線電極を容易に見出すことができ
る。
つぎに、シヨート部分7の金属をガラス基板
6′越しにレーザートリミングすることによりシ
ヨートを修正することができる。
このとき、トリミングした部分の配向は乱れて
しまうが、もともと表示に利用しない部分などで
表示質品には全く影響しない。また、レーザート
リミングの際の熱で一瞬部分的に液晶がN−点
を越えるが、後まで残るような影響は全く見出さ
れなかつた。
以上説明したように、本発明を用いるならば、
容易に液晶パネルのシヨートを修正することがで
きる。
なお、本発明は4重マトリツクス液晶パネルに
限るものではなく、金属電極を用い、かつ隣接す
る画素配線電極の外部端子電極がそれぞれガラス
基板の他方の側に形成してある液晶パネル全てに
適用することができる。
【図面の簡単な説明】
第1図は従来提案されている4重マトリツクス
液晶パネルに用いられるガラス基板上に形成され
た電極の一部分を模式的に示した平面図である。
第2図は本発明に用いる4重マトリツクス液晶パ
ネルのガラス基板上に形成された電極の一部分を
模式的に示した一実施例平面図である。第3図は
本発明に用いる4重マトリツクス液晶パネルの一
実施例の平面図である。 1,2,3,4,5……画素配線電極、1′,
2′,3′,4′,5′……画素配線電極、1A,2
A,3A,4A,5A……外部端子電極、1A′,
2A′,3A′,4A′,5A′……外部端子電極、1
a,2a,3a,4a,5a……画素電極、1
a′,2a′,3a′,4a′,5a′……画素電極、1b

2b,3b,4b,5b……画素電極、1b′,2
b′,3b′,4b′,5b′……画素電極、6,6′……
ガラス基板、7……シヨート部、8,9……外部
端子電極部、10……ネサ対向電極。

Claims (1)

    【特許請求の範囲】
  1. 1 画素配線電極が金属で構成されている液晶パ
    ネルにおいて、液晶を注入、封止してから画素配
    線電極のシヨートを検出し、このシヨート部にレ
    ーザーを照射して、レーザートリミングによりシ
    ヨート部の金属を除去することを特徴とする液晶
    パネルの欠陥修正方法。
JP12203481A 1981-08-04 1981-08-04 液晶パネルの欠陥修正方法 Granted JPS5823017A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12203481A JPS5823017A (ja) 1981-08-04 1981-08-04 液晶パネルの欠陥修正方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12203481A JPS5823017A (ja) 1981-08-04 1981-08-04 液晶パネルの欠陥修正方法

Publications (2)

Publication Number Publication Date
JPS5823017A JPS5823017A (ja) 1983-02-10
JPH0263216B2 true JPH0263216B2 (ja) 1990-12-27

Family

ID=14825952

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12203481A Granted JPS5823017A (ja) 1981-08-04 1981-08-04 液晶パネルの欠陥修正方法

Country Status (1)

Country Link
JP (1) JPS5823017A (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62178928A (ja) * 1986-02-03 1987-08-06 Seiko Epson Corp 液晶表示体製造方法
JPS62232144A (ja) * 1986-04-02 1987-10-12 Matsushita Electric Ind Co Ltd 液晶表示装置の修正法
JPH0746181B2 (ja) * 1986-08-19 1995-05-17 松下電器産業株式会社 液晶表示装置のトリミング方法
JPS63205638A (ja) * 1987-02-20 1988-08-25 Mitsubishi Electric Corp 液晶デイスプレイの欠陥修正方法
JP2698357B2 (ja) * 1987-08-17 1998-01-19 キヤノン株式会社 電極間の短絡部分離法及び液晶パネルの製造法
JPWO2004068446A1 (ja) 2003-01-27 2006-05-25 東芝松下ディスプレイテクノロジー株式会社 有機elディスプレイの製造方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53121599A (en) * 1977-03-31 1978-10-24 Citizen Watch Co Ltd Transparent electrode pattern formation method for electro-optical display element
JPS5677887A (en) * 1979-11-30 1981-06-26 Citizen Watch Co Ltd Liquid crystal display unit

Also Published As

Publication number Publication date
JPS5823017A (ja) 1983-02-10

Similar Documents

Publication Publication Date Title
JP2008107849A (ja) 液晶表示装置及びその製造方法
JP2549840B2 (ja) 液晶パネル
JP3270361B2 (ja) 薄膜トランジスタアレイ及びその製造方法
JPH0263216B2 (ja)
JPH0486726A (ja) 液晶素子
JP3253210B2 (ja) 液晶表示素子の製法
JP3346354B2 (ja) 液晶表示パネル
JP2814814B2 (ja) 薄膜トランジスタ基板
JPH0961811A (ja) 液晶パネル
JPH0744277B2 (ja) 薄膜トランジスタ及びその形成方法
JPH1195248A (ja) 表示装置用アレイ基板及びその製造方法
JP2943220B2 (ja) 自己整合型薄膜トランジスタマトリクスの製造方法
JPS6377027A (ja) 液晶パネル
JPH0915619A (ja) アクテイブマトリックス型液晶表示装置
JPH09318958A (ja) 液晶表示装置およびその製造方法
JP2520592B2 (ja) 液晶表示素子
JP2638069B2 (ja) 薄膜パターン形成方法及びそれを用いたアクティブマトリックス基板
JP2589867B2 (ja) アクティブマトリクス表示装置
JPH07111519B2 (ja) 薄膜トランジスタマトリクス
JP2629743B2 (ja) 薄膜トランジスタの製造方法
JP2687459B2 (ja) 薄膜トランジスタマトリクス
JP2825954B2 (ja) 液晶表示素子の製造方法
JPS6348527A (ja) 液晶表示装置
JP3254757B2 (ja) アクティブマトリクス型液晶表示装置
JP2001318392A (ja) 液晶表示装置