JPH0265590A - 多重画面発生用映像処理回路 - Google Patents
多重画面発生用映像処理回路Info
- Publication number
- JPH0265590A JPH0265590A JP1176950A JP17695089A JPH0265590A JP H0265590 A JPH0265590 A JP H0265590A JP 1176950 A JP1176950 A JP 1176950A JP 17695089 A JP17695089 A JP 17695089A JP H0265590 A JPH0265590 A JP H0265590A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- line
- data
- screen
- section
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Studio Circuits (AREA)
- Processing Of Color Television Signals (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はテレビジョン受像機及びビデオテープレコーダ
ーのピクチャーインービクヂセー(以下、PIPと称す
る)に関するもので、特に、一つの画面に複数の多重画
面を発生させることができる多重画面発生用映像回路に
関するものである。
ーのピクチャーインービクヂセー(以下、PIPと称す
る)に関するもので、特に、一つの画面に複数の多重画
面を発生させることができる多重画面発生用映像回路に
関するものである。
従来の技術とその問題点
一般に、PIPは母画面に子画面で上記の母画面のサイ
ズの1/9に該当する大きさで表示される。上記のよう
な技術は上記における母画面と子画面との映像ソースが
異なる画面を一つの画面に表示する技術としてテレビジ
ョン及びVTRシステムに適用される。
ズの1/9に該当する大きさで表示される。上記のよう
な技術は上記における母画面と子画面との映像ソースが
異なる画面を一つの画面に表示する技術としてテレビジ
ョン及びVTRシステムに適用される。
上記のPIPI術は各V’rR,TV製作社毎に固有フ
ォーマットを為しており、その固有フォーマットにより
PIPII!!理方式が51!なる。例えば、母画面と
子画面との映像信号を全て同時に勺ンブリングしてディ
ジタル化データで処理する場合もあり、子画面の映像信
号のみをディジタル化して処理する方式を使用する場合
もある。又、母画面に画面のソースの異なる一つの子画
面を表示させる方法が一般的な技術として知られている
が、日増しに発展して行<PIPI術によっているいろ
の異なる画面を同時にディスプレーさせる技術も発表さ
れている。例えば、子画面を二つディスプレーさせる場
合を見て見れば、一つの画面は以前の動画面が静止画面
として表示され、一つの他の子画面は動画面としてディ
スプレーされるようにしているのが一般的である。
ォーマットを為しており、その固有フォーマットにより
PIPII!!理方式が51!なる。例えば、母画面と
子画面との映像信号を全て同時に勺ンブリングしてディ
ジタル化データで処理する場合もあり、子画面の映像信
号のみをディジタル化して処理する方式を使用する場合
もある。又、母画面に画面のソースの異なる一つの子画
面を表示させる方法が一般的な技術として知られている
が、日増しに発展して行<PIPI術によっているいろ
の異なる画面を同時にディスプレーさせる技術も発表さ
れている。例えば、子画面を二つディスプレーさせる場
合を見て見れば、一つの画面は以前の動画面が静止画面
として表示され、一つの他の子画面は動画面としてディ
スプレーされるようにしているのが一般的である。
この頃に発表される多重画面におけるその初期の技術を
よく見て見れば、PIPコントローラーとライン及びフ
ィールドメモリを別途にして各々四個ずつ構成されてい
るのが大部分であり、そして、PIP処理技術は映像信
号が継続的に上記メモリをリードしている間に、もしP
IPilJtlll装置から上記のメモリをライトしよ
うとする制御信号が入ってくるとその入力される映像信
号はメモリ装置に直ぐにライトすることができるように
なっている。
よく見て見れば、PIPコントローラーとライン及びフ
ィールドメモリを別途にして各々四個ずつ構成されてい
るのが大部分であり、そして、PIP処理技術は映像信
号が継続的に上記メモリをリードしている間に、もしP
IPilJtlll装置から上記のメモリをライトしよ
うとする制御信号が入ってくるとその入力される映像信
号はメモリ装置に直ぐにライトすることができるように
なっている。
上記の方法は既に広く知られている技術でありB−Y、
R−Y、Y信号を順次的にり゛ノブリングする方法であ
る。この方法の処理においてはラインメモリとフィール
ドメモリが別途に構成されているのでそのf、IJIH
方法も各々費なる。
R−Y、Y信号を順次的にり゛ノブリングする方法であ
る。この方法の処理においてはラインメモリとフィール
ドメモリが別途に構成されているのでそのf、IJIH
方法も各々費なる。
したがって、映像データを各々異なってライト及びリー
ドすることができる。
ドすることができる。
これにより、上述した従来の方法はラインメモリ及びフ
ィールドメモリが異なって各々制御されるので、これの
ために、制御タイミング信号を効果的に発生させなけれ
ばならない。このような原因によって回路の構成自体が
複雑になり、又一方、この方法を使用したシステムを搭
載して製品化する場合にはやはり原価が上昇する問題点
があった。
ィールドメモリが異なって各々制御されるので、これの
ために、制御タイミング信号を効果的に発生させなけれ
ばならない。このような原因によって回路の構成自体が
複雑になり、又一方、この方法を使用したシステムを搭
載して製品化する場合にはやはり原価が上昇する問題点
があった。
したがって、本発明の目的は複数画面の処理時に該当サ
ンプリング信号を使用して元来の映像アナログ信号をデ
ィジタル化し、上記ディジタル化されたデータを殆ど同
時に記憶、読出しすることができるデュアルポートメモ
リを使用しているが、上記のデュアルポートメ上りをラ
イト/リード制御するにおいてのυJt[lタイミング
信号の発生を画集化し、P(P処理をより容易にするこ
とができる回路を提供することにある。
ンプリング信号を使用して元来の映像アナログ信号をデ
ィジタル化し、上記ディジタル化されたデータを殆ど同
時に記憶、読出しすることができるデュアルポートメモ
リを使用しているが、上記のデュアルポートメ上りをラ
イト/リード制御するにおいてのυJt[lタイミング
信号の発生を画集化し、P(P処理をより容易にするこ
とができる回路を提供することにある。
本発明の他の目的は多重画面を発生することができる回
路を提供することにある。
路を提供することにある。
実施例
以下、本発明を添付図面に基づいて詳細に説明する。
第1図は本発明による映像信号処理回路のブロック図で
あって、 使用者によって設定される多重画面のモード設定命令語
を入力させることができるキーボード及びリモコン部1
00と、 上記のキーボード及びリモコン部100を通じて入力さ
れた多重画面処理用の命令語をチェックしてライン20
1. 202を通じて多重画面の処理のためのクロック
及びデータを発生し、ストローブライン203を通じた
信号によって上記の発生されたデータが有効であるかの
状態を認識するマイコン部 200と、 ライン503−506を通じてビデオ信号の同期分離部
(図示されていない)から発生された母画面及び子画面
の垂直及び水平同期信号を受けてライン501−502
を通じて発振部(図示されていない)から発生された第
1.第2基準周波数を受けて上記マイコン部200から
出力されたデータを使用してモニター上に多重画面を表
示するように制御するコントローラー部500と、 上記コントローラー部500と連結されたライン304
−306を通じて出力される輝度Y及び色差B−Y、R
−Y信号をスイッチング信号によってR−Y +Y−→
Y−+B−Y−4Y→Y順に順次的に選択して人力する
アナログスイッチ部300と、上記アナログスイッチ部
300から選択された輝度Y及び色差R−・Y、B−Y
出力を上記コントローラー部500から発生されるA/
D変換クロック端CL、 Kの信号によってディジタル
データに変換するアナログ/ディジタル変換部400と
、二つの通路の入出力端子をもっており、両方向のポー
トから独立的にアクセスしえ、母、子画面の垂直、水平
同期信号により上記コントローラー部500と連結され
たライン605−608を通じてDT、CAS、RAS
、WE、SC信号が出力され、ライン603を通じてア
ドレス信号ARが発生されて上記アナログ/ディジタル
変換部400に対してデイジタル化されたビデオ信号を
指定された多重画面のウィンドーによりアクセスポート
であるデータライン603. 602を通じて記憶及び
読出しされ、上記ランダムポートを通じて上記コントロ
ーラー部500から発生される制御信号によって直列ポ
ートを通じて該当ビデオデータを出力するデュアルポー
トメモリ部600と、 上記コントローラー部500から発生されるD/A変換
用サンプリングクロックにより上記デュアルポートメモ
リ部600から出力されたディジタルデータを輝度及び
邑差信号別に区分させてアナログ信号に変換する第1−
第3ディジタル/アナログ変換部700−900と、 上記コントローラー部500のライン509. 510
を通じて出力される合成同期信号のペデスタルクランプ
信号と1画面の位置を決定する信号によって上記第1−
第3ディジタル/アナログ変換部700−900から発
生されるディジタル信号を母画面のビデオ信号と1ンコ
ーデイングしたのちに多重画面にディスプレーさせるカ
ラーエンコーダー部とで構成される。
あって、 使用者によって設定される多重画面のモード設定命令語
を入力させることができるキーボード及びリモコン部1
00と、 上記のキーボード及びリモコン部100を通じて入力さ
れた多重画面処理用の命令語をチェックしてライン20
1. 202を通じて多重画面の処理のためのクロック
及びデータを発生し、ストローブライン203を通じた
信号によって上記の発生されたデータが有効であるかの
状態を認識するマイコン部 200と、 ライン503−506を通じてビデオ信号の同期分離部
(図示されていない)から発生された母画面及び子画面
の垂直及び水平同期信号を受けてライン501−502
を通じて発振部(図示されていない)から発生された第
1.第2基準周波数を受けて上記マイコン部200から
出力されたデータを使用してモニター上に多重画面を表
示するように制御するコントローラー部500と、 上記コントローラー部500と連結されたライン304
−306を通じて出力される輝度Y及び色差B−Y、R
−Y信号をスイッチング信号によってR−Y +Y−→
Y−+B−Y−4Y→Y順に順次的に選択して人力する
アナログスイッチ部300と、上記アナログスイッチ部
300から選択された輝度Y及び色差R−・Y、B−Y
出力を上記コントローラー部500から発生されるA/
D変換クロック端CL、 Kの信号によってディジタル
データに変換するアナログ/ディジタル変換部400と
、二つの通路の入出力端子をもっており、両方向のポー
トから独立的にアクセスしえ、母、子画面の垂直、水平
同期信号により上記コントローラー部500と連結され
たライン605−608を通じてDT、CAS、RAS
、WE、SC信号が出力され、ライン603を通じてア
ドレス信号ARが発生されて上記アナログ/ディジタル
変換部400に対してデイジタル化されたビデオ信号を
指定された多重画面のウィンドーによりアクセスポート
であるデータライン603. 602を通じて記憶及び
読出しされ、上記ランダムポートを通じて上記コントロ
ーラー部500から発生される制御信号によって直列ポ
ートを通じて該当ビデオデータを出力するデュアルポー
トメモリ部600と、 上記コントローラー部500から発生されるD/A変換
用サンプリングクロックにより上記デュアルポートメモ
リ部600から出力されたディジタルデータを輝度及び
邑差信号別に区分させてアナログ信号に変換する第1−
第3ディジタル/アナログ変換部700−900と、 上記コントローラー部500のライン509. 510
を通じて出力される合成同期信号のペデスタルクランプ
信号と1画面の位置を決定する信号によって上記第1−
第3ディジタル/アナログ変換部700−900から発
生されるディジタル信号を母画面のビデオ信号と1ンコ
ーデイングしたのちに多重画面にディスプレーさせるカ
ラーエンコーダー部とで構成される。
第2図は本発明による第1図のコントローラー部500
の具体的回路図で、第1図のマイコン部200にライン
2(11−203が連結されてマイコン部200から出
力されるデータをデコーディングして多重画面の選択信
号であることを認識し、この認識により書込み/読出し
の機能実行のための制御信号を発生するコマンドデコー
ダー10と、上記コマンドデコーダー10にライン11
が連結されてコマンドデコーダー10から発生される画
面選択情報とライン505. 507を通じて入力され
る子画面の垂直/水平同期信号によって書込み制御信号
を発生する書込み制御部20と、上記書込み制御部20
から出力する意図する画面数の指定及び各種のサブ機能
遂行のための画面発生のタイミング制御信号を使用し、
上記ライン506、 507を通じて入力される子画面
の垂直/水平同期信号と第1基準信号を使用して上記の
デュアルポートメモリ部600のカラム、リフレッシュ
クロックと上記の第1図のアナログスイッチ部300か
ら要求される輝度Y、カラーB−Y、R−Yスイッチン
グ信号を発生し、上記アナログ/ディジタル変換部40
0から必要なディジタルデータに変換させるためのサン
プリングクロック信号を発生し、上記アナログ/ディジ
タル変換部400から出力データをラッチするために必
要なラッチクロックと上記デュアルポートメモリ部60
0から要求されるmごットデータ変換用のクロック信号
を発生し、子画面のデータ書込み時に発生される全ての
クロック信号を発生する書込みタイミング信号発生部4
0と、 上記タイミング信号発生部40と連結されたライン45
から発生されるタイミングクロック信号によってライン
ADDを通じて入力される上記アブログ/ディジタル変
換部400のディジタルデータをラッチする第1ラッチ
部50と、 上記書込みタイミング信号発生部40から発生されるデ
ータ変換りOツクにより上記デュアルポートメモリ部6
00の処理特性に合う映像データに該当するmビットデ
ータに変換させるデータ変換部60と、 上記子画面の垂直/水平同期信号の入力ライン506、
507を通じて入力される入力信号と上記書込み制御
部20のライン22から出力されるl111[l信号を
使用し、書込みタイミング信号発生部40から発生され
るカラムとリフレッシュクロックを使用して画像のデー
タ書込みのためのカラム及びロウ信号を発生し、メモリ
リルッシ1のためのアドレス信号を発生する磨込みアド
レス信号発生部70と、 上記書込みタイミング信号発生部40から発生される制
御信号によって上記書込みアドレス信号発生部70と連
結されたライン71−73を通じて出力されたカラム及
びロウアドレス信号を選択し、メモリリフレッシュのた
めの7ドレス信号を選択して上記デュアルポートメモリ
部600からの多重画面の処理のための画像データ書込
み及び出力用のアドレス信号を選択してメモリリフレッ
シュ用のアドレスを選択するマルチプレクサー部90と
、 上記書込みタイミング信号発生部40から発生されるメ
モリ用のタイミングクロック及びメモリ処理用の制御(
ii号によって上記デュアルポートメモリ部600から
必要なRAS、CAS、及びD「。
の具体的回路図で、第1図のマイコン部200にライン
2(11−203が連結されてマイコン部200から出
力されるデータをデコーディングして多重画面の選択信
号であることを認識し、この認識により書込み/読出し
の機能実行のための制御信号を発生するコマンドデコー
ダー10と、上記コマンドデコーダー10にライン11
が連結されてコマンドデコーダー10から発生される画
面選択情報とライン505. 507を通じて入力され
る子画面の垂直/水平同期信号によって書込み制御信号
を発生する書込み制御部20と、上記書込み制御部20
から出力する意図する画面数の指定及び各種のサブ機能
遂行のための画面発生のタイミング制御信号を使用し、
上記ライン506、 507を通じて入力される子画面
の垂直/水平同期信号と第1基準信号を使用して上記の
デュアルポートメモリ部600のカラム、リフレッシュ
クロックと上記の第1図のアナログスイッチ部300か
ら要求される輝度Y、カラーB−Y、R−Yスイッチン
グ信号を発生し、上記アナログ/ディジタル変換部40
0から必要なディジタルデータに変換させるためのサン
プリングクロック信号を発生し、上記アナログ/ディジ
タル変換部400から出力データをラッチするために必
要なラッチクロックと上記デュアルポートメモリ部60
0から要求されるmごットデータ変換用のクロック信号
を発生し、子画面のデータ書込み時に発生される全ての
クロック信号を発生する書込みタイミング信号発生部4
0と、 上記タイミング信号発生部40と連結されたライン45
から発生されるタイミングクロック信号によってライン
ADDを通じて入力される上記アブログ/ディジタル変
換部400のディジタルデータをラッチする第1ラッチ
部50と、 上記書込みタイミング信号発生部40から発生されるデ
ータ変換りOツクにより上記デュアルポートメモリ部6
00の処理特性に合う映像データに該当するmビットデ
ータに変換させるデータ変換部60と、 上記子画面の垂直/水平同期信号の入力ライン506、
507を通じて入力される入力信号と上記書込み制御
部20のライン22から出力されるl111[l信号を
使用し、書込みタイミング信号発生部40から発生され
るカラムとリフレッシュクロックを使用して画像のデー
タ書込みのためのカラム及びロウ信号を発生し、メモリ
リルッシ1のためのアドレス信号を発生する磨込みアド
レス信号発生部70と、 上記書込みタイミング信号発生部40から発生される制
御信号によって上記書込みアドレス信号発生部70と連
結されたライン71−73を通じて出力されたカラム及
びロウアドレス信号を選択し、メモリリフレッシュのた
めの7ドレス信号を選択して上記デュアルポートメモリ
部600からの多重画面の処理のための画像データ書込
み及び出力用のアドレス信号を選択してメモリリフレッ
シュ用のアドレスを選択するマルチプレクサー部90と
、 上記書込みタイミング信号発生部40から発生されるメ
モリ用のタイミングクロック及びメモリ処理用の制御(
ii号によって上記デュアルポートメモリ部600から
必要なRAS、CAS、及びD「。
W E 1IIItit信号を発生するメモリタイミン
グ発生部80と、 上記書込みアドレス信号発生部7oがらメモリの領域選
択のためのアドレス信号を受け、上記コマンドデコーダ
ー10から上記デュアルポートメモリ部600に画像情
報があるという読出しυ制御信号を受けてライン503
を通じて発生された母画面の垂直同期信号によって読出
し制御信号を発生する読出し制御部30と、 第1塞準信Qafsc (a>0)を受け、上記読出し
制御部30から発生する位置情報認識信号と母画面の水
平同期信号を入力して論理化したのちライン501.
508−510. BFPを通じて発生されるディジタ
ル/アナログ変換用のクロックとウィンドー制御信号及
びBFP信号を発生する読出しタイミング信号発生部1
10と、 上記読出しタイミング信号発生部170と連結されたラ
イン111を通じてprpmの子画面を表示させる位置
情報tEi号と上記ライン504を通じて入力される母
画面の垂直同期信号を使用し、読出しutm1部30の
リード開始イネイブル信号を使用して上記入力信号を論
理化させて画1やのデータをリードするためのアドレス
信号を発生する読出しアドレス信号発生部288と、 上記読出しタイミング信号R生部110から出力される
信号によって上記デュアルポートメモリ部600から出
力されるデータをラッチする第2ラッチ部120と、 上記読出しタイミング信号発生部110がら発止される
出力により上記第2ラッチ部120から出力されるB−
Y、R−Y、Yの順序に該当されるフォーマットにデー
タを変換さぜるf−タスペク1ヘル及びデーター1(2
!1部130とで槙成される。
グ発生部80と、 上記書込みアドレス信号発生部7oがらメモリの領域選
択のためのアドレス信号を受け、上記コマンドデコーダ
ー10から上記デュアルポートメモリ部600に画像情
報があるという読出しυ制御信号を受けてライン503
を通じて発生された母画面の垂直同期信号によって読出
し制御信号を発生する読出し制御部30と、 第1塞準信Qafsc (a>0)を受け、上記読出し
制御部30から発生する位置情報認識信号と母画面の水
平同期信号を入力して論理化したのちライン501.
508−510. BFPを通じて発生されるディジタ
ル/アナログ変換用のクロックとウィンドー制御信号及
びBFP信号を発生する読出しタイミング信号発生部1
10と、 上記読出しタイミング信号発生部170と連結されたラ
イン111を通じてprpmの子画面を表示させる位置
情報tEi号と上記ライン504を通じて入力される母
画面の垂直同期信号を使用し、読出しutm1部30の
リード開始イネイブル信号を使用して上記入力信号を論
理化させて画1やのデータをリードするためのアドレス
信号を発生する読出しアドレス信号発生部288と、 上記読出しタイミング信号R生部110から出力される
信号によって上記デュアルポートメモリ部600から出
力されるデータをラッチする第2ラッチ部120と、 上記読出しタイミング信号発生部110がら発止される
出力により上記第2ラッチ部120から出力されるB−
Y、R−Y、Yの順序に該当されるフォーマットにデー
タを変換さぜるf−タスペク1ヘル及びデーター1(2
!1部130とで槙成される。
第3図は本発明によるマイコン200から発生される画
面選択用のタイミング図であって、3aはマイコン20
0と連結されたライン201を通じて出力されるデータ
波形図であり、3bはマイコン200と連結されたライ
ン202を通じて出力されるデータクロック信号であり
、3cはマイコン200と連結されたライン203を通
じて出力されるストローブ信号の波形図である。
面選択用のタイミング図であって、3aはマイコン20
0と連結されたライン201を通じて出力されるデータ
波形図であり、3bはマイコン200と連結されたライ
ン202を通じて出力されるデータクロック信号であり
、3cはマイコン200と連結されたライン203を通
じて出力されるストローブ信号の波形図である。
第4図は本発明による第1図のアナログスイッヂ部30
0のスイッチング信号及び第1図のライン511を通じ
て出力されるA/D変換用のクロック信号の波形図であ
って、4aはライン304を通じて出力される輝度スイ
ッチング信号であり、4bはライン306を通じて出力
されるR −Yスイッチング信号であり、4cはライン
305を通じて出力されるB−Yスイッチング信号であ
り、4dはアナログ信号をディジタル信号に変換するた
めのクロック信号である。
0のスイッチング信号及び第1図のライン511を通じ
て出力されるA/D変換用のクロック信号の波形図であ
って、4aはライン304を通じて出力される輝度スイ
ッチング信号であり、4bはライン306を通じて出力
されるR −Yスイッチング信号であり、4cはライン
305を通じて出力されるB−Yスイッチング信号であ
り、4dはアナログ信号をディジタル信号に変換するた
めのクロック信号である。
第5図は本発明による多重画面の書込み及び読出し例示
図であって、5A)は子画面が書込みされる区間を示し
た例示図であり、5B)は子画面がリードされる区間を
示した例示図であり、5G)は子画面の垂直同期信号を
基準にして子画面が表示される書込み区間を示した例示
図であり、50)は子画面の水平同期信号を基準にして
子画面が表示される書込み区間を示した例示図であり、
5E)は子画面の垂直同期信号を基準にして子画面が表
示される位置を示した例示図である。5F)は子画面の
水平同期信号を基準にして子画面が表示される位置を示
した例示図であり、第6図は本発明によるカラーエンコ
ーダー部1000から要求されるタイミング図である。
図であって、5A)は子画面が書込みされる区間を示し
た例示図であり、5B)は子画面がリードされる区間を
示した例示図であり、5G)は子画面の垂直同期信号を
基準にして子画面が表示される書込み区間を示した例示
図であり、50)は子画面の水平同期信号を基準にして
子画面が表示される書込み区間を示した例示図であり、
5E)は子画面の垂直同期信号を基準にして子画面が表
示される位置を示した例示図である。5F)は子画面の
水平同期信号を基準にして子画面が表示される位置を示
した例示図であり、第6図は本発明によるカラーエンコ
ーダー部1000から要求されるタイミング図である。
したがって、以上本発明の具体的な1実施例を第1図−
第6図を参照して具体的に説明する。
第6図を参照して具体的に説明する。
TVやVTR等の映像信号受信装置においての母画面内
に子画面を発生させようとする場合、使用者はキーボー
ド部及びリモコン部100を通じて子画面の選択ヤーを
押す。この時、マイコン部200は上記キーボード及び
リモコン部100から入力された命令語のキーを読み取
って多重画面を選択するための情報であるかを認識する
。
に子画面を発生させようとする場合、使用者はキーボー
ド部及びリモコン部100を通じて子画面の選択ヤーを
押す。この時、マイコン部200は上記キーボード及び
リモコン部100から入力された命令語のキーを読み取
って多重画面を選択するための情報であるかを認識する
。
上記の認識情報により7112部200は第3図のよう
な波形の形態にデータ及び制御クロック信号を発生して
ライン202−203を通じてコントローラー部500
の」マントデコーダー10はライン201を通じてデー
タを受けるが、ライン202を通じて入力されるクロッ
クによって上記ライン201のデータをラップする。
な波形の形態にデータ及び制御クロック信号を発生して
ライン202−203を通じてコントローラー部500
の」マントデコーダー10はライン201を通じてデー
タを受けるが、ライン202を通じて入力されるクロッ
クによって上記ライン201のデータをラップする。
上記ライン203を通じて入力されるストローブ信号1
ユ上記ライン201の入ノ〕データが有効なデータであ
るかを認識するようにする。したがって、コマンドデコ
ーダー10から子画面を処理するためにシステムがON
状態であることをI!するようにデコーディングしたこ
とと同じである。そして、デュアルポートメモリ部60
0をリード/ライトされるようにatll 111する
上記コマンドデコーダーは第3図の38に示す如くコマ
ンドデコーダー10内のレジスター1バイトを所定ビッ
トに指定してフラグの変化によって多重画面の選択情報
を発生し、この信号が1記ライン11を通じて書込みi
!IJ11t1部20に入力される。
ユ上記ライン201の入ノ〕データが有効なデータであ
るかを認識するようにする。したがって、コマンドデコ
ーダー10から子画面を処理するためにシステムがON
状態であることをI!するようにデコーディングしたこ
とと同じである。そして、デュアルポートメモリ部60
0をリード/ライトされるようにatll 111する
上記コマンドデコーダーは第3図の38に示す如くコマ
ンドデコーダー10内のレジスター1バイトを所定ビッ
トに指定してフラグの変化によって多重画面の選択情報
を発生し、この信号が1記ライン11を通じて書込みi
!IJ11t1部20に入力される。
PIP及び多重画面の^込み時に書込み制御部20はラ
イン506. 507を人力される子画面の垂直及び水
平同期信号と上記コマンドデ」−ダー10から発生する
画面の選択情報によって多重画面を処理するためのタイ
ミング信号を発生してライン21を通じて書込みタイミ
ング信号発生部40に入力される。そして、ライン22
を通じて発生される信号の相違所定ビットを利用して書
込みアドレス信号発生部70に入力すると、この信号が
子画面の書込み処理のためのメモリの相違アドレスにな
ってデュアルポートメモリ部600の領域選択のための
アドレスに入力される。上記書込みタイミング信号発生
部40はライン505. 507を通じて子画面の垂直
/水平同期信号を受けて、ライン502を通じて第2基
準信号bfscを入力して優先的に上記垂直同期信号に
よってライン41を通じてメモリのカラムクロック信号
として発生される。
イン506. 507を人力される子画面の垂直及び水
平同期信号と上記コマンドデ」−ダー10から発生する
画面の選択情報によって多重画面を処理するためのタイ
ミング信号を発生してライン21を通じて書込みタイミ
ング信号発生部40に入力される。そして、ライン22
を通じて発生される信号の相違所定ビットを利用して書
込みアドレス信号発生部70に入力すると、この信号が
子画面の書込み処理のためのメモリの相違アドレスにな
ってデュアルポートメモリ部600の領域選択のための
アドレスに入力される。上記書込みタイミング信号発生
部40はライン505. 507を通じて子画面の垂直
/水平同期信号を受けて、ライン502を通じて第2基
準信号bfscを入力して優先的に上記垂直同期信号に
よってライン41を通じてメモリのカラムクロック信号
として発生される。
そして、ライン44を通じて発生された制御信号とライ
ン43を通じて発生されるメモリタイミングクロック信
号によってメモリタイミング発生部80は子画面の処理
のためのライトタイミング信号を発生する。上記第2基
準信@bfscによって策4図の4a−4cのようにラ
イン304−306を通じて色差信号R−Y、B−Y及
び輝度信号Yが選択されて入力されるようにスイッチン
グ信号を発生する。この発生されたスイッチング信号が
第1図のアナログスイッチ部300に入力される。
ン43を通じて発生されるメモリタイミングクロック信
号によってメモリタイミング発生部80は子画面の処理
のためのライトタイミング信号を発生する。上記第2基
準信@bfscによって策4図の4a−4cのようにラ
イン304−306を通じて色差信号R−Y、B−Y及
び輝度信号Yが選択されて入力されるようにスイッチン
グ信号を発生する。この発生されたスイッチング信号が
第1図のアナログスイッチ部300に入力される。
そして、第4図の4dのようにライン511を通じてA
/Dクロックを発生して第1図のアナログ/ディジタル
変換部400に入力する。
/Dクロックを発生して第1図のアナログ/ディジタル
変換部400に入力する。
第1図においてのアナログスイッチ部300からはライ
ン304のハイである時輝度Y信号をアナログ/ディジ
タル変換部400に送って、この時、書込みタイミング
信号発生部40と連結されたライン511を通じて発生
されるA/Dクロックによってアナログ輝度信号はK
(K>0)ビットとしてディジタル化される。同様に、
色差信号R−Y。
ン304のハイである時輝度Y信号をアナログ/ディジ
タル変換部400に送って、この時、書込みタイミング
信号発生部40と連結されたライン511を通じて発生
されるA/Dクロックによってアナログ輝度信号はK
(K>0)ビットとしてディジタル化される。同様に、
色差信号R−Y。
B−Yはライン305. 306を通じて出力されるス
イッチング信号によって上記のような実行過程を経るが
、スイッチング信号のタイミングは第4図に図示されで
ある。即ち、サンプリングされる順序はR−Y、Y、Y
、B−Y、Y、Yの順に反復される。A/D変換された
にビットのデータらは第2図の第1ラッチ部50に入力
すると、書込みタイミング信号発生部40と連結された
ライン45を通じて発生されるりOツクによってラッチ
される。
イッチング信号によって上記のような実行過程を経るが
、スイッチング信号のタイミングは第4図に図示されで
ある。即ち、サンプリングされる順序はR−Y、Y、Y
、B−Y、Y、Yの順に反復される。A/D変換された
にビットのデータらは第2図の第1ラッチ部50に入力
すると、書込みタイミング信号発生部40と連結された
ライン45を通じて発生されるりOツクによってラッチ
される。
上記ラッチされたビットのデータはデュアルポートメモ
リ部600のデータのフォーマットに合う形態に変換さ
せてデュアルポートメモリ部600に書込まなければな
らないが、上記のデータ変換は書込みタイミング信号発
生部4oがら発生されるデータ変換クロックによってデ
ュアルポートメモリ部600のデータフォーマットに合
うようにm(m>0)ビットとして変換さゼる。
リ部600のデータのフォーマットに合う形態に変換さ
せてデュアルポートメモリ部600に書込まなければな
らないが、上記のデータ変換は書込みタイミング信号発
生部4oがら発生されるデータ変換クロックによってデ
ュアルポートメモリ部600のデータフォーマットに合
うようにm(m>0)ビットとして変換さゼる。
一方、書込み制御部20と連結されたライン22を通じ
て発生されたυItll信号によってデュアルポートメ
モリ部600から使用されるメモリロウアドレスが発生
されて古込みアドレス信号発生部70に入力される。こ
のアドレス信号はデュアルボー1−メモリ部600のア
ドレスの相AXピット(X>0)になる。上記書込みア
ドレス信号発生部70からは上記相違Xビットとライン
506を通じて入力される子画面の水平同期(ti号に
よって下位Yビット(Y>0)が発生されて全てのデュ
アルポートメモリ部600から要求されるロウアドレス
になる。この信号が?ルチブレクサ一部90に入力され
る。そして、書込みタイミング(fi号発生部40と連
結されたライン41を通じてカラムアドレスをカウンタ
ーするようにカラムクロックを発生して上記書込みアド
レス信号発生i1!170に送る。書込みアドレス信号
発生部70からは上記カラムクロックを利用して子画面
の水平同期の期間の間に書込みされるデュアルポートメ
モリ部600からのカラムアドレス信号を発生される。
て発生されたυItll信号によってデュアルポートメ
モリ部600から使用されるメモリロウアドレスが発生
されて古込みアドレス信号発生部70に入力される。こ
のアドレス信号はデュアルボー1−メモリ部600のア
ドレスの相AXピット(X>0)になる。上記書込みア
ドレス信号発生部70からは上記相違Xビットとライン
506を通じて入力される子画面の水平同期(ti号に
よって下位Yビット(Y>0)が発生されて全てのデュ
アルポートメモリ部600から要求されるロウアドレス
になる。この信号が?ルチブレクサ一部90に入力され
る。そして、書込みタイミング(fi号発生部40と連
結されたライン41を通じてカラムアドレスをカウンタ
ーするようにカラムクロックを発生して上記書込みアド
レス信号発生i1!170に送る。書込みアドレス信号
発生部70からは上記カラムクロックを利用して子画面
の水平同期の期間の間に書込みされるデュアルポートメ
モリ部600からのカラムアドレス信号を発生される。
上記のように発生されたカラムアドレスはマルチプレク
サー部90に入力される。又、書込みタイミング信号発
生ff140のライン43から発生されたメモリタイミ
ングクロックはメモリタイミング発生部80に入力され
る。上記メモリタイミング発生部80は上記メモリタイ
ミングクロックを利用してライン604−607を通じ
てRAS、CAS、WE。
サー部90に入力される。又、書込みタイミング信号発
生ff140のライン43から発生されたメモリタイミ
ングクロックはメモリタイミング発生部80に入力され
る。上記メモリタイミング発生部80は上記メモリタイ
ミングクロックを利用してライン604−607を通じ
てRAS、CAS、WE。
DT倍信号発生させてデュアルポートメモリ部600に
送る。そして、上記?ルチプレクサ一部90から出力さ
れる書込み用のロウカラムアドレスは書込みタイミング
信号発生部40から発生されるライン44の出力制御信
号によってライン603に出力するアドレスを選択し、
メモリタイミング発生部80からも書込みタイミング信
号発生部40から発生される1lJtll信号によって
ロウカラムアドレス及び制御信号RAS、CAS、WE
。
送る。そして、上記?ルチプレクサ一部90から出力さ
れる書込み用のロウカラムアドレスは書込みタイミング
信号発生部40から発生されるライン44の出力制御信
号によってライン603に出力するアドレスを選択し、
メモリタイミング発生部80からも書込みタイミング信
号発生部40から発生される1lJtll信号によって
ロウカラムアドレス及び制御信号RAS、CAS、WE
。
DTを発生してデュアルポートメモリ部600に送る(
RAS、CAS、WE、DT)。
RAS、CAS、WE、DT)。
第5図の5△)から見ると、子画面の書込み区間が表示
されであるが、子画面のビデ第1フィールド区間から見
ると、子画面の垂直同期信号のライジングエツジ後に時
間eの後からデータのシンブリングを開始する。続い−
U、R間tの1mサンプリングしてメモリに書込みした
のらに時間fの間はデータを書込まない。即ち、その書
込みの区間を第5図の50)に示す如く確実に表わすこ
とができる。
されであるが、子画面のビデ第1フィールド区間から見
ると、子画面の垂直同期信号のライジングエツジ後に時
間eの後からデータのシンブリングを開始する。続い−
U、R間tの1mサンプリングしてメモリに書込みした
のらに時間fの間はデータを書込まない。即ち、その書
込みの区間を第5図の50)に示す如く確実に表わすこ
とができる。
又一方、子画面の水平同期の期間から見ると、子画面の
水平同期の信号が立上ったのらに時間Qの経過後にデー
タのサンプリングを開始する。続いて、時間Uの間デー
タをサンプリングしたのちに書込みし、時間りの区間は
データを書込まない。
水平同期の信号が立上ったのらに時間Qの経過後にデー
タのサンプリングを開始する。続いて、時間Uの間デー
タをサンプリングしたのちに書込みし、時間りの区間は
データを書込まない。
上記の例を第5図の5D)をもってその関係を表わすこ
とができ、上記デュアルポートメモリ部600を使用す
るにおいて書込みと読出しを同時に進行するようになる
が、子画面のイネイブル信号が第3図の38の形態のよ
うに入力される場合、その書込みは上述してきたように
進行し、そしてそのリードに対しては次のような方法で
進行する。
とができ、上記デュアルポートメモリ部600を使用す
るにおいて書込みと読出しを同時に進行するようになる
が、子画面のイネイブル信号が第3図の38の形態のよ
うに入力される場合、その書込みは上述してきたように
進行し、そしてそのリードに対しては次のような方法で
進行する。
マイコン部200からコマンドデコーダー10に入力さ
れたデータが子画面のイネイブル信号である場合、この
信号をライン12を通じて読出し制御部に送ってやる。
れたデータが子画面のイネイブル信号である場合、この
信号をライン12を通じて読出し制御部に送ってやる。
上記読出し制御部30からはa個(ago)の母画面の
垂直同期信号が経過された債に子画面にディスプレーす
るデータをデュアルポートメモリl 600から読出し
てくるためにデュアルポートメモリ部600のロウアド
レス開始ポイントを発生する。上記ロウアドレス開始ポ
イントが読出しアドレス信号発生部288に入力される
時、読出しアドレス信号発生部288からは読出しタイ
ミング信号発生部110から人力された画面の位置情報
信号とライン504を通じて入力された母画面の水平同
期信号によって読出し時に必要なデュアルポートメモリ
部600のアドレス信号を発生させる。この発生された
信号はやはりマルチプレクサー部90から読出しタイミ
ング信号発生部110の¥5Qtllにより読出しアド
レスが選択される。
垂直同期信号が経過された債に子画面にディスプレーす
るデータをデュアルポートメモリl 600から読出し
てくるためにデュアルポートメモリ部600のロウアド
レス開始ポイントを発生する。上記ロウアドレス開始ポ
イントが読出しアドレス信号発生部288に入力される
時、読出しアドレス信号発生部288からは読出しタイ
ミング信号発生部110から人力された画面の位置情報
信号とライン504を通じて入力された母画面の水平同
期信号によって読出し時に必要なデュアルポートメモリ
部600のアドレス信号を発生させる。この発生された
信号はやはりマルチプレクサー部90から読出しタイミ
ング信号発生部110の¥5Qtllにより読出しアド
レスが選択される。
上記読出しタイミング信号発生部110からはライン5
01を通じて入力される第1基準周波数afsCイを号
とライン503. 504を通じて入力される母画面の
垂直同期信号、母画面の水平同期信号を入力してデータ
読出し時に必要なタイミングを発生させる。そして、読
出しタイミング信号発生部110は第1図の第1−第3
ディジタルアブログ変換部700−900のクロックで
あるD/Aクロツク子画面が発生される位置を表わすY
S、そして、カラーエンコーダー部1000から必要な
母画面のビデオバストフラグパルスであるBFPと、母
画面のペデスタルクランプパルスであるP CL、 M
Pをライン508−510. BFPを通じて6っと
発生させる。これらのタイミング関係は第6図に図示さ
れている。又一方、読出しタイミング信号発生部110
からはデュアルポートメモリ部600からデータを読出
しするために必要なりT信号を発生させてライン114
を通じてメモリタイミング発生部80に入力する。この
時、メモリタイミング発生部80からはライン604−
607にRAS、CAS。
01を通じて入力される第1基準周波数afsCイを号
とライン503. 504を通じて入力される母画面の
垂直同期信号、母画面の水平同期信号を入力してデータ
読出し時に必要なタイミングを発生させる。そして、読
出しタイミング信号発生部110は第1図の第1−第3
ディジタルアブログ変換部700−900のクロックで
あるD/Aクロツク子画面が発生される位置を表わすY
S、そして、カラーエンコーダー部1000から必要な
母画面のビデオバストフラグパルスであるBFPと、母
画面のペデスタルクランプパルスであるP CL、 M
Pをライン508−510. BFPを通じて6っと
発生させる。これらのタイミング関係は第6図に図示さ
れている。又一方、読出しタイミング信号発生部110
からはデュアルポートメモリ部600からデータを読出
しするために必要なりT信号を発生させてライン114
を通じてメモリタイミング発生部80に入力する。この
時、メモリタイミング発生部80からはライン604−
607にRAS、CAS。
WE倍信号ともにDT倍信号発生させてデュアルポート
メモリ部600に入力させる。デュアルポートメモリ部
600からのデータの読出しに対して説明すると、読出
しタイミング信号発生部110と連結されたライン11
2の5C(Serial C1ock)が第2ラップ部
に入力されてデュアルポートメモリ部600から読出し
されたデータをmビットの読出しデータに変換させるた
めに第2ラッチ部120からラッチする。上記のラッチ
されたデータは第1第3デイジタル/アナログ変換部7
00−900から該当ビットに合うフォーマットに変換
する。
メモリ部600に入力させる。デュアルポートメモリ部
600からのデータの読出しに対して説明すると、読出
しタイミング信号発生部110と連結されたライン11
2の5C(Serial C1ock)が第2ラップ部
に入力されてデュアルポートメモリ部600から読出し
されたデータをmビットの読出しデータに変換させるた
めに第2ラッチ部120からラッチする。上記のラッチ
されたデータは第1第3デイジタル/アナログ変換部7
00−900から該当ビットに合うフォーマットに変換
する。
これのために、先f1データスペクトル及びデータ制御
部130から変換させたのちY(Kビット)。
部130から変換させたのちY(Kビット)。
R−Y(Kビット)、B−Y(Kピット)を第1−第3
ディジタル/アナログ変換部γ00−900に入力させ
てライン508を通じて入力されるD/Aクロックによ
ってアナログ信号Y、R−Y、B−Yに各々変換させる
。上記第1−第3ディジタル/アナログ変換部700−
900から出力された信号がカラーエンコーダー部10
00に入力され、この時、ライン1001を通じて入力
される母画面のビデオ信号とライン509. 510.
BFPを通じて出力されるPCIMP、YS、BFP
と子画面の成分がカラーエンコーダー部1000から合
成されて新たな多重画面のビデオ出力が発生される。
ディジタル/アナログ変換部γ00−900に入力させ
てライン508を通じて入力されるD/Aクロックによ
ってアナログ信号Y、R−Y、B−Yに各々変換させる
。上記第1−第3ディジタル/アナログ変換部700−
900から出力された信号がカラーエンコーダー部10
00に入力され、この時、ライン1001を通じて入力
される母画面のビデオ信号とライン509. 510.
BFPを通じて出力されるPCIMP、YS、BFP
と子画面の成分がカラーエンコーダー部1000から合
成されて新たな多重画面のビデオ出力が発生される。
上述して来たようにその実施例の構成上「「し回路でカ
スタム化することが容易であり、TV及びVTR等にお
ける画面ソースの異なる複数の画面を使用者の嗜好に合
うように処理することができるとともにその構成上の単
純化によって原価を節減することができる利点がある。
スタム化することが容易であり、TV及びVTR等にお
ける画面ソースの異なる複数の画面を使用者の嗜好に合
うように処理することができるとともにその構成上の単
純化によって原価を節減することができる利点がある。
第1図は本発明による映像信号処理回路のブロック図、
第2図は本発明による第1図に示したコントローラーの
具体的回路図、第3図は本発明によるマイコン部200
の出力の多重画面の選択データタイミング図、第4図は
本発明による第1図におけるアブログスイッチ部300
のスイッチング信号及び第1図におけるライン511に
出力されるA/D変換り0ツク信号の波形図、第5図は
本発明による多重画面の書込み及び読出しの例示図、第
6図は本発明によるカラーエンコーダー部1000から
要求されるタイミング図である。 100・・・キーボード、200・・・マイコン部、3
00・・・アナログスイッチ部、400・・・アナログ
/ディジタル変換部、500・・・コントローラー部、
600・・・デュアルポートメモリ部、700−900
・・・第1−第3ディジタル/7ブログ変換部、100
0・・・カラーエンコーダー部。
第2図は本発明による第1図に示したコントローラーの
具体的回路図、第3図は本発明によるマイコン部200
の出力の多重画面の選択データタイミング図、第4図は
本発明による第1図におけるアブログスイッチ部300
のスイッチング信号及び第1図におけるライン511に
出力されるA/D変換り0ツク信号の波形図、第5図は
本発明による多重画面の書込み及び読出しの例示図、第
6図は本発明によるカラーエンコーダー部1000から
要求されるタイミング図である。 100・・・キーボード、200・・・マイコン部、3
00・・・アナログスイッチ部、400・・・アナログ
/ディジタル変換部、500・・・コントローラー部、
600・・・デュアルポートメモリ部、700−900
・・・第1−第3ディジタル/7ブログ変換部、100
0・・・カラーエンコーダー部。
Claims (1)
- 【特許請求の範囲】 (1)同期分離部と発振器を具備したテレビジョン受像
機及びビデオテープレコーダー等の多重画面の処理回路
において、 使用者によつて設定される多重画面のモード設定命令語
を入力させることができるキーボード及びリモコン部(
100)と、 上記のキーボード及びリモコン部(100)を通じて入
力された多重画面処理用の命令語をチェックし、ライン
(201、202)を通じて多重画面の処理のためのク
ロック及びデータを発生してストローブライン(203
)を通じた信号によつて上記において発生されたデータ
が有効であるかに対する状態を認識するマイコン部(2
00)と、 ライン(503−506)を通じてビデオ信号が上記の
同期分離部から発生された母画面及び子画面の垂直及び
水平同期信号を受け、ライン(501−502)を通じ
て上記の発振部から発生された第1、第2基準周波数を
受けて上記のマイコン部(200)から出力されたデー
タを使用してモニター上に多重画面を表示するように制
御するコントローラー部(500)と、 上記のコントローラー部(500)のライン(304−
306)を通じて出力される輝度Y及び色差B−Y、R
−Y信号をスイッチング信号によつてR−Y→Y→Y→
B−Y→Y→Yの順に順次的に選択して入力するアナロ
グスイッチ部(300)と、上記のアナログスイッチ部
(300)から選択された輝度Y及び色差R−Y、B−
Y出力を上記コントローラー部(300)から発生され
るA/D変換クロック端CLKの信号によつてディジタ
ルデータに変換するアナログ/ディジタル変換部(40
0)と、二つの通路の入出力端子をもち、両方向のポー
トから独立的にアクセスしえ、母、子画面の垂直、水平
同期信号により上記のコントローラー部(500)と連
結されているライン(605−608)を通じてDT、
CAS、RAS、WE、SC信号が出力され、ライン(
603)を通じてアドレス信号ARが発生されて上記ア
ナログ/ディジタル変換部(400)に対してディジタ
ル化されたビデオ信号を指定された多重画面のウインド
ーによりアクセスポートであるデータライン(603、
602)を通じて記憶及び読出しされ、上記のランダム
ポートを通じて上記コントロール部(500)から発生
される制御信号によって直列ポートを通じて該当ビデオ
データを出力するデュアルポートメモリ部(600)と
、 上記コントローラー部(500)から発生されるD/A
変換用のサンプリングクロックにより上記デュアルポー
トメモリ部(600)から出力されたディジタルデータ
を輝度及び色差信号別に区分させてアナログ信号に変換
する第1−第3ディジタル/アナログ変換部(700−
900)と、 上記コントローラー部(500)のライン(500、5
10)を通じて出力される合成同期信号のペデスタルク
ランプ信号と子画面の位置を決定する信号によって上記
第1−第3ディジタル/アナログ変換部(700−90
0)から発生されるディジタル信号を母画面のビデオ信
号とエンコーディングしたのち、多重画面にディスプレ
ーさせるカラーエンコーダー部(1000)とで構成さ
れていることを特徴とする多重画面発生用映像処理回路
。 (2)上記のコントローラー部(500)が上記マイコ
ン部(200)にライン(201−203)が連結され
てマイコン(200)から出力されるデータをデコーデ
ィングして多重画面選択信号であることを認識し、上記
の認識により書込み/読出しの機能実行のための制御信
号を発生するコマンドデコーダー(10)と、 上記のコマンドデコーダー(10)にライン(11)が
連結されてコマンドデコーダー (10)から発生される画面選択情報ライン(506、
507)を通じて入力される子画面の垂直/水平同期信
号によって書込み制御信号を発生する書込み制御部(2
0)と、 上記書込み制御部から出力した意図した画面数の指定及
び各種のサブ機能遂行のための画面発生のタイミング制
御信号を使用し、上記のライン(506、507)を通
じて入力される子画面の垂直/水平同期信号と第1基準
信号を使用して上記デュアルポートメモリ部(600)
のカラム、リフレッシュクロックと上記第1図のアナロ
グスイッチ部(300)において要求される輝度Y、カ
ラーB−Y、R−Yスイッチング信号を発生し、上記ア
ナログ/ディジタル変換部(400)から必要なディジ
タルデータに変換させるためのサンプリングクロック信
号を発生し、上記アナログ/ディジタル変換部(400
)から出力データをラッチするために必要なラッチクロ
ックと上記デュアルポートメモリ部(600)から要求
されるmビットデータ変換用のクロック信号を発生し、
子画面のデータ書込み時に発生される全てのクロック信
号を発生する書込みタイミング信号発生部(40)と、
上記の書込みタイミング信号発生部(40)と連結され
たライン(45)から発生されるタイミングクロック信
号によってラインADDを通じて入力される上記アナロ
グ/ディジタル変換部(400)のディジタルデータを
ラッチする第1ラッチ部(50)と、 上記の書込みタイミング信号発生部(40)から発生さ
れるデータ変換クロックにより上記デュアルポートメモ
リ部(600)の処理特性に合う映像データに該当する
mビットデータに変換させるデータ変換部(60)と、 上記の子画面の垂直/水平同期信号の入力ライン(50
6、507)を通じて入力される入力信号と上記書込み
制御部(20)のラインから出力される制御信号を使用
し、書込みタイミング信号発生部(40)から発生され
るカラムとリフレッシュクロックを使用して画像のデー
タ書込みのためのカラム及びロウ信号を発生してメモリ
のリフレッシュのためのアドレス信号を発生する書込み
アドレス信号発生部(70)と、上記の書込みタイミン
グ信号発生部(40)から発生される制御信号によって
上記の書込みアドレス信号発生部(70)と連結された
ライン(71〜73)を通じて出力されたカラム及びロ
ウアドレス信号を選択し、メモリリフレッシュのための
アドレス信号を選択して上記デュアルポートメモリ部(
600)からの多重画面の処理のための画像のデータ書
込み及び出力用アドレス信号を選択し、メモリリフレッ
シュ用アドレスを選択するマルチプレクサー部(90)
と、 上記の書込みタイミング信号発生部(40)から発生さ
れるメモリ用タイミングクロック及びメモリ処理用の制
御信号によって上記デュアルポートメモリ部(600)
から必要なRAS、CAS及びDT、WE制御信号を発
生するメモリタイミング発生部(80)と、上記の書込
みアドレス信号発生部(70)からメモリ領域選択のた
めのアドレス信号を受け、上記コマンドデコーダー(1
0)から上記デュアルポートメモリ部(600)に画像
の情報があるという読出し制御信号を受けてライン(5
03)を通じて発生された母画面の垂直同期信号によつ
て読出し制御信号を発生する読出し制御部(30)と、 第1基準信号afsc(a>0)を受けて上記読出し制
御部(30)から発生する位置情報の認識信号と母画面
の水平同期信号を入力して論理化したのちライン(50
1、508−510)、BFPを通じて発生されるディ
ジタル/アナログ変換用のクロックとウインドー制御信
号及びBFP信号を発生する読出しタイミング信号発生
部(110)と、 上記読出しタイミング信号発生部(110)と連結され
ているライン(111)を通じてPIP用の子画面を表
示させる位置の情報信号と上記ライン(504)を通じ
て入力される母画面の垂直同期信号を使用し、読出し制
御部(30)のリード開始イネイブル信号を使用して上
記の入力信号を論理化させて画像のデータをリードする
ためのアドレス信号を発生する読出しアドレス信号発生
部(288)と、 上記の読出しタイミング信号発生部(110)から出力
される信号によって上記のデュアルポートメモリ部(6
00)から出力されるデータをラッチする第2ラッチ部
(120)と、 上記の読出しタイミング信号発生部(110)から発生
される出力により上記第2ラッチ部(120)から出力
されるB−Y、R−Y、Yの順序に該当されるフォーマ
ットでデータを変換させるデータスペクトル及びデータ
制御部(130)とで構成されていることを特徴とする
請求項1に記載の多重画面発生用映像回路。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1988-8465 | 1988-07-08 | ||
| KR88008465A KR950010887B1 (en) | 1988-07-08 | 1988-07-08 | Multi-screen producting image control circuit |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0265590A true JPH0265590A (ja) | 1990-03-06 |
| JPH0632444B2 JPH0632444B2 (ja) | 1994-04-27 |
Family
ID=19275924
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1176950A Expired - Fee Related JPH0632444B2 (ja) | 1988-07-08 | 1989-07-07 | 多重画面発生用映像処理回路 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US5016106A (ja) |
| JP (1) | JPH0632444B2 (ja) |
| KR (1) | KR950010887B1 (ja) |
| GB (1) | GB2221593B (ja) |
Families Citing this family (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5387945A (en) * | 1988-07-13 | 1995-02-07 | Seiko Epson Corporation | Video multiplexing system for superimposition of scalable video streams upon a background video data stream |
| JP2748562B2 (ja) | 1988-07-13 | 1998-05-06 | セイコーエプソン株式会社 | 画像処理装置 |
| DE3925501A1 (de) * | 1988-07-30 | 1990-02-01 | Samsung Electronics Co Ltd | Mehrfachbildschirm-erzeugungsschaltkreis |
| KR910006159B1 (ko) * | 1988-07-30 | 1991-08-16 | 삼성전자 주식회사 | 멀티화면 발생회로 |
| US5367680A (en) * | 1990-02-13 | 1994-11-22 | International Business Machines Corporation | Rendering context manager for display adapters supporting multiple domains |
| US5111296A (en) * | 1990-04-19 | 1992-05-05 | Thomson Consumer Electronics, Inc. | Data transfer from a television receiver having picture-in-picture capability to an external computer |
| US5113259A (en) * | 1990-04-19 | 1992-05-12 | Thomson Consumer Electronics, Inc. | Data transfer from an external computer to a television receiver having picture-in-picture capability |
| US5420643A (en) * | 1990-06-01 | 1995-05-30 | Thomson Consumer Electronics, Inc. | Chrominance processing system for compressing and expanding video data |
| GB9012326D0 (en) * | 1990-06-01 | 1990-07-18 | Thomson Consumer Electronics | Wide screen television |
| US5311309A (en) * | 1990-06-01 | 1994-05-10 | Thomson Consumer Electronics, Inc. | Luminance processing system for compressing and expanding video data |
| US5906834A (en) * | 1992-06-15 | 1999-05-25 | The Gillette Company | Color changing matrix as wear indicator |
| BR9206408A (pt) * | 1991-08-23 | 1994-11-22 | Gillette Canada | Escova oral, matriz de liberação prolongada, processo para liberar um agente antimicrobiano de uma escova oral e para liberação de um agente antimicrobiano na boca de um animal e escova oral indicadora de desgaste |
| US5340581A (en) * | 1991-08-23 | 1994-08-23 | Gillette Canada, Inc. | Sustained-release matrices for dental application |
| US5287188A (en) * | 1992-01-07 | 1994-02-15 | Thomson Consumer Electronics, Inc. | Horizontal panning for wide screen television |
| EP0616466B1 (en) * | 1992-01-07 | 2000-06-07 | Thomson Consumer Electronics, Inc. | Horizontal panning for wide screen television |
| GB9200281D0 (en) * | 1992-01-08 | 1992-02-26 | Thomson Consumer Electronics | A pip horizontal panning circuit for wide screen television |
| JP3137486B2 (ja) * | 1993-01-29 | 2001-02-19 | 松下電器産業株式会社 | 多画面分割表示装置 |
| US5828421A (en) * | 1994-10-11 | 1998-10-27 | Hitachi America, Ltd. | Implementation efficient digital picture-in-picture decoding methods and apparatus |
| JPH08278916A (ja) * | 1994-11-30 | 1996-10-22 | Hitachi Ltd | マルチチャネルメモリシステム、転送情報同期化方法及び信号転送回路 |
| EP0717562B1 (en) * | 1994-12-12 | 2000-03-15 | SONY-WEGA PRODUKTIONS GmbH | Method and apparatus for displaying two video pictures simultaneously |
| JP3801242B2 (ja) * | 1995-10-31 | 2006-07-26 | 株式会社日立製作所 | 縮小画像表示装置 |
| US5850340A (en) * | 1996-04-05 | 1998-12-15 | York; Matthew | Integrated remote controlled computer and television system |
| KR100186409B1 (ko) * | 1996-04-23 | 1999-05-01 | 구자홍 | 피씨와 티브이 적응형 피아이피 영상신호 처리회로 |
| KR100223207B1 (ko) * | 1996-09-25 | 1999-10-15 | 윤종용 | 다중 영상 출력 디지털 비디오 디스크 플레이어 |
| JP2002520638A (ja) * | 1998-07-06 | 2002-07-09 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | メモリから画像データを読み出すことによる複数の画像表示 |
| US6201486B1 (en) * | 1999-12-01 | 2001-03-13 | Creative Technology Ltd. | Pre-processing of multiple sample rates sources to simplify and improve multi-channel DAC design |
| CN1306388C (zh) * | 2004-06-02 | 2007-03-21 | 易连科技股份有限公司 | 具有复数显示装置手持系统的人机介面设计方法及其架构 |
| KR20060009597A (ko) * | 2004-07-26 | 2006-02-01 | 삼성전자주식회사 | 영상신호 합성방법, 영상신호 합성장치, 디스플레이시스템, 디스플레이장치 및 디스플레이장치의 제어방법 |
| US20070236582A1 (en) * | 2006-03-29 | 2007-10-11 | Imaging Solutions Group Of Ny, Inc. | Video camera with multiple independent outputs |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5656272U (ja) * | 1979-10-04 | 1981-05-15 | ||
| JPS6113435A (ja) * | 1984-06-29 | 1986-01-21 | Sony Corp | 磁気記録媒体 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4623915A (en) * | 1984-09-21 | 1986-11-18 | Rca Corporation | Apparatus for processing multiple time division multiplexed asynchronous composite video signals |
| EP0222025B1 (de) * | 1985-10-10 | 1991-03-27 | Deutsche ITT Industries GmbH | Fernsehempfänger mit Mehrfach-Bildwiedergabe |
| JP2642925B2 (ja) * | 1986-01-07 | 1997-08-20 | ソニー株式会社 | テレビジョン受像機 |
| JPS62208766A (ja) * | 1986-03-10 | 1987-09-14 | Mitsubishi Electric Corp | 映像合成装置 |
| DE3787923T2 (de) * | 1986-05-12 | 1994-05-26 | Hitachi Ltd | Bildverarbeitungssystem. |
| JP2794661B2 (ja) * | 1986-09-20 | 1998-09-10 | ソニー株式会社 | テレビジヨン受像機 |
| JPH0748834B2 (ja) * | 1986-11-04 | 1995-05-24 | 松下電器産業株式会社 | 映像信号処理装置 |
| US4814884A (en) * | 1987-10-21 | 1989-03-21 | The United States Of America As Represented By The Secretary Of The Air Force | Window generator |
| US4835613A (en) * | 1988-04-08 | 1989-05-30 | The Grass Valley Group, Inc. | Transition status display for video switcher |
-
1988
- 1988-07-08 KR KR88008465A patent/KR950010887B1/ko not_active Expired - Fee Related
-
1989
- 1989-05-31 US US07/359,129 patent/US5016106A/en not_active Expired - Lifetime
- 1989-07-07 JP JP1176950A patent/JPH0632444B2/ja not_active Expired - Fee Related
- 1989-07-10 GB GB8915739A patent/GB2221593B/en not_active Expired - Lifetime
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5656272U (ja) * | 1979-10-04 | 1981-05-15 | ||
| JPS6113435A (ja) * | 1984-06-29 | 1986-01-21 | Sony Corp | 磁気記録媒体 |
Also Published As
| Publication number | Publication date |
|---|---|
| GB2221593B (en) | 1993-01-06 |
| KR900002634A (ko) | 1990-02-28 |
| JPH0632444B2 (ja) | 1994-04-27 |
| KR950010887B1 (en) | 1995-09-25 |
| GB2221593A (en) | 1990-02-07 |
| US5016106A (en) | 1991-05-14 |
| GB8915739D0 (en) | 1989-08-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0265590A (ja) | 多重画面発生用映像処理回路 | |
| US5161012A (en) | Multi-screen generation circuit | |
| CA1229908A (en) | Crt display control device | |
| US6166777A (en) | Picture-in-picture type video signal processing circuit and method of using the same for a multi-picture display circuit | |
| JP2894719B2 (ja) | Pipにおける複数画面の回転移動時間間隔の制御回路及び制御方法 | |
| JP2975796B2 (ja) | 文字表示装置 | |
| CA2027054C (en) | Receiver for television signals | |
| JP3369591B2 (ja) | 文字表示装置 | |
| JPH1155569A (ja) | 表示制御回路 | |
| KR920006064B1 (ko) | 임의 정보 시청 가능한 tv | |
| JP2508514B2 (ja) | 画像記憶装置 | |
| KR950009676B1 (ko) | 팝(pop)기능 와이드 스크린 티브이 수상기 | |
| JP2781924B2 (ja) | スーパーインポーズ装置 | |
| US5327244A (en) | Strobe timing control circuit for use in video tape recorder | |
| KR19990003402A (ko) | 비디오 기록/재생 시스템에서의 부가 화상 디스플레이 장치 | |
| JPH0646795B2 (ja) | 2画面テレビ受信機 | |
| JP3702469B2 (ja) | 信号処理装置およびカラーテレビカメラ | |
| JPH01248879A (ja) | アドレス制御回路 | |
| JPH11341388A (ja) | 2画面表示装置 | |
| KR970003177A (ko) | 비디오 처리장치 | |
| KR890017947A (ko) | 텔레비젼이나 비디오테이프레코오더의 모자이크 화면 발생 회로 및 방법 | |
| KR20000020092A (ko) | 와이드 피디피 티브이의 재생방법 및 회로 | |
| KR890017954A (ko) | 텔리비젼이나 비디오 테이프 레코오더의 자화면 확대 및 축소 회로와 방법 | |
| JPH03250876A (ja) | 映像信号表示装置 | |
| JPH0419558B2 (ja) |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090427 Year of fee payment: 15 |
|
| LAPS | Cancellation because of no payment of annual fees |