JPH03145352A - 衛星交換機 - Google Patents

衛星交換機

Info

Publication number
JPH03145352A
JPH03145352A JP28385389A JP28385389A JPH03145352A JP H03145352 A JPH03145352 A JP H03145352A JP 28385389 A JP28385389 A JP 28385389A JP 28385389 A JP28385389 A JP 28385389A JP H03145352 A JPH03145352 A JP H03145352A
Authority
JP
Japan
Prior art keywords
data
circuit
information data
speed data
memory circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28385389A
Other languages
English (en)
Inventor
Takeo Kumagai
健夫 熊谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP28385389A priority Critical patent/JPH03145352A/ja
Publication of JPH03145352A publication Critical patent/JPH03145352A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデータ速度交換及びチャンネル交換等のような
交換の際にメモリを必要とする衛星交換機に関する。
〔従来の技術〕
従来の衛星交換機を第3図のブロック図に示す。
同図において、複数列の入力データ1,2,3゜4はそ
れぞれ同じ行にある全ての情報データメモリ回路7に書
き込まれ、その後ランダム読み出しアドレスデータに従
って読み出される。読み出されたデータは時分割多重さ
れているので、信号分割回路8.8’、8“において各
出力ポートに信号を振り分けることにより、各出力デー
タ6を生成している。
なお、情報データメモリ回路7は、全て同じ回路構成で
あり、行数は入力データ数に等しく、列数は出力データ
数に比例する。したがって、入力データ数が多くなるほ
ど、または出力データ数が多(なるほど回路規模は比例
して大きくなっている。
〔発明が解決しようとする課題〕
ところで、第3図における情報データメモリ回路7のメ
モリマツプの一例を第4図に示す。同図(a)は入力デ
ータの伝送速度が最大で、かつ情報データに含まれるチ
ャンネル数がIの場合のメモリマツプ、同図(b)は入
力データの伝送速度が中速度で、情報データに含まれる
チャンネル数がiの場合のメモリマツプ、同図(C)は
入力データの伝送速度が最小で、がっ情報データに含ま
れるチャンネル数が1の場合のメモリマツプを示してい
る。
これらに示すように、情報データメモリ回路7の記憶デ
ータ数は、各入力データが含むチャンネル数に等しく、
高速データを情報データメモリ回路7に入力させたとき
でも、低速データの側では使用されないメモリ領域が存
在することになる。
したがって、高速データのデータ数に対応させて情報デ
ータメモリ回路7を構成すると、低速データ側ではメモ
リ領域の無駄が増大し、全体としての回路規模を大きく
してしまうという問題がある。
本発明の目的は、回路規模を大きくすることなく所要の
データの変換を可能にした衛星交換機を擢供することに
ある。
〔課題を解決するだめの手段〕
本発明の衛星交換機は、複数の速度の低い入力データを
時分割多重化する信号多重化回路を設け、この多重化さ
れた信号に対して1列の情報データメモリ回路を接続し
た構成としている。
〔作用〕
Sの構成では、複数の低速データを多重化して高速デー
タとすることができ、この高速データに対して1列の情
報データメモリ回路を接続してデータの書き込みを行う
ため、各情報データメモリ回路におけるメモリ領域の無
駄がなくなり、情報データメモリ回路の規模の小型化が
可能となる。
〔実施例〕
次に、本発明を図面を参照して説明する。
第1図は本発明の一実施例の機能ブロック図である。図
において、12,3.4は人力データであり、ここでは
人力データ1,2.3は低速データ信号とし、入力デー
タ4を高速データ信号とした例を示している。また、情
報データメモリ回路7、及び信号分割回路8.8’、8
”はこれまでと同じである。
更に、ここでは前記低速度の入力データ1,2゜3を時
分割多重化する信号多重回路9を備えており、m本(こ
こでは3本)の入力データ1,2゜3を時分割多重する
ことで高速データ5を生成し、この結果この高速データ
5を高速データ4,1!−略同程度の速度データとして
構成している。なお、この例では、信号多重回路9で多
重された高速データ5用のメモリマツプは、第2図に示
すように各入力データ毎にエリアを分割して行う方法を
採用している。そして、この高速データ5に対して1列
の情報データメモリ回路7を接続している。
この構成によれば、伝送速度の遅い入力データ1.2.
3は時分割多重化されて1列の情報データメモリ回路7
に書き込まれる。この書き込みは伝送速度の速い入力デ
ータ4を情報データメモリ回路7に書き込むのに対応さ
れ、これにより遅い入力データ1.2.3をそれぞれ個
別に情報データメモリ回路7に書き込む場合に比較して
各情報データメモリ回路7における無駄な領域が低減さ
れる。したがって、3列の人力データを1列の情報デー
タメモリ回路7に書き込むことで、情報データメモリ回
路7の数の低減を図ることが可能となり、回路規模の小
型化が実現される。
なお、伝送速度の遅いデータと、高速度のデータとの速
度の関係により、2つ或いは4つ以上の入力データを信
号多重回路において多重化するように構成してもよい。
〔発明の効果〕
以上説明したように本発明は、複数の低速データを時分
割多重化し、かつこの多重化したデータに対して1列の
情報データメモリ回路を接続してデータの書き込みを行
うため、各情報データメモリ回路におけるメモリ領域の
無駄がなくなり、情報データメモリ回路の数を大幅に削
減して回路規模の小型化を実現することができる効果が
ある。
【図面の簡単な説明】
第1図は本発明の衛星交換機のブロック図、第2図は第
1図における情報データメモリ回路のメモリマツプ、第
3図は従来の衛星交換機のブロック図、第4図(a)乃
至第4図(C)はそれぞれ第3図における情報データメ
モリ回路のメモリマツプである。 ?、2.3・・・低速度入力データ、4・・・高速度入
力データ、 5・・・多重化した高速度データ、 6・・・出力 データ、 7・・・情報データメモリ回路、 8′ 8″・・・信号分割回路。 第2 図 (a) 第4図 (b) (C) 第 図 6 ホカデニク 第3 図

Claims (1)

    【特許請求の範囲】
  1. 1、伝送速度が異なる複数の入力データを情報データメ
    モリ回路に書き込み、この情報データメモリ回路から該
    データを順次読み出して出力データを得るようにした衛
    星交換機において、複数の速度の低い入力データを時分
    割多重化する信号多重化回路を設け、この多重化された
    信号に対して1列の情報データメモリ回路を接続したこ
    とを特徴とする衛星交換機。
JP28385389A 1989-10-31 1989-10-31 衛星交換機 Pending JPH03145352A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28385389A JPH03145352A (ja) 1989-10-31 1989-10-31 衛星交換機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28385389A JPH03145352A (ja) 1989-10-31 1989-10-31 衛星交換機

Publications (1)

Publication Number Publication Date
JPH03145352A true JPH03145352A (ja) 1991-06-20

Family

ID=17671018

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28385389A Pending JPH03145352A (ja) 1989-10-31 1989-10-31 衛星交換機

Country Status (1)

Country Link
JP (1) JPH03145352A (ja)

Similar Documents

Publication Publication Date Title
JP3028963B2 (ja) ビデオメモリ装置
KR930008849A (ko) 듀얼-포트메모리
JPH03145352A (ja) 衛星交換機
JPH0564276A (ja) 時間スイツチ回路
KR100350590B1 (ko) 칩 사이즈가 감소된 dram
JP3165985B2 (ja) フォーマット変換回路
JPH03253199A (ja) タイムスロット変換回路
JPS61194909A (ja) デイジタル信号遅延用回路装置
JPS63263695A (ja) 半導体記憶装置
JP2990793B2 (ja) 衛星交換機
JPS6219120B2 (ja)
JPS61121597A (ja) 時分割通話路方式及び装置
SU1298803A1 (ru) Полупроводниковое запоминающее устройство
JPH0591142A (ja) パケツトスイツチ
JPH069397B2 (ja) 時間スイッチ
SU746735A1 (ru) Буферное запоминающее устройство
SU1179351A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с периферийными устройствами
JPH0759096B2 (ja) 時分割スイッチ制御装置
JPS62125447A (ja) インタリ−ブ機能を有するメモリ
JPS59154896A (ja) 時分割交換回路
JPS614393A (ja) 時間スイツチ回路
JPH04268289A (ja) 半導体メモリ装置
JPS60125096A (ja) 時間スイツチ回路
JPH04156197A (ja) マルチポートtsw素子
JPH03256416A (ja) Pcm信号多重化回路