JPH0321063Y2 - - Google Patents

Info

Publication number
JPH0321063Y2
JPH0321063Y2 JP1984001290U JP129084U JPH0321063Y2 JP H0321063 Y2 JPH0321063 Y2 JP H0321063Y2 JP 1984001290 U JP1984001290 U JP 1984001290U JP 129084 U JP129084 U JP 129084U JP H0321063 Y2 JPH0321063 Y2 JP H0321063Y2
Authority
JP
Japan
Prior art keywords
field effect
effect transistor
source
voltage
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1984001290U
Other languages
English (en)
Other versions
JPS60114421U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP129084U priority Critical patent/JPS60114421U/ja
Publication of JPS60114421U publication Critical patent/JPS60114421U/ja
Application granted granted Critical
Publication of JPH0321063Y2 publication Critical patent/JPH0321063Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)

Description

【考案の詳細な説明】 この考案は、FM受信機等におけるミユート回
路の改良に関するものである。
従来のミユート回路について第1図により説明
する。信号の入力端子1は、コンデンサ2を介し
て電界効果トランジスタ3のドレンに接続され
る。出力端子4は、コンデンサ5を介して電界効
果トランジスタ3のソースに接続される。これら
ドレンとソースは、各々バイアス抵抗6,7によ
り電源8へ、またバイアス抵抗9,10によりア
ースへ接続され、ドレンとソースはバイアス電圧
を供給される。ミユート端子11は、抵抗12を
介して電界効果トランジスタ3のゲートに接続さ
れる。さらにゲートは、抵抗13、コンデンサ1
4を並列に接続しアースされる。
この回路の動作は以下のとおりである。すなわ
ち、バイアス抵抗6,7,9,10によるソー
ス、ドレンのバイアス電圧を電界効果トランジス
タ3のピンチオフ電圧以上とする。これにより電
界効果トランジスタ3は、ミユート端子11に電
圧が印加しないときにオフとなる(すなわち、出
力端子4に信号が出ない)。抵抗12,13はミ
ユート端子11に電圧を印加したときにゲートの
電圧をソース、ドレンのバイアス電圧とほぼ同一
とする。これにより、電界効果トランジスタ3
は、ミユート端子11に電圧を印加したときにオ
ンとなる(すなわち出力端子4に信号が出る)。
この回路において、抵抗6,7,9,10にバ
ラツキがなければ、電界効果トランジスタ3のソ
ース、ドレンのバイアス電圧は同一となるが、一
般にバラツキがあるためバイアス電圧に差を生ず
る。この電圧差は、トランジスタ3のオン、オフ
時に出力端子4に伝達され最終的には、この回路
の後段に接続された電力増幅部を介し、スピーカ
から異音(ポツプ音)として出力される。
この考案は、この欠点を除去するため改良した
ものである。
以下この考案の実施例を第2図により説明す
る。信号の入力端子1はコンデンサ2を介し電界
効果トランジスタ3のドレンに接続される。出力
端子4は、コンデンサ5を介して電界効果トラン
ジスタ3のソースに接続される。ソースは、バイ
アス抵抗7と抵抗10により、バイアスされる。
またドレンは、抵抗15,16によりソースのバ
イアスと同一電圧でバイアスされる。コンデンサ
17は、電界効果トランジスタ3がオフ時に、信
号が抵抗15,16を介して出力端子4へ出るの
を防ぐ。ミユート端子11は、抵抗12を介し電
界効果トランジスタ3のゲートに接続される。さ
らにゲートは抵抗13、コンデンサ14を並列に
接続しアースされる。
この回路の動作は以下のとおりである。すなわ
ち、バイアス抵抗7,10によるソースのバイア
ス電圧を電界効果トランジスタ3のピンチオフ電
圧以上とする。ドレンは、抵抗15,16によ
り、ソースに接続されているため、ソースと同一
のバイアス電圧となつている。これにより電界効
果トランジスタ3は、ミユート端子11に電圧が
印加しないときにオフとなる(すなわち出力端子
4に信号が出ない)。12,13は、ミユート端
子11に電圧を印加したときにゲートの電圧をソ
ース、ドレンのバイアス電圧とほぼ同一とする。
これにより電界効果トランジスタ3はミユート端
子11に電圧を印加したときにオンとする(すな
わち出力端子4に信号が出る)。
この回路においてソース、ドレンのバイアス電
圧は一組のバイアス抵抗7,10により決定され
るため、電圧差は生じない。また、出力端子4側
(この実施例ではソース側)に、バイアス抵抗7,
10があるため、電界効果トランジスタ3のオ
ン、オフ時に、コンデンサ2のもれ電流、充電電
流による電圧変化は、出力端子4側に生じにく
い。このように、異音(ポツプ音)の原因である
電圧変化がなくなり、従来の欠点を除去すること
ができる。この考案によるミユート回路は、異音
(ポツプ音)の発生がなく、ミユートの回数が多
い多周波受信機等に使用できる。
【図面の簡単な説明】
第1図は、従来のミユート回路、第2図は、本
考案の実施例を示す。 1:入力端子、2,5,14,17:コンデン
サ、3:電界効果トランジスタ、4:出力端子、
6,7,9,10,12,13,15,16:抵
抗、8:電源、11:ミユート端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号の入出力間に電界効果トランジスタのドレ
    インとソースを直列にそれぞれコンデンサを介し
    て接続しソースとドレインの電極を二本の直列抵
    抗で接続しその中点をコンデンサを介し接地しか
    つソースは抵抗を介し電源に接続する構成とし上
    記電界効果トランジスタのゲートにミユート信号
    を加えドレインに入力する信号を制御することを
    特徴とするミユート回路。
JP129084U 1984-01-11 1984-01-11 ミユ−ト回路 Granted JPS60114421U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP129084U JPS60114421U (ja) 1984-01-11 1984-01-11 ミユ−ト回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP129084U JPS60114421U (ja) 1984-01-11 1984-01-11 ミユ−ト回路

Publications (2)

Publication Number Publication Date
JPS60114421U JPS60114421U (ja) 1985-08-02
JPH0321063Y2 true JPH0321063Y2 (ja) 1991-05-08

Family

ID=30473903

Family Applications (1)

Application Number Title Priority Date Filing Date
JP129084U Granted JPS60114421U (ja) 1984-01-11 1984-01-11 ミユ−ト回路

Country Status (1)

Country Link
JP (1) JPS60114421U (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5114548U (ja) * 1974-07-18 1976-02-02
JPS5136428U (ja) * 1974-09-11 1976-03-18
JPS5396918U (ja) * 1977-01-10 1978-08-07

Also Published As

Publication number Publication date
JPS60114421U (ja) 1985-08-02

Similar Documents

Publication Publication Date Title
SU593678A3 (ru) Устройство регулировани тембра на высоких частотах
JPH0321063Y2 (ja)
JPS6243561B2 (ja)
JPS622816Y2 (ja)
JPS6132842B2 (ja)
JPS5811081Y2 (ja) 音声回路
JPH0145192Y2 (ja)
JPS5811057Y2 (ja) ミキシング回路
JPS6134769Y2 (ja)
JPH0145155Y2 (ja)
JPH0221782Y2 (ja)
US4303891A (en) Monolithic integrated circuit with frequency dependent amplification
JPH0611632Y2 (ja) 自動ラウドネス制御回路
JPH0145241B2 (ja)
JPS626729Y2 (ja)
JPS641779Y2 (ja)
JPS6138272Y2 (ja)
JPS60139326U (ja) 高周波信号増幅回路
JPH0125040Y2 (ja)
JPH062390Y2 (ja) 低音域増強型拡声装置
JPS59146300A (ja) 補聴器用自動利得調整装置
KR860002768Y1 (ko) 스테레오 음향기기의 모노시그널 구동 회로
JPH0241929Y2 (ja)
JPS6130328Y2 (ja)
KR910003396B1 (ko) 의사 스테레오 회로