JPH0325044B2 - - Google Patents

Info

Publication number
JPH0325044B2
JPH0325044B2 JP18371383A JP18371383A JPH0325044B2 JP H0325044 B2 JPH0325044 B2 JP H0325044B2 JP 18371383 A JP18371383 A JP 18371383A JP 18371383 A JP18371383 A JP 18371383A JP H0325044 B2 JPH0325044 B2 JP H0325044B2
Authority
JP
Japan
Prior art keywords
hall element
differential amplifier
amplifier
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP18371383A
Other languages
Japanese (ja)
Other versions
JPS6075108A (en
Inventor
Junichi Hikita
Kenzo Omori
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP18371383A priority Critical patent/JPS6075108A/en
Publication of JPS6075108A publication Critical patent/JPS6075108A/en
Publication of JPH0325044B2 publication Critical patent/JPH0325044B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【発明の詳細な説明】 この発明はホール素子用増幅器に係り、特にホ
ール出力を増幅する差動増幅器の増幅出力の影響
を防止したホール素子の出力回路に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an amplifier for a Hall element, and more particularly to an output circuit for a Hall element that prevents the influence of the amplified output of a differential amplifier that amplifies the Hall output.

第1図は従来のホール素子用増幅器の構成を示
している。ホール素子2の電流端子には電源端子
4及び基準電位点間に駆動電圧Vccが印加され、
磁界又は機械的歪によるホール出力は差動増幅器
6の非反転入力端子(+)及び反転入力端子
(−)間に印加されている。差動増幅器6の出力
端子8と反転入力端子(−)との間には、抵抗1
0が接続されて帰還回路が設置され、差動増幅器
6は負帰還型差動増幅器を構成している。
FIG. 1 shows the configuration of a conventional Hall element amplifier. A driving voltage Vcc is applied to the current terminal of the Hall element 2 between the power supply terminal 4 and the reference potential point,
Hall output due to a magnetic field or mechanical strain is applied between the non-inverting input terminal (+) and the inverting input terminal (-) of the differential amplifier 6. A resistor 1 is connected between the output terminal 8 and the inverting input terminal (-) of the differential amplifier 6.
0 is connected to provide a feedback circuit, and the differential amplifier 6 constitutes a negative feedback type differential amplifier.

このような増幅回路の場合、差動増幅器6の帰
還信号がホール素子2を介して差動増幅器6の非
反転入力端子(+)側に影響し、その増幅動作が
不安定となり、さらには発振を誘発する原因にな
る。
In the case of such an amplifier circuit, the feedback signal of the differential amplifier 6 affects the non-inverting input terminal (+) side of the differential amplifier 6 via the Hall element 2, making the amplification operation unstable and even causing oscillation. It can cause .

この発明はホール出力の増幅を安定化し、発振
等の不都合を防止したホール素子用増幅器の提供
を目的とする。
An object of the present invention is to provide an amplifier for a Hall element that stabilizes Hall output amplification and prevents problems such as oscillation.

この発明は、ホール素子とその差動出力を増幅
する負帰還型差動増幅器との間にバツフア回路を
設置し、前記負帰還型差動増幅器の出力が前記ホ
ール素子に帰還しないようにしたことを特徴とす
る。
In the present invention, a buffer circuit is installed between a Hall element and a negative feedback differential amplifier that amplifies its differential output, and the output of the negative feedback differential amplifier is prevented from returning to the Hall element. It is characterized by

以下、この発明を図面に示した実施例を参照し
て詳細に説明する。
Hereinafter, the present invention will be described in detail with reference to embodiments shown in the drawings.

第2図はこの発明のホール素子用増幅器の実施
例を示し、第1図のホール素子用増幅器と同一部
分には同一符号を付してある。図において、差動
増幅器6の非反転入力端子(+)及び反転入力端
子(−)と、ホール素子2との間には、バツフア
回路12,14が設置され、ホール素子2に対し
て差動増幅器6の出力の帰還を阻止したものであ
る。そして、差動増幅器6は、第1図に示す差動
増幅器6と同様に負帰還型差動増幅器を構成して
いる。
FIG. 2 shows an embodiment of the Hall element amplifier of the present invention, in which the same parts as in the Hall element amplifier of FIG. 1 are given the same reference numerals. In the figure, buffer circuits 12 and 14 are installed between the non-inverting input terminal (+) and inverting input terminal (-) of the differential amplifier 6 and the Hall element 2. This prevents the output of the amplifier 6 from being fed back. The differential amplifier 6 constitutes a negative feedback type differential amplifier similarly to the differential amplifier 6 shown in FIG.

このように構成すれば、差動増幅器6の帰還作
用は、差動増幅器6の入出力間においてのみ行わ
れることになり、ホール素子2に影響することが
ないので、その増幅動作が安定化し、発振を抑制
することができる。
With this configuration, the feedback action of the differential amplifier 6 is performed only between the input and output of the differential amplifier 6, and does not affect the Hall element 2, so the amplification operation is stabilized. Oscillation can be suppressed.

第3図は前記バツフア回路12,14の具体的
な回路構成例を示している。各バツフア回路1
2,14はトランジスタ16,18及び抵抗2
0,22からなるエミツタフオロワ回路で構成さ
れ、これらバツフア回路12,14及びホール素
子2は共通の基準電位ラインに接続され、基準電
位点端子24は接地されている。
FIG. 3 shows a specific example of the circuit configuration of the buffer circuits 12 and 14. Each buffer circuit 1
2 and 14 are transistors 16 and 18 and resistor 2
These buffer circuits 12, 14 and the Hall element 2 are connected to a common reference potential line, and the reference potential point terminal 24 is grounded.

このようなバツフア回路12,14によれば、
出力インピーダンスが低いため、その入力側への
帰還信号の影響を抑制することができ、増幅動作
の安定化を図ることができる。
According to such buffer circuits 12 and 14,
Since the output impedance is low, the influence of feedback signals on the input side can be suppressed, and the amplification operation can be stabilized.

以上説明したようにこの発明によれば、差動増
幅器の出力がバツフア回路の設置によりホール素
子に帰還されないので、ホール出力を安定した状
態で増幅することができ、発振現象等の不都合を
防止することができる。
As explained above, according to the present invention, the output of the differential amplifier is not fed back to the Hall element due to the installation of the buffer circuit, so the Hall output can be amplified in a stable state, and problems such as oscillation phenomena can be prevented. be able to.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のホール素子用増幅器を示すブロ
ツク図、第2図はこの発明のホール素子用増幅器
の実施例を示すブロツク図、第3図はこの発明の
ホール素子用増幅器の具体的な回路構成例を示す
回路図である。 2……ホール素子、6……負帰還型差動増幅
器、12,14……バツフア回路。
Fig. 1 is a block diagram showing a conventional amplifier for Hall element, Fig. 2 is a block diagram showing an embodiment of the amplifier for Hall element of the present invention, and Fig. 3 is a specific circuit of the amplifier for Hall element of this invention. FIG. 3 is a circuit diagram showing a configuration example. 2... Hall element, 6... Negative feedback differential amplifier, 12, 14... Buffer circuit.

Claims (1)

【特許請求の範囲】[Claims] 1 ホール素子とその差動出力を増幅する負帰還
型差動増幅器との間にバツフア回路を設置し、前
記負帰還型差動増幅器の出力が前記ホール素子に
帰還しないようにしたことを特徴とするホール素
子用増幅器。
1. A buffer circuit is installed between a Hall element and a negative feedback differential amplifier that amplifies its differential output, so that the output of the negative feedback differential amplifier is not fed back to the Hall element. Amplifier for Hall element.
JP18371383A 1983-10-01 1983-10-01 Amplifier for hall element Granted JPS6075108A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18371383A JPS6075108A (en) 1983-10-01 1983-10-01 Amplifier for hall element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18371383A JPS6075108A (en) 1983-10-01 1983-10-01 Amplifier for hall element

Publications (2)

Publication Number Publication Date
JPS6075108A JPS6075108A (en) 1985-04-27
JPH0325044B2 true JPH0325044B2 (en) 1991-04-04

Family

ID=16140652

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18371383A Granted JPS6075108A (en) 1983-10-01 1983-10-01 Amplifier for hall element

Country Status (1)

Country Link
JP (1) JPS6075108A (en)

Also Published As

Publication number Publication date
JPS6075108A (en) 1985-04-27

Similar Documents

Publication Publication Date Title
KR850004674A (en) Multiplication circuit
JP3095838B2 (en) Amplifier circuit
JPH0325044B2 (en)
JP2000022451A (en) Signal processing circuit device
JPS6031287B2 (en) power amplifier
JPH0612856B2 (en) Amplifier circuit
JPH0434843B2 (en)
JPH0212053B2 (en)
JPS6115621Y2 (en)
KR950008954B1 (en) Comparison circuit with hysteresis characteristics
JP2712310B2 (en) Current mirror circuit
JP2623954B2 (en) Variable gain amplifier
JPH0253307A (en) Low frequency amplifier circuit
JPS6325768Y2 (en)
JP2985835B2 (en) Operational amplifiers and voltage followers
JPH0370930B2 (en)
KR950003354B1 (en) Low offset amplifier
JPH0241927Y2 (en)
JPH04172804A (en) Amplifier
JPH0152929B2 (en)
JPS61157175A (en) Pedestal clamping circuit
JPH0219648B2 (en)
JPS5840919U (en) amplifier
JPH04113709A (en) speaker amplifier circuit
JPS60134319U (en) Amplifier