JPH0358037U - - Google Patents
Info
- Publication number
- JPH0358037U JPH0358037U JP1989118926U JP11892689U JPH0358037U JP H0358037 U JPH0358037 U JP H0358037U JP 1989118926 U JP1989118926 U JP 1989118926U JP 11892689 U JP11892689 U JP 11892689U JP H0358037 U JPH0358037 U JP H0358037U
- Authority
- JP
- Japan
- Prior art keywords
- delay
- state
- input signal
- switching elements
- terminals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001934 delay Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Pulse Circuits (AREA)
Description
第1図は本考案の実施例による遅延時間調整回
路の回路図、第2図は第1図の回路の動作波形時
、第3図は第1図中のナンドゲートの内部構成を
示す回路図である。 主要部分の符号の説明、10……ナンドゲート
、21〜2N……オアゲート。
路の回路図、第2図は第1図の回路の動作波形時
、第3図は第1図中のナンドゲートの内部構成を
示す回路図である。 主要部分の符号の説明、10……ナンドゲート
、21〜2N……オアゲート。
Claims (1)
- 各々が制御端子を有すると共に所定の閾電圧を
有し、前記制御端子以外の端子が直列に接続され
たスイツチング素子群と、入力信号が第1の状態
から第2の状態に変化する前に遅延させるべき時
間に応じた数のスイツチング素子の制御端子に対
して前記第2の状態の前記入力信号と同等の信号
を予め印加する遅延制御手段とを含み、前記遅延
制御手段により少なくとも信号が印加されていな
い残りのスイツチング素子の制御端子に前記入力
信号を印加して、直列に接続された前記素子群の
両端から遅延出力を導出するようにしたことを特
徴とする遅延時間調整回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1989118926U JPH0358037U (ja) | 1989-10-11 | 1989-10-11 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1989118926U JPH0358037U (ja) | 1989-10-11 | 1989-10-11 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0358037U true JPH0358037U (ja) | 1991-06-05 |
Family
ID=31667067
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1989118926U Pending JPH0358037U (ja) | 1989-10-11 | 1989-10-11 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0358037U (ja) |
-
1989
- 1989-10-11 JP JP1989118926U patent/JPH0358037U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS59182747U (ja) | インタ−フエ−ス回路 | |
| JPH0358037U (ja) | ||
| JPS6172411A (ja) | スイツチング用半導体装置 | |
| JPS6367802A (ja) | スイツチ回路 | |
| JPS599641U (ja) | 負荷関閉制御回路 | |
| JP2557866Y2 (ja) | 信号切換回路 | |
| JPH0434616Y2 (ja) | ||
| JPS6251825U (ja) | ||
| JPS5870625A (ja) | 単安定マルチバイブレ−タ回路 | |
| JPS61128833U (ja) | ||
| JPS6374831U (ja) | ||
| JPS59161736U (ja) | 可変遅延回路 | |
| JPH0373040U (ja) | ||
| JPH0467820U (ja) | ||
| JPS58104031U (ja) | トリガ回路 | |
| JPH0286031U (ja) | ||
| JPS599640U (ja) | トランジスタ駆動回路 | |
| JPS6172933U (ja) | ||
| JPH0383494U (ja) | ||
| JPS6124666U (ja) | オシロスコ−プ | |
| JPH0179115U (ja) | ||
| JPS63160092U (ja) | ||
| JPS59126394U (ja) | 方位制御信号を送出する遠隔操作スイツチ回路 | |
| JPS6142609U (ja) | 温度制御回路 | |
| JPH02133189U (ja) |