JPH0366584U - - Google Patents

Info

Publication number
JPH0366584U
JPH0366584U JP11143089U JP11143089U JPH0366584U JP H0366584 U JPH0366584 U JP H0366584U JP 11143089 U JP11143089 U JP 11143089U JP 11143089 U JP11143089 U JP 11143089U JP H0366584 U JPH0366584 U JP H0366584U
Authority
JP
Japan
Prior art keywords
transistor
terminal
base
emitter
whose
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11143089U
Other languages
English (en)
Other versions
JPH0749541Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1989111430U priority Critical patent/JPH0749541Y2/ja
Publication of JPH0366584U publication Critical patent/JPH0366584U/ja
Application granted granted Critical
Publication of JPH0749541Y2 publication Critical patent/JPH0749541Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Protection Of Static Devices (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Dc-Dc Converters (AREA)
  • Electronic Switches (AREA)

Description

【図面の簡単な説明】
第1図は本考案の第1の実施例に係わるトラン
ジスタスイツチ回路を示す回路図、第2図は第1
図のトランジスタスイツチ回路で制御電圧の設定
を変えた時の出力電流−出力電圧特性の変化を示
す特性図、第3図は第2の実施例のトランジスタ
スイツチ回路を示す回路図、第4図は第3の実施
例のトランジスタスイツチ回路を示す回路図であ
る。 2……電源、3……負荷、6……グランド端子
、7……分圧回路、8……分圧点、10……電圧
源、11……差動増幅器、Q1……主トランジス
タ、Q2……駆動用トランジスタ、Q3……電流
制限用トランジスタ、R1……電流検出用抵抗。
補正 平1.12.2 図面の簡単な説明を次のように補正する。 明細書第18頁第14行の「である。」の後に
、「第5図は変形例のスイツチ回路の一部を示す
回路図である。」を加入する。

Claims (1)

  1. 【実用新案登録請求の範囲】 (1) 直流電源端子と負荷端子との間をオン・オ
    フするためのトランジスタスイツチ回路であつて
    、 エミツタが前記直流電源端子に接続され、コレ
    クタが前記負荷端子に接続されているPNP型の
    主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
    接続されているNPN型の駆動用トランジスタQ
    2と、 前記駆動用トランジスタQ2のエミツタとグラ
    ンド端子6との間に接続された電流検出用抵抗R
    1と、 制御電圧を供給するための制御電圧源端子9と
    前記グランド端子6との間に接続された分圧回路
    7と、 基準電圧源12と、 一方の入力端子が前記基準電圧源12に接続さ
    れ、他方の入力端子が前記分圧回路7の分圧点8
    に接続され、出力端子が前記駆動用トランジスタ
    Q2のベースに接続されたオン駆動用差動増幅器
    11と、 コレクタが前記駆動用トランジスタQ2のベー
    スに接続され、エミツタが前記分圧点8に接続さ
    れ、ベースが前記駆動用トランジスタQ2のエミ
    ツタに接続されたNPN型の電流制限用トランジ
    スタQ3と、 前記駆動用トランジスタQ2のベース電流をオ
    ン・オフ制御するためのオン・オフ制御回路と を備えていることを特徴とするトランジスタスイ
    ツチ回路。 (2) 直流電源端子と負荷端子との間をオン・オ
    フするためのトランジスタスイツチ回路であつて
    、 エミツタが前記直流電源端子に接続され、コレ
    クタが前記負荷端子に接続されているPNP型の
    主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
    接続されているNPN型の駆動用トランジスタQ
    2と、 前記駆動用トランジスタQ2のエミツタとグラ
    ンド端子6との間に接続された電流検出用抵抗R
    1と、 制御電圧を供給するための制御電圧源端子9と
    前記グランド端子6との間に接続された分圧回路
    7と、 基準電圧源12と、 一方の入力端子が前記基準電圧源12に接続さ
    れ、他方の入力端子が前記分圧回路7の分圧点8
    に接続され、出力端子が前記駆動用トランジスタ
    Q2のベースに接続されたオン駆動用差動増幅器
    11と、 コレクタが前記駆動用トランジスタQ2のベー
    スに接続され、エミツタが前記グランド端子に接
    続され、ベースが前記駆動用トランジスタQ2の
    エミツタに接続されたNPN型の電流制限用トラ
    ンジスタQ5と、 前記駆動用トランジスタQ2のベース電流をオ
    ン・オフ制御するためのオン・オフ制御回路と を備えていることを特徴とするトランジスタスイ
    ツチ回路。 (3) 直流電源端子と負荷端子との間をオン・オ
    フするためのトランジスタスイツチ回路であつて
    、 エミツタが前記直流電源端子に接続され、コレ
    クタが前記負荷端子に接続されているPNP型の
    主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
    接続されているNPN型の駆動用トランジスタQ
    2と、 前記駆動用トランジスタQ2のエミツタとグラ
    ンド端子6との間に接続された電流検出用抵抗R
    1と、 制御電圧を供給するための制御電圧源端子9と
    前記グランド端子6との間に接続された分圧回路
    7と、 基準電圧源12と、 一方の入力端子が前記基準電圧源12に接続さ
    れ、他方の入力端子が前記分圧回路7の分圧点8
    に接続され、出力端子が前記駆動用トランジスタ
    Q2のベースに接続されたオン駆動用差動増幅器
    11と、 出力端子が前記駆動用トランジスタQ2のベー
    スに接続され、一方の入力端子が前記分圧点8に
    接続され、他方の入力端子が前記駆動用トランジ
    スタQ2のエミツタに接続された電流制限用差動
    増幅器15と、 前記駆動用トランジスタQ2のベース電流をオ
    ン・オフ制御するためのオン・オフ制御回路と を備えていることを特徴とするトランジスタスイ
    ツチ回路。 (4) 直流電源端子と負荷端子との間をオン・オ
    フするためのトランジスタスイツチ回路であつて
    、 エミツタが前記直流電源端子に接続され、コレ
    クタが前記負荷端子に接続されているPNP型の
    主トランジスタQ1と、 前記主トランジスタQ1のベースにコレクタが
    接続されているNPN型の駆動用トランジスタQ
    2と、 前記駆動用トランジスタQ2のエミツタとグラ
    ンド端子6との間に接続された電流検出用抵抗R
    1と、 前記駆動用トランジスタQ2のベースに接続さ
    れたベース電流供給回路と、 前記主トランジスタQ1をオン・オフ制御する
    ための前記駆動用トランジスタQ2のベース電流
    をオン・オフ制御するオン・オフ制御回路と、 前記主トランジスタQ1の出力電流を制御する
    ための制御電圧Vceを供給するための制御電圧
    源端子9と 前記駆動用トランジスタQ2のベースと前記グ
    ランド端子6と前記制御電圧源端子9と前記電流
    検出用抵抗R1の一端とにそれぞれ接続され、前
    記電流検出用抵抗R1の電圧と前記制御電圧Vc
    eとに応答して前記駆動用トランジスタQ2のベ
    ース電流をバイパスさせて前記主トランジスタQ
    1の出力電流を制限するベース電流バイパス回路
    と、 を備えていることを特徴とするトランジスタスイ
    ツチ回路。
JP1989111430U 1989-09-22 1989-09-22 トランジスタスイッチ回路 Expired - Lifetime JPH0749541Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1989111430U JPH0749541Y2 (ja) 1989-09-22 1989-09-22 トランジスタスイッチ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1989111430U JPH0749541Y2 (ja) 1989-09-22 1989-09-22 トランジスタスイッチ回路

Publications (2)

Publication Number Publication Date
JPH0366584U true JPH0366584U (ja) 1991-06-27
JPH0749541Y2 JPH0749541Y2 (ja) 1995-11-13

Family

ID=31659908

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1989111430U Expired - Lifetime JPH0749541Y2 (ja) 1989-09-22 1989-09-22 トランジスタスイッチ回路

Country Status (1)

Country Link
JP (1) JPH0749541Y2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020086827A (ja) * 2018-11-22 2020-06-04 凸版印刷株式会社 電流制限機能付き安定化電源装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60250419A (ja) * 1984-05-25 1985-12-11 Mitsubishi Electric Corp 定電圧電源回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60250419A (ja) * 1984-05-25 1985-12-11 Mitsubishi Electric Corp 定電圧電源回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020086827A (ja) * 2018-11-22 2020-06-04 凸版印刷株式会社 電流制限機能付き安定化電源装置

Also Published As

Publication number Publication date
JPH0749541Y2 (ja) 1995-11-13

Similar Documents

Publication Publication Date Title
JPS6218807A (ja) カレントミラ−回路
JPH0366584U (ja)
JPH0230902Y2 (ja)
JPH0726737Y2 (ja) 間欠供給型の定電流源回路
JP2697006B2 (ja) 出力回路
KR970063907A (ko) 가변 이득 증폭 회로
JPH0272678U (ja)
JPH0244425U (ja)
KR940002778Y1 (ko) 무감쇄 스위치 회로
JP2909125B2 (ja) スイッチ回路
JP2545220Y2 (ja) ダーリントン接続出力回路
JPS6365122U (ja)
JPS5963713U (ja) 安定化電源回路装置
JPH02137129U (ja)
JPS6117412B2 (ja)
JPH0452215U (ja)
JPH0444846B2 (ja)
JPH0358024U (ja)
JPS6234828U (ja)
JPH03101134U (ja)
JPH01151315U (ja)
JPH0386616U (ja)
JPH0184115U (ja)
JPH0356216U (ja)
JPH0295919U (ja)