JPH042019B2 - - Google Patents
Info
- Publication number
- JPH042019B2 JPH042019B2 JP59082447A JP8244784A JPH042019B2 JP H042019 B2 JPH042019 B2 JP H042019B2 JP 59082447 A JP59082447 A JP 59082447A JP 8244784 A JP8244784 A JP 8244784A JP H042019 B2 JPH042019 B2 JP H042019B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- sub
- noise
- hold
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H40/00—Arrangements specially adapted for receiving broadcast information
- H04H40/18—Arrangements characterised by circuits or components specially adapted for receiving
- H04H40/27—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
- H04H40/36—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving
- H04H40/45—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving
- H04H40/54—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving generating subcarriers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/22—Homodyne or synchrodyne circuits
- H03D1/2209—Decoders for simultaneous demodulation and decoding of signals composed of a sum-signal and a suppressed carrier, amplitude modulated by a difference signal, e.g. stereocoders
- H03D1/2236—Decoders for simultaneous demodulation and decoding of signals composed of a sum-signal and a suppressed carrier, amplitude modulated by a difference signal, e.g. stereocoders using a phase locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/1646—Circuits adapted for the reception of stereophonic signals
- H04B1/1661—Reduction of noise by manipulation of the baseband composite stereophonic signal or the decoded left and right channels
- H04B1/1669—Reduction of noise by manipulation of the baseband composite stereophonic signal or the decoded left and right channels of the demodulated composite stereo signal
- H04B1/1676—Reduction of noise by manipulation of the baseband composite stereophonic signal or the decoded left and right channels of the demodulated composite stereo signal of the sum or difference signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H40/00—Arrangements specially adapted for receiving broadcast information
- H04H40/18—Arrangements characterised by circuits or components specially adapted for receiving
- H04H40/27—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
- H04H40/36—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving
- H04H40/45—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving
- H04H40/72—Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for stereophonic broadcast receiving for FM stereophonic broadcast systems receiving for noise suppression
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/60—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
- H04N5/607—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Stereo-Broadcasting Methods (AREA)
- Noise Elimination (AREA)
Description
【発明の詳細な説明】
(発明の技術分野)
この発明は、主信号に副信号を変調して多重し
た複合信号に加わつた雑音を除去する回路に関す
るものである。
た複合信号に加わつた雑音を除去する回路に関す
るものである。
(発明の技術的背景およびその問題点)
従来の実施例を第4図および第5図に示す。
第4図は従来のTV音声多重復調回路である。
図において、1は副信号復調回路、2m,2sは
デイエンフアシス回路、3はマトリクス回路であ
る。
図において、1は副信号復調回路、2m,2sは
デイエンフアシス回路、3はマトリクス回路であ
る。
かかる従来構成において、第4図のTV音声多
重復調回路では、複合信号を副信号のフイルタを
兼ねたデイエンフアシス回路2mを通して得た主
信号と、副信号復調回路1で復調後デイエンフア
シス回路2sを通つた副信号とをマトリクス回路
に入力する。これにより、例えばTV音声多重放
送における二ヶ国語放送を受信している場合は、
マトリクス回路によつて主信号に基づく第1国語
(メイン)を第1の信号として、副信号に基づく
第2国語(サブ)を第2の信号として得ることが
できる。また、ステレオ放送を受信している場合
は、主信号と副信号をマトリクス回路によつて演
算した後ステレオLチヤンネル出力信号を第1の
信号として、ステレオRチヤンネル出力信号を第
2の信号として得ることができるものである。
重復調回路では、複合信号を副信号のフイルタを
兼ねたデイエンフアシス回路2mを通して得た主
信号と、副信号復調回路1で復調後デイエンフア
シス回路2sを通つた副信号とをマトリクス回路
に入力する。これにより、例えばTV音声多重放
送における二ヶ国語放送を受信している場合は、
マトリクス回路によつて主信号に基づく第1国語
(メイン)を第1の信号として、副信号に基づく
第2国語(サブ)を第2の信号として得ることが
できる。また、ステレオ放送を受信している場合
は、主信号と副信号をマトリクス回路によつて演
算した後ステレオLチヤンネル出力信号を第1の
信号として、ステレオRチヤンネル出力信号を第
2の信号として得ることができるものである。
また第5図は、FMステレオマルチプレツクス
回路および従来の雑音除去回路であり、2l,2
rはデイエンフアシス回路、4,4l,4rはサ
ンプル&ホールド回路、5はタイミング設定回
路、6l,6rはローパスフイルター、7は38K
Hzのバンドパスフイルター、8は位相比較器、9
は38KHzVCO、10は2分周器である。このう
ちサンプル&ホールド回路4および4l,4r
は、ステレオ復調の前段と後段の2ヶ所において
いるが、通常はどちらか一方でよい。
回路および従来の雑音除去回路であり、2l,2
rはデイエンフアシス回路、4,4l,4rはサ
ンプル&ホールド回路、5はタイミング設定回
路、6l,6rはローパスフイルター、7は38K
Hzのバンドパスフイルター、8は位相比較器、9
は38KHzVCO、10は2分周器である。このう
ちサンプル&ホールド回路4および4l,4r
は、ステレオ復調の前段と後段の2ヶ所において
いるが、通常はどちらか一方でよい。
そして本従来例においては、点線内の構成にて
ステレオ復調が行われるものである。雑音除去
は、ステレオ復調の前段にあるサンプル&ホール
ド回路4かステレオ復調後のサンプル&ホールド
回路4l,4rのどちらか一方で行われる。なお
サンプル&ホールド回路4l,4rの前段にある
ローパスフイルタ6l,6rはサブヤリアの漏れ
を抑圧してホールド誤差を小さくするためのもの
である。
ステレオ復調が行われるものである。雑音除去
は、ステレオ復調の前段にあるサンプル&ホール
ド回路4かステレオ復調後のサンプル&ホールド
回路4l,4rのどちらか一方で行われる。なお
サンプル&ホールド回路4l,4rの前段にある
ローパスフイルタ6l,6rはサブヤリアの漏れ
を抑圧してホールド誤差を小さくするためのもの
である。
第5図の回路において、ステレオ復調前段のサ
ンプル&ホールド回路4で雑音を除去する場合、
雑音と同時に副信号のキヤリア等も切つてしまう
ため、副信号にかえつて大きな雑音を発生するこ
とがあつた。また、ステレオ復調後段のサンプル
&ホールド回路4l,4rで雑音を除去する場
合、副信号は主信号よりも雑音の影響を受けやす
いばかりでなく、バンドパスフイルターや復調回
路のために、雑音の影響をより長い時間受けてい
るが、マトリクス回路を通つてしまつた後では、
副信号のほうに合わせてホールド時間を長くしな
ければならず、歪の発生量が大きくなる。また、
副信号復調回路は雑音が混入したり副信号が途切
れた場合等に大きな雑音が発生することがある
が、第4図のような回路の場合、マトリクス回路
3は通常能動回路を含むので、大きな雑音信号が
混入した場合にはマトリクス回路が飽和して直流
動作点が変動して、より大きな雑音が発生するこ
とがあつた。
ンプル&ホールド回路4で雑音を除去する場合、
雑音と同時に副信号のキヤリア等も切つてしまう
ため、副信号にかえつて大きな雑音を発生するこ
とがあつた。また、ステレオ復調後段のサンプル
&ホールド回路4l,4rで雑音を除去する場
合、副信号は主信号よりも雑音の影響を受けやす
いばかりでなく、バンドパスフイルターや復調回
路のために、雑音の影響をより長い時間受けてい
るが、マトリクス回路を通つてしまつた後では、
副信号のほうに合わせてホールド時間を長くしな
ければならず、歪の発生量が大きくなる。また、
副信号復調回路は雑音が混入したり副信号が途切
れた場合等に大きな雑音が発生することがある
が、第4図のような回路の場合、マトリクス回路
3は通常能動回路を含むので、大きな雑音信号が
混入した場合にはマトリクス回路が飽和して直流
動作点が変動して、より大きな雑音が発生するこ
とがあつた。
(発明の目的)
本発明はかかる従来の問題点に鑑み成されたも
ので、マトリクス回路で不要な雑音を発生しない
ようにすると同時に、歪の発生を軽減することを
目的としている。
ので、マトリクス回路で不要な雑音を発生しない
ようにすると同時に、歪の発生を軽減することを
目的としている。
(発明の実施例)
第1図に本発明による一実施例を示す。図にお
いて、1は副信号復調回路、2m,2sはデイエ
ンフアシス回路、3はマトリクス回路、4sはサ
ンプル&ホールド回路、5はタイミング設定回
路、11はゲート回路、12はホールド用コンデ
ンサ、13は副信号の漏れキヤリア等によるホー
ルド誤差を軽減するためにコンデンサ12と時定
数回路をなす抵抗である。
いて、1は副信号復調回路、2m,2sはデイエ
ンフアシス回路、3はマトリクス回路、4sはサ
ンプル&ホールド回路、5はタイミング設定回
路、11はゲート回路、12はホールド用コンデ
ンサ、13は副信号の漏れキヤリア等によるホー
ルド誤差を軽減するためにコンデンサ12と時定
数回路をなす抵抗である。
かかる構成において、主信号は副信号抑圧する
フイルターを兼ねたデイエンフアシス回路2mを
通つてマトリクス回路3に入力される。一方、副
信号は副信号復調回路1で復調後、サンプル&ホ
ールド回路4sおよびデイエンフアシス回路2s
を通つてマトリクス回路3に加えられる。また、
タイミング設定回路5では、ノイズ検出信号また
はノイズ発生源の周期に同期した信号などから副
信号が雑音の影響を受けている期間中ゲート11
を開くような信号を発生する回路である。雑音の
除去は、コンデンサ12にゲート11が開く直前
の電圧がサンプリングされ、ゲート11が開いて
いる期間中その電圧をホールドすることによつて
行われる。なお抵抗13は、副信号の漏れキヤリ
ア等によるホールド誤差を軽減するためにコンデ
ンサ12と時定数をもたせてあるが、副信号の漏
れがない場合には必要ではない。またデイエンフ
アシス回路2m,2sも図に示した位置ではな
く、マトリクス回路3の後段にあつてもよい。
フイルターを兼ねたデイエンフアシス回路2mを
通つてマトリクス回路3に入力される。一方、副
信号は副信号復調回路1で復調後、サンプル&ホ
ールド回路4sおよびデイエンフアシス回路2s
を通つてマトリクス回路3に加えられる。また、
タイミング設定回路5では、ノイズ検出信号また
はノイズ発生源の周期に同期した信号などから副
信号が雑音の影響を受けている期間中ゲート11
を開くような信号を発生する回路である。雑音の
除去は、コンデンサ12にゲート11が開く直前
の電圧がサンプリングされ、ゲート11が開いて
いる期間中その電圧をホールドすることによつて
行われる。なお抵抗13は、副信号の漏れキヤリ
ア等によるホールド誤差を軽減するためにコンデ
ンサ12と時定数をもたせてあるが、副信号の漏
れがない場合には必要ではない。またデイエンフ
アシス回路2m,2sも図に示した位置ではな
く、マトリクス回路3の後段にあつてもよい。
上記実施例ではTV音声多重復調回路に使用し
た場合について説明しており、例えば二ヶ国語放
送を受信している場合は、主信号に基づく第1国
語(メイン)を第1信号として、副信号に基づく
第2国語(サブ)を第2信号としてマトリクス回
路3から得ることができる。また、ステレオ放送
受信時に於いては、ステレオRチヤンネル、Lチ
ヤンネルをそれぞれ第1、第2信号として得るこ
とができる。更には、第5図と同様の構成をとる
ことでFMチユーナ等にも広く応用できる。
た場合について説明しており、例えば二ヶ国語放
送を受信している場合は、主信号に基づく第1国
語(メイン)を第1信号として、副信号に基づく
第2国語(サブ)を第2信号としてマトリクス回
路3から得ることができる。また、ステレオ放送
受信時に於いては、ステレオRチヤンネル、Lチ
ヤンネルをそれぞれ第1、第2信号として得るこ
とができる。更には、第5図と同様の構成をとる
ことでFMチユーナ等にも広く応用できる。
また第1図では雑音の影響を大きく受ける副信
号についてのみ対策した例を示したが、第2図の
ように主信号についてサンプル&ホールード回路
4mを設けることによつて雑音を完全に切ること
ができる。このとき歪の発生は従来と同程度であ
るが、副信号復調回路1で雑音を発生したり、マ
トリクス回路3が雑音のために飽和したりするこ
とはない。
号についてのみ対策した例を示したが、第2図の
ように主信号についてサンプル&ホールード回路
4mを設けることによつて雑音を完全に切ること
ができる。このとき歪の発生は従来と同程度であ
るが、副信号復調回路1で雑音を発生したり、マ
トリクス回路3が雑音のために飽和したりするこ
とはない。
上記第2図の如く、サンプル&ホールド回路に
よつて雑音を除去する場合、ホールド時間を長く
設定すると歪が増加するため、ホールド時間は必
要最小限にとどめなければならない。一方、副信
号はBPFや副信号復調回路を通つているため、
主信号に比較して雑音の影響を受けている時間が
長い。従つて、ホールド時間を短くすると副信号
に対する雑音の除去が十分でなくなり、また逆に
ホールド時間を長くすると主信号に対して必要以
上に歪を増加させてしまう。
よつて雑音を除去する場合、ホールド時間を長く
設定すると歪が増加するため、ホールド時間は必
要最小限にとどめなければならない。一方、副信
号はBPFや副信号復調回路を通つているため、
主信号に比較して雑音の影響を受けている時間が
長い。従つて、ホールド時間を短くすると副信号
に対する雑音の除去が十分でなくなり、また逆に
ホールド時間を長くすると主信号に対して必要以
上に歪を増加させてしまう。
第3図に示す実施例は斯かる欠点を改善したも
のであり、上記の理由により主信号のホールド時
間は副信号に較べると短くてよいので、第3図に
示すように互いに異なるサンプリングパルスを発
生するタイミング設定回路5m,5sをそれぞれ
主信号系及び副信号系のサンプル&ホールード回
路4m及び4sに供給するように構成して、主信
号のホールド時間を必要最小限に設定することに
よつて、歪の発生を抑えることができる。この場
合、タイミング設定回路5m,5sによつて主信
号系のサンプル&ホールド回路4mのホールド時
間は副信号系のサンプル&ホールド回路4sのホ
ールド時間より短くなるように設定される。
のであり、上記の理由により主信号のホールド時
間は副信号に較べると短くてよいので、第3図に
示すように互いに異なるサンプリングパルスを発
生するタイミング設定回路5m,5sをそれぞれ
主信号系及び副信号系のサンプル&ホールード回
路4m及び4sに供給するように構成して、主信
号のホールド時間を必要最小限に設定することに
よつて、歪の発生を抑えることができる。この場
合、タイミング設定回路5m,5sによつて主信
号系のサンプル&ホールド回路4mのホールド時
間は副信号系のサンプル&ホールド回路4sのホ
ールド時間より短くなるように設定される。
なお、副信号の方がホールド時間が長いので、
ステレオ受信時に一瞬モノラル状態になるが、セ
パレーシヨンについては人間の感覚が鋭くないの
で違和感はなく、雑音の除去や歪の低減の効果だ
けが感じられる。
ステレオ受信時に一瞬モノラル状態になるが、セ
パレーシヨンについては人間の感覚が鋭くないの
で違和感はなく、雑音の除去や歪の低減の効果だ
けが感じられる。
さらに第3図ではホールド誤差を軽減するため
にホールド用コンデンサ12m,12sに直列に
接続する抵抗のかわりに、ローパスフイルタ6
m,6sをサンプル&ホールド回路4m,4sの
前段に設けている。この場合にはローパスフイル
タ6m,6sに特性の良いものを使用したり、ホ
ールド用コンデンサ12m,12sと直列に抵抗
を挿入したりする構成と併用すれば、ホールド誤
差をより小さくすることができる。
にホールド用コンデンサ12m,12sに直列に
接続する抵抗のかわりに、ローパスフイルタ6
m,6sをサンプル&ホールド回路4m,4sの
前段に設けている。この場合にはローパスフイル
タ6m,6sに特性の良いものを使用したり、ホ
ールド用コンデンサ12m,12sと直列に抵抗
を挿入したりする構成と併用すれば、ホールド誤
差をより小さくすることができる。
また、デイエンフアシス回路2m,2sは、サ
ンプル&ホールド回路4m,4sの前段やマトリ
クス回路3の後段にあつてもよいが、サンプル&
ホールド回路4m,4sとマトリクス回路3の間
に挿入することで、サンプル&ホールドによつて
発生する歪を軽減するとともにマトリクス回路の
入力レベルを下げてマトリクス回路の飽和を防ぐ
ことができる。
ンプル&ホールド回路4m,4sの前段やマトリ
クス回路3の後段にあつてもよいが、サンプル&
ホールド回路4m,4sとマトリクス回路3の間
に挿入することで、サンプル&ホールドによつて
発生する歪を軽減するとともにマトリクス回路の
入力レベルを下げてマトリクス回路の飽和を防ぐ
ことができる。
また、副信号復調回路で副信号が多少遅れるた
め、主信号経路に遅延線を挿入することがある
が、サンプル&ホールド回路のゲートが開くタイ
ミングをずらせることで遅延線を任意の位置に挿
入することが可能となる。
め、主信号経路に遅延線を挿入することがある
が、サンプル&ホールド回路のゲートが開くタイ
ミングをずらせることで遅延線を任意の位置に挿
入することが可能となる。
(発明と効果)
以上のように、本考案は雑音除去のためのサン
プル&ホールド回路を、副信号復調回路とマトリ
クス回路の間に設けるようにしたので、副信号の
キヤリア等を途切れさせることがなく、さらにマ
トリクス回路の前段に雑音を除去しているため、
マトリクス回路で新たな雑音を発生することがな
い。また、理想的には主信号、副信号とも対策す
べきだが、より雑音の影響の大きい副信号のみに
対策を施すことでも実用上充分な効果が得られ、
回路が半分で済むため低コストになる。
プル&ホールド回路を、副信号復調回路とマトリ
クス回路の間に設けるようにしたので、副信号の
キヤリア等を途切れさせることがなく、さらにマ
トリクス回路の前段に雑音を除去しているため、
マトリクス回路で新たな雑音を発生することがな
い。また、理想的には主信号、副信号とも対策す
べきだが、より雑音の影響の大きい副信号のみに
対策を施すことでも実用上充分な効果が得られ、
回路が半分で済むため低コストになる。
また、一定周期で各アンテナをサンプリングす
る方式のダイバシテイ受信時には、アンテナ入力
レベルのサンプリングに伴つて、比較的長い時間
にわたつて雑音を発生することがあるが、そのよ
うな場合には副信号が主信号よりも雑音の影響を
強く受ける傾向はさらにひどくなり、それに合わ
せて主信号のホールド時間を長く設定してしまう
と、かえつて信号の質が低下することがある。ま
た、副信号復調時にサンプル&ホールド回路を挿
入した場合には、副信号も同時に長い期間切つて
しまうため、副信号復調回路で大きな雑音を発生
する。本発明によれば、以上のような欠点はない
ので、ダイバシテイ受信時にはさらに効果が大き
い。
る方式のダイバシテイ受信時には、アンテナ入力
レベルのサンプリングに伴つて、比較的長い時間
にわたつて雑音を発生することがあるが、そのよ
うな場合には副信号が主信号よりも雑音の影響を
強く受ける傾向はさらにひどくなり、それに合わ
せて主信号のホールド時間を長く設定してしまう
と、かえつて信号の質が低下することがある。ま
た、副信号復調時にサンプル&ホールド回路を挿
入した場合には、副信号も同時に長い期間切つて
しまうため、副信号復調回路で大きな雑音を発生
する。本発明によれば、以上のような欠点はない
ので、ダイバシテイ受信時にはさらに効果が大き
い。
第1図乃至第3図はそれぞれ本発明の実施例を
示す図、第4図,第5図はそれぞれ従来の実施例
を示す図である。 1……副信号復調回路、2m,2s……デイエ
ンフアシス回路、3……マトリクス回路、4,4
m,4s……サンプル&ホールド回路、5,5
m,5s……タイミング設定回路、6,6l,6
r,6m,6s……ローパスフイルタ、7……
38kHzバンドパスフイルタ、8……位相比較器、
9……VCO、10……2分周器、11……ゲー
ト、12,12m,12s……ホールド用コンデ
ンサ、13……抵抗。
示す図、第4図,第5図はそれぞれ従来の実施例
を示す図である。 1……副信号復調回路、2m,2s……デイエ
ンフアシス回路、3……マトリクス回路、4,4
m,4s……サンプル&ホールド回路、5,5
m,5s……タイミング設定回路、6,6l,6
r,6m,6s……ローパスフイルタ、7……
38kHzバンドパスフイルタ、8……位相比較器、
9……VCO、10……2分周器、11……ゲー
ト、12,12m,12s……ホールド用コンデ
ンサ、13……抵抗。
Claims (1)
- 【特許請求の範囲】 1 主信号に副信号を変調して多重した複合信号
から副信号を復調する副信号復調回路と、該副信
号復調回路を経た信号をノイズ検出信号またはノ
イズに同期した信号によつてサンプル&ホールド
するサンプル&ホールド回路と、主信号を含む信
号と前記サンプル&ホールド回路を経た信号とを
演算処理して第1および第2の信号を出力するマ
トリクス回路とを備えたことを特徴とする雑音除
去回路。 2 主信号に副信号を変調して多重した複合信号
から副信号を復調する副信号復調回路と、該副信
号復調回路を経た信号をノイズ検出信号またはノ
イズに同期した信号によつてサンプル&ホールド
する第1のサンプル&ホールド回路と、主信号を
含む信号をノイズ検出信号またはノイズに同期し
た信号によつてサンプル&ホードする第2のサン
プル&ホールド回路と、前記第1のサンプル&ホ
ールド回路を経た信号と前記第2のサンプル&ホ
ールド回路を経た信号とを演算処理して第1およ
び第2の信号を出力するマトリクス回路とを備え
たことを特徴とする雑音除去回路。 3 前記第1および第2のサンプル&ホールド回
路におけるホールド時間が互いに異なることを特
徴とする特許請求の範囲第2項記載の雑音除去回
路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59082447A JPS60226238A (ja) | 1984-04-24 | 1984-04-24 | 雑音除去回路 |
| US06/726,753 US4680793A (en) | 1984-04-24 | 1985-04-24 | Noise eliminating circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP59082447A JPS60226238A (ja) | 1984-04-24 | 1984-04-24 | 雑音除去回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS60226238A JPS60226238A (ja) | 1985-11-11 |
| JPH042019B2 true JPH042019B2 (ja) | 1992-01-16 |
Family
ID=13774774
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP59082447A Granted JPS60226238A (ja) | 1984-04-24 | 1984-04-24 | 雑音除去回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US4680793A (ja) |
| JP (1) | JPS60226238A (ja) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR960003036B1 (ko) * | 1987-04-17 | 1996-03-02 | 상요덴기 가부시기가이샤 | 텔레비젼 음성 다중신호를 위한 복조회로 |
| US4975953A (en) * | 1989-01-13 | 1990-12-04 | Delco Electronics Corporation | Combined deemphasis circuit and noise blanker |
| US5253299A (en) * | 1989-02-03 | 1993-10-12 | Pioneer Electronic Corporation | Noise reduction apparatus in an FM stereo tuner |
| DE3939478C2 (de) * | 1989-02-03 | 1994-09-22 | Pioneer Electronic Corp | Vorrichtung zur Rauschunterdrückung in einem FM-Stereotuner |
| US5261004A (en) * | 1991-12-17 | 1993-11-09 | Delco Electronics Corporation | Noise blanking circuit for AM stero |
| US7406302B1 (en) | 2003-12-15 | 2008-07-29 | Marvell International, Inc. | Digital FM stereo receiver architecture |
| MX2007012245A (es) * | 2005-04-04 | 2007-12-06 | That Corp | Sistema de estimacion y control de calidad de senal. |
| EP2800279B1 (en) * | 2013-05-01 | 2018-04-25 | Analog Devices Global Unlimited Company | Demodulation of attenuated FM modulated audio signals |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4314377A (en) * | 1979-04-27 | 1982-02-02 | Sanyo Electric Co., Ltd. | Noise removing apparatus |
| US4574390A (en) * | 1983-03-26 | 1986-03-04 | Victor Company Of Japan, Limited | Noise reduction for stereophonic FM signals by high-speed sampling and linear interpolation |
-
1984
- 1984-04-24 JP JP59082447A patent/JPS60226238A/ja active Granted
-
1985
- 1985-04-24 US US06/726,753 patent/US4680793A/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US4680793A (en) | 1987-07-14 |
| JPS60226238A (ja) | 1985-11-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4066845A (en) | Pulsive noise removing apparatus for an FM receiver | |
| KR20020020790A (ko) | 범지구 측위 시스템 수신기 | |
| JPH042019B2 (ja) | ||
| US4513323A (en) | Buzz reduction for intercarrier type television sound detection | |
| US4727580A (en) | Radio receiver | |
| JPS6130347Y2 (ja) | ||
| JP4161150B2 (ja) | Fm受信機 | |
| JPS5912841Y2 (ja) | ステレオ受信機 | |
| JPS5823981B2 (ja) | Fmステレオ受信機の妨害パルス抑圧装置 | |
| JPH0352063Y2 (ja) | ||
| JP3086602B2 (ja) | ノイズ除去回路 | |
| JP2890411B2 (ja) | テレビジョン音声多重信号の復調装置 | |
| JPS6127253Y2 (ja) | ||
| JP2806096B2 (ja) | サンプルホールド時間可変回路 | |
| JPS63164633A (ja) | Fmマルチパス歪低減装置 | |
| JPS6022684Y2 (ja) | Fmステレオ受信機 | |
| JPS5940732A (ja) | ステレオ復調回路 | |
| JPH0339966Y2 (ja) | ||
| JP2508470B2 (ja) | 映像検波回路 | |
| JP2803683B2 (ja) | ダイバーシティ受信装置 | |
| JPS598442A (ja) | 受信器 | |
| JPH0114752B2 (ja) | ||
| JPS61274535A (ja) | 音声多重復調回路 | |
| JPS585053A (ja) | ミユ−テイング回路 | |
| JPS59229941A (ja) | Fmステレオ復調装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |