JPH0423246B2 - - Google Patents
Info
- Publication number
- JPH0423246B2 JPH0423246B2 JP30953886A JP30953886A JPH0423246B2 JP H0423246 B2 JPH0423246 B2 JP H0423246B2 JP 30953886 A JP30953886 A JP 30953886A JP 30953886 A JP30953886 A JP 30953886A JP H0423246 B2 JPH0423246 B2 JP H0423246B2
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- pixels
- selection
- liquid crystal
- scanning
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000004973 liquid crystal related substance Substances 0.000 claims description 7
- 238000000034 method Methods 0.000 claims description 6
- 239000011159 matrix material Substances 0.000 claims description 4
- 230000010363 phase shift Effects 0.000 claims 1
- 239000003990 capacitor Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明はマトリクス型液晶表示装置の駆動方法
に関するものである。
に関するものである。
[従来の技術]
従来、2つの共通電極と液晶を介して対向する
複数のセグメント電極との交点によつて複数の画
素を形成してなるマトリクス型液晶表示装置が多
方面にわたつて採用されている。
複数のセグメント電極との交点によつて複数の画
素を形成してなるマトリクス型液晶表示装置が多
方面にわたつて採用されている。
例えばデジタル時計等においては、第2図のよ
うな7つの画素A1〜A7によつて構成された日の
字型表示パターンを用いて表示が行われている。
この各画素においては、例えば、画素A2,A3,
A7は一方の共通電極C1(図示せず。)を用い、画
素A1,A4,A5,A6については他方の共通電極C2
(図示せず。)を用いている。さらにセグメント電
極については、画素A1,A2、画素A3,A4、画素
A6,A7をそれぞれ接続し、画素A5は独立とする
ことにより、2つの共通電極と複数のセグメント
電極によるマトリクス型液晶表示素装置が形成さ
れるのである。
うな7つの画素A1〜A7によつて構成された日の
字型表示パターンを用いて表示が行われている。
この各画素においては、例えば、画素A2,A3,
A7は一方の共通電極C1(図示せず。)を用い、画
素A1,A4,A5,A6については他方の共通電極C2
(図示せず。)を用いている。さらにセグメント電
極については、画素A1,A2、画素A3,A4、画素
A6,A7をそれぞれ接続し、画素A5は独立とする
ことにより、2つの共通電極と複数のセグメント
電極によるマトリクス型液晶表示素装置が形成さ
れるのである。
そして上記各画素は以下のようにして駆動され
ている。例えば、セグメント電極が互いに接続さ
れた画素A1,A2を駆動する場合について述べる
と、共通電極C1,C2にはそれぞれ第3図のパル
ス群P1,P2を常時供給する。一方セグメント電
極には1/4周期ずつ位相のずれた選択パルス群P3
〜P6のいずれかを選択的に供給する。
ている。例えば、セグメント電極が互いに接続さ
れた画素A1,A2を駆動する場合について述べる
と、共通電極C1,C2にはそれぞれ第3図のパル
ス群P1,P2を常時供給する。一方セグメント電
極には1/4周期ずつ位相のずれた選択パルス群P3
〜P6のいずれかを選択的に供給する。
パルス群P3によつて画素A1,A2にはそれぞれ
電圧V1およびV2が印加され、ともに非表示とな
る。パルス群P4によつて画素A1,A2にはそれぞ
れ電圧V3,V4が印加され、それぞれ表示および
非表示となる。またパルス群P5によつて画素A1,
A2にはそれぞれ電圧V5,V6が印加され、ともに
表示される。さらに、パルス群P6のよつて画素
A1,A2には電圧V7,V8が印加され、それぞれ非
表示および表示となる。
電圧V1およびV2が印加され、ともに非表示とな
る。パルス群P4によつて画素A1,A2にはそれぞ
れ電圧V3,V4が印加され、それぞれ表示および
非表示となる。またパルス群P5によつて画素A1,
A2にはそれぞれ電圧V5,V6が印加され、ともに
表示される。さらに、パルス群P6のよつて画素
A1,A2には電圧V7,V8が印加され、それぞれ非
表示および表示となる。
以上のようにして画素A1,A2が選択的に表示
されるものである。
されるものである。
[発明が解決しようとする問題点]
上記の駆動方法では、共通電極に供給するパル
スが2種類の電位を必要とし、そのために昇圧回
路または降圧回路が必要になり、さらには電圧安
定化のためのコンデンサを外付けする必要があつ
た。そのため電源回路が複雑になり、コストダウ
ンの妨げになつていた。
スが2種類の電位を必要とし、そのために昇圧回
路または降圧回路が必要になり、さらには電圧安
定化のためのコンデンサを外付けする必要があつ
た。そのため電源回路が複雑になり、コストダウ
ンの妨げになつていた。
本発明は、電源回路の簡素化を目的とするもの
である。
である。
[問題点を解決するための手段]
本発明は、2つの共通電極の一方には、パルス
幅2tで周期が4tの走査パルスを、他方の共通電極
には上記走査パルスと1/4周期だけ位相のずれた
走査パルスを供給し、各セグメント電極には、上
記走査パルスと同一電圧でかつ時間tをパルス幅
とする選択パルスとこの選択パルスと同一電圧の
高周波パルスからなる第1および第2のパルス列
からなる選択パルス群およびこの選択パルス群を
1/4周期ずつ位相ずらした3種類の選択パルス群
のいずれかを選択的に供給することによつて、画
素を選択的に表示するようにするようにしたもの
である。
幅2tで周期が4tの走査パルスを、他方の共通電極
には上記走査パルスと1/4周期だけ位相のずれた
走査パルスを供給し、各セグメント電極には、上
記走査パルスと同一電圧でかつ時間tをパルス幅
とする選択パルスとこの選択パルスと同一電圧の
高周波パルスからなる第1および第2のパルス列
からなる選択パルス群およびこの選択パルス群を
1/4周期ずつ位相ずらした3種類の選択パルス群
のいずれかを選択的に供給することによつて、画
素を選択的に表示するようにするようにしたもの
である。
[実施例]
第1図において、2つの共通電極にはそれぞれ
パルス幅2tで周期が4tの走査パルスP7およびP8を
常時供給する。パルスP7とP8とは1/4周期だけ位
相のずれたものである。
パルス幅2tで周期が4tの走査パルスP7およびP8を
常時供給する。パルスP7とP8とは1/4周期だけ位
相のずれたものである。
一方、セグメント電極には、時間tをパルス幅
とし、パルスP7と同一電圧の選択パルスP9とこ
の選択パルスの前において時間tの間生じる高周
波パルスfとからなる第1のパルス列E1および
この第1のパルス列E1をレベル反転してなる第
2のパルス列E2とからなる選択パルス群B1とこ
の選択パルス群B1を1/4周期ずつ位相をずらした
選択パルス群B2〜B4のいずれかを選択的に供給
するものである。
とし、パルスP7と同一電圧の選択パルスP9とこ
の選択パルスの前において時間tの間生じる高周
波パルスfとからなる第1のパルス列E1および
この第1のパルス列E1をレベル反転してなる第
2のパルス列E2とからなる選択パルス群B1とこ
の選択パルス群B1を1/4周期ずつ位相をずらした
選択パルス群B2〜B4のいずれかを選択的に供給
するものである。
まずパルス群B1の供給によつて画素にはそれ
ぞれ電圧V9,V10が印加され、ともに表示とな
る。
ぞれ電圧V9,V10が印加され、ともに表示とな
る。
つぎにパルス群B2の供給によつて画素にはそ
れぞれ電圧V11,V12が印加され、それぞれ表示
および非表示となる。
れぞれ電圧V11,V12が印加され、それぞれ表示
および非表示となる。
さらにパルス群B3の供給によつて画素にはそ
れぞれ電圧V13,V14が印加され、ともに非表示
となる。
れぞれ電圧V13,V14が印加され、ともに非表示
となる。
そしてパルス群B4の供給によつて画素にはそ
れぞれ電圧V15,V16が印加され、それぞれ非表
示および表示となる。
れぞれ電圧V15,V16が印加され、それぞれ非表
示および表示となる。
[発明の効果]
本発明によれば、共通電極およびセグメント電
極に供給するパルスの電圧が一電圧ですむため、
昇圧回路または降圧回路が不要となり、さらに外
付けのコンデンサも不要となり、回路構成を極め
て簡素化することができる。しかも外付けコンデ
ンサ用のパツドが不要になり、集積回路のチツプ
面積を小さくする上で有効である。
極に供給するパルスの電圧が一電圧ですむため、
昇圧回路または降圧回路が不要となり、さらに外
付けのコンデンサも不要となり、回路構成を極め
て簡素化することができる。しかも外付けコンデ
ンサ用のパツドが不要になり、集積回路のチツプ
面積を小さくする上で有効である。
第1図は本発明の駆動方法に用いた電圧波形の
一例を示した波形図、第2図は画素の一例を示し
た正面図、第3図は従来の駆動方法に用いられて
いる電圧波形を示した波形図である。 A1〜A7……画素、E1……第1のパルス列、E2
……第2のパルス列、P7,P8……走査パルス、
f……高周波パルス、B1〜B4……選択パルス群。
一例を示した波形図、第2図は画素の一例を示し
た正面図、第3図は従来の駆動方法に用いられて
いる電圧波形を示した波形図である。 A1〜A7……画素、E1……第1のパルス列、E2
……第2のパルス列、P7,P8……走査パルス、
f……高周波パルス、B1〜B4……選択パルス群。
Claims (1)
- 【特許請求の範囲】 1 2つの共通電極と複数のセグメント電極との
間に液晶を介在させ、各共通電極と各セグメント
電極との交点によつて複数の画素を形成したマト
リクス型液晶表示装置の駆動方法において、 一方の共通電極には、パルス幅2tで周期が4tの
走査パルスを供給し、 他方の共通電極には、上記走査パルスを1/4周
期だけ位相をずらして供給し、 上記各セグメント電極には、上記走査パルスと
同一電圧でかつ時間tをパルス幅とする選択パル
スとこの選択パルスの前あるいは後において時間
tの間生じる上記選択パルスと同一電圧の高周波
パルスとからなる第1のパルス列と、この第1の
パルス列をレベル反転してなる第2のパルス列と
からなる選択パルス群およびこの選択パルス群を
1/4周期ずつ位相をずらした3種類の選択パルス
群のいずれかを選択的に供給し、 上記各画素を選択的に表示または非表示とする
ことを特徴とするマトリクス型液晶表示装置の駆
動方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP30953886A JPS63159827A (ja) | 1986-12-24 | 1986-12-24 | マトリクス型液晶表示装置の駆動方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP30953886A JPS63159827A (ja) | 1986-12-24 | 1986-12-24 | マトリクス型液晶表示装置の駆動方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63159827A JPS63159827A (ja) | 1988-07-02 |
| JPH0423246B2 true JPH0423246B2 (ja) | 1992-04-21 |
Family
ID=17994218
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP30953886A Granted JPS63159827A (ja) | 1986-12-24 | 1986-12-24 | マトリクス型液晶表示装置の駆動方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS63159827A (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02160285A (ja) * | 1988-12-14 | 1990-06-20 | Clarion Co Ltd | Lcd制御装置 |
-
1986
- 1986-12-24 JP JP30953886A patent/JPS63159827A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS63159827A (ja) | 1988-07-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4724433A (en) | Matrix-type display panel and driving method therefor | |
| JPS60257497A (ja) | 液晶表示装置の駆動方法 | |
| JPH0467091A (ja) | 液晶表示装置 | |
| JPH0473845B2 (ja) | ||
| EP0585466A4 (en) | Method and circuit for driving liquid crystal elements, and display apparatus | |
| EP0316801B1 (en) | Driving circuit and method for a liquid crystal display with a delayed pixel-erase function on power switch-off | |
| JPS623229A (ja) | 液晶駆動方式 | |
| JPS61210398A (ja) | 液晶表示装置の駆動方法 | |
| JPH0423245B2 (ja) | ||
| US4044346A (en) | Driving method for liquid crystal display | |
| JPH0423246B2 (ja) | ||
| JPS6132672B2 (ja) | ||
| JPH1138382A (ja) | 液晶表示装置 | |
| JPH0626954Y2 (ja) | ドツトマトリツクス液晶表示装置 | |
| JP3328944B2 (ja) | 液晶表示装置の駆動方法 | |
| JPH0322638B2 (ja) | ||
| JPS6431129A (en) | Driving device | |
| JPS54100224A (en) | Luminance modulator for liquid crystal display unit | |
| JPH0777946A (ja) | 液晶表示装置 | |
| JPS5852595B2 (ja) | マトリスク型液晶表示装置の駆動方法 | |
| JPS61217099A (ja) | 液晶表示装置 | |
| JPS62121426A (ja) | 液晶表示装置 | |
| JPS6243623A (ja) | 液晶表示装置用回路構造 | |
| JPS6382228U (ja) | ||
| KR940002757A (ko) | Stn 구동용 ic를 이용한 강유전성 액정의 구동방법 및 구동회로 |