JPH04320970A - 波形記憶装置 - Google Patents
波形記憶装置Info
- Publication number
- JPH04320970A JPH04320970A JP3090496A JP9049691A JPH04320970A JP H04320970 A JPH04320970 A JP H04320970A JP 3090496 A JP3090496 A JP 3090496A JP 9049691 A JP9049691 A JP 9049691A JP H04320970 A JPH04320970 A JP H04320970A
- Authority
- JP
- Japan
- Prior art keywords
- trigger
- digital data
- data
- analog
- analog signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Measurement Of Current Or Voltage (AREA)
- Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は波形記憶装置に係わり、
特に、ディジタル・オシロスコープ、波形解析装置等に
用いて有効な波形記憶装置に関する。
特に、ディジタル・オシロスコープ、波形解析装置等に
用いて有効な波形記憶装置に関する。
【0002】
【従来の技術】従来のこの種の波形記憶装置としては図
3に示されるものが知られている。この装置は減衰器5
1、プリアンプ52、A/D変換器53、データ記憶メ
モリ54、波形表示部55、トリガ回路56、コントロ
ーラ57を備えて構成されている。減衰器51にはアナ
ログ信号が入力され、このアナログ信号の波形がディジ
タルデータとしてデータ記憶メモリ54に記憶されるよ
うになっている。即ち、アナログ信号が減衰器51に入
力された後、プリアンプ52で増幅されA/D変換器5
3においてディジタルデータに変換される。このときコ
ントローラ57からの指令によってトリガ回路56にト
リガパターンが設定されると、アナログ信号のトリガ点
がトリガ回路56によって検出され、この検出トリガに
従って記憶すべきディジタルデータがデータ記憶メモリ
54の指定のエリアに記憶される。そしてデータ記憶メ
モリ54に記憶されたディジタルデータを表示する時に
は表示すべきディジタルデータをソフトウエアで検索し
、検索したデータの内容を波形表示部55に表示するよ
うになっている。このように従来の波形装置においては
コントローラ57がソフトウエアでデータ記憶メモリ5
4の記憶エリアを検索すれば、表示すべきデータを検索
することができる。
3に示されるものが知られている。この装置は減衰器5
1、プリアンプ52、A/D変換器53、データ記憶メ
モリ54、波形表示部55、トリガ回路56、コントロ
ーラ57を備えて構成されている。減衰器51にはアナ
ログ信号が入力され、このアナログ信号の波形がディジ
タルデータとしてデータ記憶メモリ54に記憶されるよ
うになっている。即ち、アナログ信号が減衰器51に入
力された後、プリアンプ52で増幅されA/D変換器5
3においてディジタルデータに変換される。このときコ
ントローラ57からの指令によってトリガ回路56にト
リガパターンが設定されると、アナログ信号のトリガ点
がトリガ回路56によって検出され、この検出トリガに
従って記憶すべきディジタルデータがデータ記憶メモリ
54の指定のエリアに記憶される。そしてデータ記憶メ
モリ54に記憶されたディジタルデータを表示する時に
は表示すべきディジタルデータをソフトウエアで検索し
、検索したデータの内容を波形表示部55に表示するよ
うになっている。このように従来の波形装置においては
コントローラ57がソフトウエアでデータ記憶メモリ5
4の記憶エリアを検索すれば、表示すべきデータを検索
することができる。
【0003】
【発明が解決しようとする課題】しかしながら、上記従
来の波形記憶装置では、コントローラ57が表示すべき
データの検索をソフトウェアに依存しているため、デー
タの検索を高速度で行うことができないという問題点が
あった。
来の波形記憶装置では、コントローラ57が表示すべき
データの検索をソフトウェアに依存しているため、デー
タの検索を高速度で行うことができないという問題点が
あった。
【0004】本発明は、このような従来の課題を解決す
るものであり、記憶手段に記憶されたディジタルデータ
を高速度に検索することができる波形記憶装置を提供す
ることを目的とするものである。
るものであり、記憶手段に記憶されたディジタルデータ
を高速度に検索することができる波形記憶装置を提供す
ることを目的とするものである。
【0005】
【課題を解決するための手段】本発明は上記目的を達成
するために、アナログ入力信号をディジタルデータに変
換するアナログ/ディジタル変換手段と、アナログ入力
信号のトリガを検出する第1トリガ検出手段と、アナロ
グ/ディジタル変換手段により得られたディジタルデー
タを第1トリガ検出手段の検出トリガに従って指定のエ
リアに記憶する記憶手段と、記憶手段に記憶されたディ
ジタルデータをアナログ信号に変換するディジタル/ア
ナログ変換手段と、ディジタル/アナログ変換手段によ
り得られたアナログ信号のトリガを検出する第2トリガ
検出手段と、第2トリガ検出手段の検出トリガに従って
指定のディジタルデータを記憶手段から抽出するデータ
抽出手段とを有する波形記憶装置。
するために、アナログ入力信号をディジタルデータに変
換するアナログ/ディジタル変換手段と、アナログ入力
信号のトリガを検出する第1トリガ検出手段と、アナロ
グ/ディジタル変換手段により得られたディジタルデー
タを第1トリガ検出手段の検出トリガに従って指定のエ
リアに記憶する記憶手段と、記憶手段に記憶されたディ
ジタルデータをアナログ信号に変換するディジタル/ア
ナログ変換手段と、ディジタル/アナログ変換手段によ
り得られたアナログ信号のトリガを検出する第2トリガ
検出手段と、第2トリガ検出手段の検出トリガに従って
指定のディジタルデータを記憶手段から抽出するデータ
抽出手段とを有する波形記憶装置。
【0006】
【作用】従って、本発明によれば、アナログ信号をディ
ジタルデータとして記憶する際、第1トリガ検出手段の
検出トリガに従って指定のエリアに記憶し、記憶された
ディジタルデータを抽出するときには、第2トリガ検出
手段の検出トリガに従って指定のディジタルデータを記
憶手段から抽出するようにしているため、ソフトウエア
でデータを検索するときよりも高速度でデータの検索を
行うことができる。
ジタルデータとして記憶する際、第1トリガ検出手段の
検出トリガに従って指定のエリアに記憶し、記憶された
ディジタルデータを抽出するときには、第2トリガ検出
手段の検出トリガに従って指定のディジタルデータを記
憶手段から抽出するようにしているため、ソフトウエア
でデータを検索するときよりも高速度でデータの検索を
行うことができる。
【0007】
【実施例】以下、本発明の一実施例を図面に基づいて説
明する。図1は本発明に係わる波形記憶装置の一実施例
を示す構成図、図2はアナログ入力信号の波形図である
。図1において、波形記憶装置は減衰器1、プリアンプ
2、A/D変換器3、データ記憶メモリ4、波形表示部
5、D/A変換器6、スイッチ7、トリガ回路8、コン
トローラ9を備えて構成されており、減衰器1の入力端
子10にアナログ信号が入力されている。アナログ信号
は減衰器1において適度の大きさの信号に変換され、変
換されたアナログ信号はプリアンプ2においてA/D変
換器3のダイナミックレンジの範囲内で増幅される。 そして増幅されたアナログ信号はA/D変換器3でディ
ジタルデータに変換される。このディジタルデータはコ
ントローラ9からの指令に従ってデータ記憶メモリ4の
指定のエリアに格納される。そしてアナログ信号がプリ
アンプ2で増幅される際には、図2に示されるように、
アナログ信号がスイッチ7を介してトリガ回路8に入力
され、アナログ信号のトリガ点としてグリッジ21,2
2,23が順次検出され、検出トリガそれぞれコントロ
ーラ9へ転送されるようになっている。そしてコントロ
ーラ9はその検出トリガに従ってディジタルデータを指
定のエリアに記憶させるようになっている。データ記憶
メモリ4に記憶されたディジタルデータはコントローラ
9からの指令に従って波形表示部5に波形として表示さ
れ、またコントローラ9からの指令に従ってD/A変換
器6においてアナログ信号に変換されるようになってい
る。このときコントローラ9からの指令に従ってスイッ
チ7がD/A変換器6側に切り換えられると、D/A変
換器6で得られたアナログ信号のグリッジ21,22,
23がそれぞれ検出回路8によって検出される。そして
各グリッジのデータに従ったトリガ条件で、データ記憶
メモリ4に記憶されたデータの中から指定のデータを抽
出するための検索が行われるようになっている。
明する。図1は本発明に係わる波形記憶装置の一実施例
を示す構成図、図2はアナログ入力信号の波形図である
。図1において、波形記憶装置は減衰器1、プリアンプ
2、A/D変換器3、データ記憶メモリ4、波形表示部
5、D/A変換器6、スイッチ7、トリガ回路8、コン
トローラ9を備えて構成されており、減衰器1の入力端
子10にアナログ信号が入力されている。アナログ信号
は減衰器1において適度の大きさの信号に変換され、変
換されたアナログ信号はプリアンプ2においてA/D変
換器3のダイナミックレンジの範囲内で増幅される。 そして増幅されたアナログ信号はA/D変換器3でディ
ジタルデータに変換される。このディジタルデータはコ
ントローラ9からの指令に従ってデータ記憶メモリ4の
指定のエリアに格納される。そしてアナログ信号がプリ
アンプ2で増幅される際には、図2に示されるように、
アナログ信号がスイッチ7を介してトリガ回路8に入力
され、アナログ信号のトリガ点としてグリッジ21,2
2,23が順次検出され、検出トリガそれぞれコントロ
ーラ9へ転送されるようになっている。そしてコントロ
ーラ9はその検出トリガに従ってディジタルデータを指
定のエリアに記憶させるようになっている。データ記憶
メモリ4に記憶されたディジタルデータはコントローラ
9からの指令に従って波形表示部5に波形として表示さ
れ、またコントローラ9からの指令に従ってD/A変換
器6においてアナログ信号に変換されるようになってい
る。このときコントローラ9からの指令に従ってスイッ
チ7がD/A変換器6側に切り換えられると、D/A変
換器6で得られたアナログ信号のグリッジ21,22,
23がそれぞれ検出回路8によって検出される。そして
各グリッジのデータに従ったトリガ条件で、データ記憶
メモリ4に記憶されたデータの中から指定のデータを抽
出するための検索が行われるようになっている。
【0008】上記構成において、コントローラ9からの
指令によりスイッチ7がプリアンプ2側に切り換えられ
ると、アナログ信号のグリッジ21,22,23がトリ
ガ回路8によって検出され、かつアナログ信号が順次デ
ィジタルデータに変換される。そして各ディジタルデー
タは検出トリガに従ってデータ記憶メモリ4の指定のエ
リアに順次記憶される。次に、トリガ条件で記憶された
ディジタルデータを表示するに際して、コントローラ9
からの指令によってスイッチ7がD/A変換器6側に切
り換えられると、データ記憶メモリ4に記憶されたディ
ジタルデータがD/A変換器6によって順次アナログ信
号に変換される。このアナログ信号のグリッジ21,2
2,23がそれぞれトリガ回路8によって検出される。 そしてこの検出トリガがコントローラ9に転送されると
、コントローラ9は検出トリガに従ったアドレスを生成
し、このアドレスに従ってデータ記憶メモリ4から指定
のディジタルデータを抽出する。そしてデータ記憶メモ
リ4から抽出されたディジタルデータの波形が波形表示
部5に表示される。
指令によりスイッチ7がプリアンプ2側に切り換えられ
ると、アナログ信号のグリッジ21,22,23がトリ
ガ回路8によって検出され、かつアナログ信号が順次デ
ィジタルデータに変換される。そして各ディジタルデー
タは検出トリガに従ってデータ記憶メモリ4の指定のエ
リアに順次記憶される。次に、トリガ条件で記憶された
ディジタルデータを表示するに際して、コントローラ9
からの指令によってスイッチ7がD/A変換器6側に切
り換えられると、データ記憶メモリ4に記憶されたディ
ジタルデータがD/A変換器6によって順次アナログ信
号に変換される。このアナログ信号のグリッジ21,2
2,23がそれぞれトリガ回路8によって検出される。 そしてこの検出トリガがコントローラ9に転送されると
、コントローラ9は検出トリガに従ったアドレスを生成
し、このアドレスに従ってデータ記憶メモリ4から指定
のディジタルデータを抽出する。そしてデータ記憶メモ
リ4から抽出されたディジタルデータの波形が波形表示
部5に表示される。
【0009】このように本実施例によれば、データ記憶
メモリ4に記憶されたディジタルデータをD/A変換器
6でアナログ信号に変換し、このアナログ信号のグリッ
ジを検出し、この検出したグリッジに従って指定のディ
ジタルデータに関するアドレスを生成し、このアドレス
に従ってデータの検索を行うようにしたため、新たな専
用ハードウエアを設けることなくディジタルデータを高
速に検索するができる。また前記実施例において、トリ
ガ回路8を第1トリガ検出手段及び第2トリガ検出手段
として用いたが、トリガ回路を一対設ければスイッチ7
を省略することができる。
メモリ4に記憶されたディジタルデータをD/A変換器
6でアナログ信号に変換し、このアナログ信号のグリッ
ジを検出し、この検出したグリッジに従って指定のディ
ジタルデータに関するアドレスを生成し、このアドレス
に従ってデータの検索を行うようにしたため、新たな専
用ハードウエアを設けることなくディジタルデータを高
速に検索するができる。また前記実施例において、トリ
ガ回路8を第1トリガ検出手段及び第2トリガ検出手段
として用いたが、トリガ回路を一対設ければスイッチ7
を省略することができる。
【0010】また前記実施例において、メモリ長が1M
ワードある中のグリッジ信号の検索を行う場合、従来の
ようにソフトウエアで行うと、16ビットCPUを用い
ても10秒以上検索に要するが、本実施例のようにハー
ドウエアでグリッジ信号の検索を行えば、1秒以内でデ
ータの検索を行うことが可能となる。即ちソフトウエア
で検索を行うときよりも10倍以上の速さでデータ検索
を行うことができる。
ワードある中のグリッジ信号の検索を行う場合、従来の
ようにソフトウエアで行うと、16ビットCPUを用い
ても10秒以上検索に要するが、本実施例のようにハー
ドウエアでグリッジ信号の検索を行えば、1秒以内でデ
ータの検索を行うことが可能となる。即ちソフトウエア
で検索を行うときよりも10倍以上の速さでデータ検索
を行うことができる。
【0011】
【発明の効果】本発明は上記実施例より明らかなように
、アナログ信号のトリガを検出し、この検出トリガに従
ってディジタルデータを指定のエリアに記憶し、記憶さ
れたディジタルデータをアナログ信号に変換し、このア
ナログ信号のトリガを検出し、この検出トリガに従って
指定のディジタルデータを記憶手段から抽出するように
したため、ソフトウエアでデータを検索するときよりも
データの検索を高速度に行うことができる。
、アナログ信号のトリガを検出し、この検出トリガに従
ってディジタルデータを指定のエリアに記憶し、記憶さ
れたディジタルデータをアナログ信号に変換し、このア
ナログ信号のトリガを検出し、この検出トリガに従って
指定のディジタルデータを記憶手段から抽出するように
したため、ソフトウエアでデータを検索するときよりも
データの検索を高速度に行うことができる。
【図1】本発明の一実施例における波形記憶装置を示す
ブロック図
ブロック図
【図2】本実施例におけるアナログ入力信号の波形図
【
図3】従来の波形記憶装置を示すブロック図
図3】従来の波形記憶装置を示すブロック図
1 減衰器
2 プリアンプ
3 A/D変換器
4 データ記憶メモリ
5 表示部
6 D/A変換器
7 スイッチ
8 トリガ回路
9 コントローラ
Claims (1)
- 【請求項1】アナログ入力信号をディジタルデータに変
換するアナログ/ディジタル変換手段と、アナログ入力
信号のトリガを検出する第1トリガ検出手段と、アナロ
グ/ディジタル変換手段により得られたディジタルデー
タを第1トリガ検出手段の検出トリガに従って指定のエ
リアに記憶する記憶手段と、記憶手段に記憶されたディ
ジタルデータをアナログ信号に変換するディジタル/ア
ナログ変換手段と、ディジタル/アナログ変換手段によ
り得られたアナログ信号のトリガを検出する第2トリガ
検出手段と、第2トリガ検出手段の検出トリガに従って
指定のディジタルデータを記憶手段から抽出するデータ
抽出手段とを有する波形記憶装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3090496A JP2606475B2 (ja) | 1991-04-22 | 1991-04-22 | 波形記憶装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3090496A JP2606475B2 (ja) | 1991-04-22 | 1991-04-22 | 波形記憶装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH04320970A true JPH04320970A (ja) | 1992-11-11 |
| JP2606475B2 JP2606475B2 (ja) | 1997-05-07 |
Family
ID=14000117
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP3090496A Expired - Lifetime JP2606475B2 (ja) | 1991-04-22 | 1991-04-22 | 波形記憶装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2606475B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07244079A (ja) * | 1994-02-17 | 1995-09-19 | Fluke Corp | グリッチ・トリガ回路 |
| JP2011059107A (ja) * | 2009-09-04 | 2011-03-24 | Tektronix Inc | 試験測定機器 |
| JP2011059106A (ja) * | 2009-09-04 | 2011-03-24 | Tektronix Inc | 試験測定機器及び方法 |
-
1991
- 1991-04-22 JP JP3090496A patent/JP2606475B2/ja not_active Expired - Lifetime
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07244079A (ja) * | 1994-02-17 | 1995-09-19 | Fluke Corp | グリッチ・トリガ回路 |
| JP2011059107A (ja) * | 2009-09-04 | 2011-03-24 | Tektronix Inc | 試験測定機器 |
| JP2011059106A (ja) * | 2009-09-04 | 2011-03-24 | Tektronix Inc | 試験測定機器及び方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2606475B2 (ja) | 1997-05-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS5813864B2 (ja) | ロジツク信号観測装置 | |
| JP2606475B2 (ja) | 波形記憶装置 | |
| JPS5760465A (en) | "kana" (japanese syliabary) and chinese character conversion processing method | |
| JP2003207524A (ja) | 波形記録装置 | |
| JPS63205698A (ja) | パタ−ン識別装置 | |
| JP3444573B2 (ja) | 波形記憶装置 | |
| JPS62229529A (ja) | アイパタ−ン検出回路 | |
| JPH02266267A (ja) | デジタルストレージ・オシロスコープ | |
| JP2705051B2 (ja) | 波形生成装置 | |
| JP3292078B2 (ja) | 波形観測装置 | |
| JPS5733363A (en) | Waveform storage device | |
| JPH01290031A (ja) | 音声入力可能な処理装置 | |
| JP2638003B2 (ja) | 画像処理装置 | |
| JP2929782B2 (ja) | 波形記録装置 | |
| JPS58100889A (ja) | イメ−ジ表示装置 | |
| JP2562824Y2 (ja) | 波形記憶装置 | |
| JPH0295268A (ja) | ディジタル・メモリ装置 | |
| JP2002250745A (ja) | 波形記録装置 | |
| JPH08136585A (ja) | 波形記憶装置 | |
| JPH10126454A (ja) | トーン信号検出回路 | |
| JPS62126355A (ja) | 入力信号検出方式 | |
| JPH0592753U (ja) | データ取込み平均化装置 | |
| JPH01197669A (ja) | パルス幅検出方式 | |
| JPS5828891U (ja) | Crt表示装置 | |
| JPH0393094A (ja) | ピークホールド回路 |