JPH0435574A - 垂直同期分離回路 - Google Patents
垂直同期分離回路Info
- Publication number
- JPH0435574A JPH0435574A JP14197190A JP14197190A JPH0435574A JP H0435574 A JPH0435574 A JP H0435574A JP 14197190 A JP14197190 A JP 14197190A JP 14197190 A JP14197190 A JP 14197190A JP H0435574 A JPH0435574 A JP H0435574A
- Authority
- JP
- Japan
- Prior art keywords
- vertical synchronization
- circuit
- signal
- vertical
- count value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Synchronizing For Television (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
以下の順序で本発明を説明する。
A産業上の利用分野
B発明の概要
C従来の技術(第4図及び第5図)
D発明が解決しようとする課11(第4図〜第6図)8
課題を解決するための手段(第1図)F作用(第1図) G実施例(第1図〜第3図) H発明の効果 A産業上の利用分野 本発明は垂直同期分離回路に関し、特にディジタル信号
処理回路構成で種々のテレビジョン信号の垂直同期信号
を分離するものに適用し得る。
課題を解決するための手段(第1図)F作用(第1図) G実施例(第1図〜第3図) H発明の効果 A産業上の利用分野 本発明は垂直同期分離回路に関し、特にディジタル信号
処理回路構成で種々のテレビジョン信号の垂直同期信号
を分離するものに適用し得る。
B発明の概要
本発明は、垂直同期分離回路において、所望のテレビジ
ョン信号に応じて第1、第2及び第3のカウント値を設
定し、テレビジョン信号に含まれる同期パルスに応じて
クロックを第1のカウント値までカウントして垂直同期
パルスを検出すると共に、先頭の垂直同期パルスのタイ
ミングから第2のカウント値までカウントして垂直同期
期間を検出し、この垂直同期期間の垂直同期パルス数を
第3のカウント値までカウントするようにしたことによ
り、種々のテレビジョン信号の垂直同期信号を検出し得
る。
ョン信号に応じて第1、第2及び第3のカウント値を設
定し、テレビジョン信号に含まれる同期パルスに応じて
クロックを第1のカウント値までカウントして垂直同期
パルスを検出すると共に、先頭の垂直同期パルスのタイ
ミングから第2のカウント値までカウントして垂直同期
期間を検出し、この垂直同期期間の垂直同期パルス数を
第3のカウント値までカウントするようにしたことによ
り、種々のテレビジョン信号の垂直同期信号を検出し得
る。
C従来の技術
従来、テレビジョン受像機やビデオチープレコータのテ
レビジョン受像部においては、垂直同期分離回路を用い
てテレビジョン信号に含まれる垂直同期信号を分離する
ようになされている。
レビジョン受像部においては、垂直同期分離回路を用い
てテレビジョン信号に含まれる垂直同期信号を分離する
ようになされている。
かかる垂直同期分離回路として、一般にアナログ信号処
理回路構成のものが用いられている。
理回路構成のものが用いられている。
すなわちアナログ型の垂直同期分離回路においては、第
4図(A)に示すように、例えばNTSCテレビジョン
方式のテレビジョン放送信号を反転したテレビジョン信
号VDsyscに含まれる映像信号Sv!l以外の同期
パルスP。s、PVsを順次積分し、この結果得られる
積分信号I MtNC(第4図(B))が所定値VTH
以下になるタイミングで垂直同期信号Vsyxc(第4
図(C))を検出するようになされている。
4図(A)に示すように、例えばNTSCテレビジョン
方式のテレビジョン放送信号を反転したテレビジョン信
号VDsyscに含まれる映像信号Sv!l以外の同期
パルスP。s、PVsを順次積分し、この結果得られる
積分信号I MtNC(第4図(B))が所定値VTH
以下になるタイミングで垂直同期信号Vsyxc(第4
図(C))を検出するようになされている。
ところがこのような垂直同期分離回路は、積分回路や比
較回路等多くのアナログ信号処理回路が必要なため部品
点数が多く、また垂直同期信号の分離タイミング精度が
悪い問題があった。
較回路等多くのアナログ信号処理回路が必要なため部品
点数が多く、また垂直同期信号の分離タイミング精度が
悪い問題があった。
このためアナログ型の垂直同期分離回路に代え、ディジ
タル信号処理回路構成の垂直同期分離回路を用い、部品
点数を少なくかつ分離タイミング精度を向上し得るよう
になされたものがある。
タル信号処理回路構成の垂直同期分離回路を用い、部品
点数を少なくかつ分離タイミング精度を向上し得るよう
になされたものがある。
実際上このディジタル型の垂直同期分離回路は例えば2
個のカウンタ回路で構成され、第1のカウンタ回路は第
5図(A)に示すようにテレビジョン信号VD、ア。に
含まれる同期パルスpMs、Ps+3が立ち下がるタイ
ミングでカウント動作を開始すると共に、同期パルスp
us、P VSが立ち上がるタイミングでリセットされ
る。
個のカウンタ回路で構成され、第1のカウンタ回路は第
5図(A)に示すようにテレビジョン信号VD、ア。に
含まれる同期パルスpMs、Ps+3が立ち下がるタイ
ミングでカウント動作を開始すると共に、同期パルスp
us、P VSが立ち上がるタイミングでリセットされ
る。
またこの第1のカウンタ回路は水平同期パルスpwsの
立ち下がり期間より所定分短い周期でなるクロック5e
x(第5図(B))でカウント動作を実行し、所定のカ
ウント値までカウントしたタイミングで垂直同期パルス
検出信号5vs(第5図(C))を第2のカウンタ回路
に送出する。
立ち下がり期間より所定分短い周期でなるクロック5e
x(第5図(B))でカウント動作を実行し、所定のカ
ウント値までカウントしたタイミングで垂直同期パルス
検出信号5vs(第5図(C))を第2のカウンタ回路
に送出する。
この第2のカウンタ回路は入力される垂直同期パルス検
出信号Sv3を順次カウントし、所定のカウント値まで
カウントしたタイミングで垂直同期信号検出パルスVs
yHc(第5図(D))を送出し、このようにして比較
的簡易な回路構成かつ高い分離タイミング精度で垂直同
期信号を分離し得るようになされている。
出信号Sv3を順次カウントし、所定のカウント値まで
カウントしたタイミングで垂直同期信号検出パルスVs
yHc(第5図(D))を送出し、このようにして比較
的簡易な回路構成かつ高い分離タイミング精度で垂直同
期信号を分離し得るようになされている。
D発明が解決しようとする課題
ところで一般にNTSCテレビジョン方式のテレビジョ
ン放送信号V DNtse+(V Dstscz)にお
いては、第6図(A)に示すように水平同期期間(1)
1)の3倍の垂直同期期間(3H)を有し、当該垂直同
期期間の前3H分とフィールド毎に相違する後3H又は
3.5H分(第6図(B))に等化パルスが形成されて
いる。
ン放送信号V DNtse+(V Dstscz)にお
いては、第6図(A)に示すように水平同期期間(1)
1)の3倍の垂直同期期間(3H)を有し、当該垂直同
期期間の前3H分とフィールド毎に相違する後3H又は
3.5H分(第6図(B))に等化パルスが形成されて
いる。
これに対してPALテレビジョン方式のテレビジョン放
送信号VDpatにおいては、第6図(C)に示すよう
に同期パルスPM31 、Pvs+が水平同期期間(I
H)の2.5倍の垂直同期期間(2,5H)を有し、当
該垂直同期期間の前2.5H分と後3H又は3.5H分
に等化パルスが形成されている。
送信号VDpatにおいては、第6図(C)に示すよう
に同期パルスPM31 、Pvs+が水平同期期間(I
H)の2.5倍の垂直同期期間(2,5H)を有し、当
該垂直同期期間の前2.5H分と後3H又は3.5H分
に等化パルスが形成されている。
またこれと別にスタジオ規格の高品位テレビジョン方式
のテレビジョン放送信号VDMDにおいては、第6図(
D)に示すように3値の同期パルスP Msle、P
VSIOでなり、水平同期期間(IH)の5倍の垂直同
期期間(5H)を有すると共に、水平同期パルスP。、
。自体の周波数もNTSCテレビジョン方式に比較して
倍程度の周波数を有する。
のテレビジョン放送信号VDMDにおいては、第6図(
D)に示すように3値の同期パルスP Msle、P
VSIOでなり、水平同期期間(IH)の5倍の垂直同
期期間(5H)を有すると共に、水平同期パルスP。、
。自体の周波数もNTSCテレビジョン方式に比較して
倍程度の周波数を有する。
このように種々のテレビジョン方式のテレビジョン放送
信号VDN?3e、vDPAL、■D0から垂直同期信
号を分離する場合、上述のアナログ型の垂直同期分離回
路を用いれば、積分信号I 5YHCに対する比較電圧
VTNを任意に設定すればよいと考えられる。
信号VDN?3e、vDPAL、■D0から垂直同期信
号を分離する場合、上述のアナログ型の垂直同期分離回
路を用いれば、積分信号I 5YHCに対する比較電圧
VTNを任意に設定すればよいと考えられる。
ところが同様の場合上述のディジタル型の垂直同期分離
回路においては、水平同期パルスpNsの周波数や垂直
同期パルスPvsの立ち下がり期間に応じて第1のカウ
ンタ回路のクロック周波数やカウント値を変更したり、
垂直同期期間中の垂直同期パルスpvsの個数に応じて
第2のカウン回路のカウント値を変更する等回路構成自
体を変える必要があり、汎用性の点で未だ不十分であっ
た。
回路においては、水平同期パルスpNsの周波数や垂直
同期パルスPvsの立ち下がり期間に応じて第1のカウ
ンタ回路のクロック周波数やカウント値を変更したり、
垂直同期期間中の垂直同期パルスpvsの個数に応じて
第2のカウン回路のカウント値を変更する等回路構成自
体を変える必要があり、汎用性の点で未だ不十分であっ
た。
本発明は以上の点を考慮してなされたもので、汎用性を
格段的に向上し得ると共に比較的簡易な回路構成かつ高
い分離タイミング精度で垂直同期信号を分離し得る垂直
同期分離回路を提案しようとするものである。
格段的に向上し得ると共に比較的簡易な回路構成かつ高
い分離タイミング精度で垂直同期信号を分離し得る垂直
同期分離回路を提案しようとするものである。
8課題を解決するための手段
かかる課題を解決するため本発明においては、所望のテ
レビジョン信号VD、に応じて、そのテレビジョン信号
VD、の水平同期パルスPM、より長くかつ垂直同期パ
ルスPマ3より短い期間に応じた第1のカウント値D□
Fl、テレビジョン信号VD、の垂直同期期間に応じた
第2のカウント値D□。及び垂直同期期間に含まれる垂
直同期パルスpws数に応じた第3のカウント値D□。
レビジョン信号VD、に応じて、そのテレビジョン信号
VD、の水平同期パルスPM、より長くかつ垂直同期パ
ルスPマ3より短い期間に応じた第1のカウント値D□
Fl、テレビジョン信号VD、の垂直同期期間に応じた
第2のカウント値D□。及び垂直同期期間に含まれる垂
直同期パルスpws数に応じた第3のカウント値D□。
を設定するカウント値設定手段4.10.12.21と
、テレビジョン信号VD、に含まれる水平同期パルスP
H1及び垂直同期パルスpvsO前エツジを検出したタ
イミングから、水平同期パルスpHsより短い周期のク
ロックS0を第1のカウント値D□□までカウントして
垂直同期パルス検出信号S V31を送出するか又は水
平同期パルスP。の後エツジを検出したタイミングでリ
セットする第1のカウント手段3と、先頭の垂直同期パ
ルス検出信号Svs+のタイミングから所定のクロック
5CKIを第2のカウント値D□。までカウントして垂
直同期期間Svを検出する第2のカウント手段7と、垂
直同期期間SvO間、垂直同期パルス検出信号SVS+
を第3のカウント値D□。までカウントしてテレビジョ
ン信号VD、の垂直同期信号V MYWCを検出する第
3のカウント手段11とを設けるようにした。
、テレビジョン信号VD、に含まれる水平同期パルスP
H1及び垂直同期パルスpvsO前エツジを検出したタ
イミングから、水平同期パルスpHsより短い周期のク
ロックS0を第1のカウント値D□□までカウントして
垂直同期パルス検出信号S V31を送出するか又は水
平同期パルスP。の後エツジを検出したタイミングでリ
セットする第1のカウント手段3と、先頭の垂直同期パ
ルス検出信号Svs+のタイミングから所定のクロック
5CKIを第2のカウント値D□。までカウントして垂
直同期期間Svを検出する第2のカウント手段7と、垂
直同期期間SvO間、垂直同期パルス検出信号SVS+
を第3のカウント値D□。までカウントしてテレビジョ
ン信号VD、の垂直同期信号V MYWCを検出する第
3のカウント手段11とを設けるようにした。
F作用
所望のテレビジョン信号VD、に応じて第1、第2及び
第3のカウント値D0□、D 、E、、及びDlltF
lを設定し、テレビジョン信号VD0に含まれる同期パ
ルスP、43、pvsに応じてクロックS0を第1のカ
ウント値り、、、、までカウントして垂直同期パルスp
vsを検出すると共に、先頭の垂直同期パルスpvsの
タイミングから第2のカウント値り、、、!までカウン
トして垂直同期期間Svを検出し、この垂直同期期間S
vO間垂直同期パルスP VS数を第3のカウント値D
I!F3までカウントするようにしたことにより、種々
のテレビジョン信号VD、の垂直同期信号V 3YNC
を検出し得る。
第3のカウント値D0□、D 、E、、及びDlltF
lを設定し、テレビジョン信号VD0に含まれる同期パ
ルスP、43、pvsに応じてクロックS0を第1のカ
ウント値り、、、、までカウントして垂直同期パルスp
vsを検出すると共に、先頭の垂直同期パルスpvsの
タイミングから第2のカウント値り、、、!までカウン
トして垂直同期期間Svを検出し、この垂直同期期間S
vO間垂直同期パルスP VS数を第3のカウント値D
I!F3までカウントするようにしたことにより、種々
のテレビジョン信号VD、の垂直同期信号V 3YNC
を検出し得る。
G実施例
以下図面について、本発明の一実施例を詳述する。
第1図において1は全体として本発明によるディジタル
型の垂直同期分離回路を示し、例えばNTSCテレビジ
ョン方式のテレビジョン放送信号を反転したテレビジョ
ン信号VD、が所定のクロック信号S0と共にクロック
同期回路2に入力され、この結果クロック信号5e11
に位相合わせされたテレビジョン信号VD、が垂直同期
パルス検出回路3に入力される。
型の垂直同期分離回路を示し、例えばNTSCテレビジ
ョン方式のテレビジョン放送信号を反転したテレビジョ
ン信号VD、が所定のクロック信号S0と共にクロック
同期回路2に入力され、この結果クロック信号5e11
に位相合わせされたテレビジョン信号VD、が垂直同期
パルス検出回路3に入力される。
この垂直同期パルス検出回路3はカウンタ回路3A及び
比較回路3Bでなり、テレビジョン信号VD、がカウン
タ回路3Aのクリア入力端に入力され、クロック信号5
ellがカウント入力端に入力されている。
比較回路3Bでなり、テレビジョン信号VD、がカウン
タ回路3Aのクリア入力端に入力され、クロック信号5
ellがカウント入力端に入力されている。
これによりこのカウンタ回路3Aはテレビジョン信号V
D、に含まれる映像信号S0以外の同期パルスP0、P
VJの立ち下がり期間の間クロック信号S0をカウント
し、この結果得られるカウント値DeNTlが続く比較
回路3Bに入力される。
D、に含まれる映像信号S0以外の同期パルスP0、P
VJの立ち下がり期間の間クロック信号S0をカウント
し、この結果得られるカウント値DeNTlが続く比較
回路3Bに入力される。
比較回路3Bはカウンタ回路3Aから入力されるカウン
ト値DCNtlと第1のレジスタ回路4に設定された第
1の基準値データI)at□の値を比較し、カウント値
DCN□が第1の基準値データDI!、と等しいタイミ
ングで立ち上がると共に立ち下がる垂直同期パルス検出
信号5vssを発生し、これを連続検出回路5及び第1
のラッチ回路6に送出する。
ト値DCNtlと第1のレジスタ回路4に設定された第
1の基準値データI)at□の値を比較し、カウント値
DCN□が第1の基準値データDI!、と等しいタイミ
ングで立ち上がると共に立ち下がる垂直同期パルス検出
信号5vssを発生し、これを連続検出回路5及び第1
のラッチ回路6に送出する。
ここで第1の基準値データD□、はカウント値D0□が
水平同期パルスpHwの立ち下がり期間より長く、垂直
同期パルスPM3の立ち下がり期間より短くなる所定の
値が選定され、これにより垂直同期パルスp+tsを検
出して垂直同期パルス検出信号SVS+を得るようにな
されている。
水平同期パルスpHwの立ち下がり期間より長く、垂直
同期パルスPM3の立ち下がり期間より短くなる所定の
値が選定され、これにより垂直同期パルスp+tsを検
出して垂直同期パルス検出信号SVS+を得るようにな
されている。
また第1のラッチ回路6でラッチされ、リセットされる
までの間立ち上がるようになされた垂直同期パルスラッ
チ信号Rvsは、垂直同期期間検出回路7及び併設され
たフレーミング処理回路8のフレームウィンドウカウン
ト回路9に入力されている。
までの間立ち上がるようになされた垂直同期パルスラッ
チ信号Rvsは、垂直同期期間検出回路7及び併設され
たフレーミング処理回路8のフレームウィンドウカウン
ト回路9に入力されている。
垂直同期期間検出回路7はカウンタ回路7A及び比較回
路7Bでなり、垂直同期パルスラッチ信号Rマ3が反転
されてカウンタ回路7Aのクリア入力端に入力され、こ
れにより先頭の垂直同期パルス検出信号5vstのタイ
ミングからクロック信号S0をカウントし、このカウン
ト値Dcwrxを続(比較回路7Bに送出する。
路7Bでなり、垂直同期パルスラッチ信号Rマ3が反転
されてカウンタ回路7Aのクリア入力端に入力され、こ
れにより先頭の垂直同期パルス検出信号5vstのタイ
ミングからクロック信号S0をカウントし、このカウン
ト値Dcwrxを続(比較回路7Bに送出する。
比較回路7Bはカウンタ回路7Aから入力されるカウン
ト値DCHTNと第2のレジスタ回路10に設定された
第2の基準値データDII!F!の値を比較し、カウン
ト開始からカウント値D C,、、が第2の基準値デー
タI)tt□と等しくなる期間の間立ち上がる垂直同期
期間検出信号Svを連続検出回路5に送出する。
ト値DCHTNと第2のレジスタ回路10に設定された
第2の基準値データDII!F!の値を比較し、カウン
ト開始からカウント値D C,、、が第2の基準値デー
タI)tt□と等しくなる期間の間立ち上がる垂直同期
期間検出信号Svを連続検出回路5に送出する。
ここで第2の基準値データD□、は垂直同期期間に応じ
たカウント値D CWT□が選定され、これにより垂直
同期パルス検出信号S vsIの先頭からの垂直同期期
間を検出する。
たカウント値D CWT□が選定され、これにより垂直
同期パルス検出信号S vsIの先頭からの垂直同期期
間を検出する。
ここで連続検出回路5はゲート回路構成でなり、垂直同
期期間検出信号Svの立ち上がりに応じて垂直同期パル
ス検出信号Svs+をゲートして続く垂直同期信号検出
回路11に送出する。
期期間検出信号Svの立ち上がりに応じて垂直同期パル
ス検出信号Svs+をゲートして続く垂直同期信号検出
回路11に送出する。
垂直同期信号検出回路11はカウンタ回路11A及び比
較回路11Bでなり、連続検出回路5でゲートされた垂
直同期パルス検出信号Svs+がカウンタ回路11Aに
入力され、これによりカウンタ回路11Aは垂直同期パ
ルス検出信号svs+をカウントし、このカウント値D
CN?3を続く比較回路11Bに送出する。
較回路11Bでなり、連続検出回路5でゲートされた垂
直同期パルス検出信号Svs+がカウンタ回路11Aに
入力され、これによりカウンタ回路11Aは垂直同期パ
ルス検出信号svs+をカウントし、このカウント値D
CN?3を続く比較回路11Bに送出する。
比較回路11Bはカウンタ回路11Aから入力されるカ
ウント値DCHT3と第3のレジスタ回路12に設定さ
れた第3の基準値データD 、E、、の値を比較し、カ
ウント開始からカウント値DcNtsが第3の基準値デ
ータD□、と等しくなるタイミングで所定期間の間立ち
上がる垂直同期信号検出パルスvsyNcをセレクタ回
路13に送出する。
ウント値DCHT3と第3のレジスタ回路12に設定さ
れた第3の基準値データD 、E、、の値を比較し、カ
ウント開始からカウント値DcNtsが第3の基準値デ
ータD□、と等しくなるタイミングで所定期間の間立ち
上がる垂直同期信号検出パルスvsyNcをセレクタ回
路13に送出する。
ここで第3の基準値データDI!F3は垂直同期期間に
含まれる垂直同期パルスPvsO数に選定され、これに
より垂直同期信号V!YNeを検出し得るようになされ
ている。
含まれる垂直同期パルスPvsO数に選定され、これに
より垂直同期信号V!YNeを検出し得るようになされ
ている。
このセレクタ回路13には垂直同期信号パルスpvsに
加えて、クロック同期回路2から送出されるテレビジョ
ン信号VD、が入力され、値「0」検出回路14から入
力されるセレクタ制御信号C3□によって、垂直同期信
号検出パルスV 3YNC又はテレビジョン信号VD、
の何れかが垂直同期分離回路1の出力として外部に送出
される。
加えて、クロック同期回路2から送出されるテレビジョ
ン信号VD、が入力され、値「0」検出回路14から入
力されるセレクタ制御信号C3□によって、垂直同期信
号検出パルスV 3YNC又はテレビジョン信号VD、
の何れかが垂直同期分離回路1の出力として外部に送出
される。
この垂直同期分離回路1の場合、第1のレジスタ回路4
に設定された第1の基準値データD□。
に設定された第1の基準値データD□。
は垂直同期パルス検出回路3の比較回路3Bに加えて値
「0」検出回路14に入力されており、値「0」検出回
路14は第1の基準値データD□□が値「0」であるこ
とを検出したとき、セレクタ回路13に対してテレビジ
ョン信号VD、を出力するセレクタ制御信号C3□を送
出するようになされている。
「0」検出回路14に入力されており、値「0」検出回
路14は第1の基準値データD□□が値「0」であるこ
とを検出したとき、セレクタ回路13に対してテレビジ
ョン信号VD、を出力するセレクタ制御信号C3□を送
出するようになされている。
ここで垂直同期分離回路1に併設されたフレーミング処
理回路8のフレームウィンドウカウント回路9において
は、第1のラッチ回路6から入力される垂直同期パルス
ラッチ信号Rvsが反転されてクリア入力端に入力され
ている。
理回路8のフレームウィンドウカウント回路9において
は、第1のラッチ回路6から入力される垂直同期パルス
ラッチ信号Rvsが反転されてクリア入力端に入力され
ている。
これによりフレームウィンドウカウント回路9は先頭の
垂直同期パルス検出信号5w5tのタイミングからクロ
ック信号S0をカウントし、このカウント値り、N、4
を続くフレームウィンドウ前縁比較回路15及びフレー
ムウィンドウ後縁比較回路16に送出する。
垂直同期パルス検出信号5w5tのタイミングからクロ
ック信号S0をカウントし、このカウント値り、N、4
を続くフレームウィンドウ前縁比較回路15及びフレー
ムウィンドウ後縁比較回路16に送出する。
フレームウィンドウ前縁比較回路15には第4のレジス
タ回路17に設定されている第4の基準値データD□□
が入力され、これによりカウント値DeN、4が第4の
基準値データD、、、、に一致したタイミングで立ち上
がるウィンドウ前縁検出信号SwFをフレーミング検出
回路19に送出する。
タ回路17に設定されている第4の基準値データD□□
が入力され、これによりカウント値DeN、4が第4の
基準値データD、、、、に一致したタイミングで立ち上
がるウィンドウ前縁検出信号SwFをフレーミング検出
回路19に送出する。
またフレームウィンドウ後縁比較回路16には第5のレ
ジスタ回路18に設定されている第5の基準値データD
IIK□が入力され、これによりカウント値DCNT4
が第5の基準値データI)marsに一致したタイミン
グで立ち上がるウィンドウ後縁検出信号s1をフレーミ
ング検出回路19に送出する。
ジスタ回路18に設定されている第5の基準値データD
IIK□が入力され、これによりカウント値DCNT4
が第5の基準値データI)marsに一致したタイミン
グで立ち上がるウィンドウ後縁検出信号s1をフレーミ
ング検出回路19に送出する。
なおウィンドウ後縁検出信号SWmはフレーミング検出
回路19に加えて、第1のラッチ回路6及び垂直同期信
号検出回路11のクリア入力端に入力され、これにより
ウィンドウ後縁検出信号Sw。
回路19に加えて、第1のラッチ回路6及び垂直同期信
号検出回路11のクリア入力端に入力され、これにより
ウィンドウ後縁検出信号Sw。
が立ち上がるタイミングで垂直同期信号の検出動作を終
了する。
了する。
ここでフレーミング検出回路19にはウィンドウ前縁検
出信号SWF及びウィンドウ後縁検出信号SWIに加え
て、クロック同期回路2から送出されるテレビジョン信
号■DIが入力されている。
出信号SWF及びウィンドウ後縁検出信号SWIに加え
て、クロック同期回路2から送出されるテレビジョン信
号■DIが入力されている。
これによりフレーミング検出回路19は垂直同期期間に
続く1フイ一ルド分の先頭の水平同期パルスPM3が、
ウィンドウ前縁検出信号S@Fの立ち上がりからウィン
ドウ後縁検出信号seimの立ち上がりまでの間に存在
するか否かに応じて、続く1フイ一ルド分が奇数フィー
ルドか又は偶数フィールドかを表すフレーミング検出信
号5FIIを発生し、これを第2のラッチ回路20に送
出する。
続く1フイ一ルド分の先頭の水平同期パルスPM3が、
ウィンドウ前縁検出信号S@Fの立ち上がりからウィン
ドウ後縁検出信号seimの立ち上がりまでの間に存在
するか否かに応じて、続く1フイ一ルド分が奇数フィー
ルドか又は偶数フィールドかを表すフレーミング検出信
号5FIIを発生し、これを第2のラッチ回路20に送
出する。
この第2のラッチ回路20は垂直同期信号検出パルスV
S’tHCが立ち上がるタイミングでラッチ動作を実
行し、これによりラッチされたフレーミング検出信号S
F□がフレーミング処理回路8の出力として送出される
。
S’tHCが立ち上がるタイミングでラッチ動作を実
行し、これによりラッチされたフレーミング検出信号S
F□がフレーミング処理回路8の出力として送出される
。
なおこの実施例の垂直同期分離回路1及びフレーミング
処理回路8の各レジスタ回路4.10.12.17及び
18には電源投入時、第2図に示す垂直同期分離制御回
路21によってテレビジョン信号SVOにそれぞれ対応
する基準値データDateIs DlllLWZs、
D*tvss DI!F4s DI巨FSが設定される
。
処理回路8の各レジスタ回路4.10.12.17及び
18には電源投入時、第2図に示す垂直同期分離制御回
路21によってテレビジョン信号SVOにそれぞれ対応
する基準値データDateIs DlllLWZs、
D*tvss DI!F4s DI巨FSが設定される
。
すなわちこの垂直同期分離制御回路21は中央処理ユニ
ット(CPU)22を有し、このCPU22から導出さ
れるアドレスバス23、データバス24に対して垂直同
期分離回路定数データが記憶されたR OM (rea
d only memory) 25が接続されている
。
ット(CPU)22を有し、このCPU22から導出さ
れるアドレスバス23、データバス24に対して垂直同
期分離回路定数データが記憶されたR OM (rea
d only memory) 25が接続されている
。
またアドレスバス23にはアドレスデコーダ26が接続
され、各レジスタ回路4.10.12.17及び18に
対するアドレス指定データが入力されると、これをデコ
ードして第1〜第5のアンドゲート回路27A〜27E
に送出する。
され、各レジスタ回路4.10.12.17及び18に
対するアドレス指定データが入力されると、これをデコ
ードして第1〜第5のアンドゲート回路27A〜27E
に送出する。
第1〜第5のアンドゲート回路27A〜27EにはCP
U22から書込み線28を通じて書き込み命令が入力さ
れ、かくして各レジスタ回路4.10.12.17及び
18に対して順次書き込み命令W轟、W謬、Wc %
We−、Wtが入力される。
U22から書込み線28を通じて書き込み命令が入力さ
れ、かくして各レジスタ回路4.10.12.17及び
18に対して順次書き込み命令W轟、W謬、Wc %
We−、Wtが入力される。
これにより各レジスタ回路4.10.12.17及び1
8には、書き込み命令Wa 、We 、Wc、Wゎ、W
oに応じたタイミングでデータバス24の内容が書き込
まれる。
8には、書き込み命令Wa 、We 、Wc、Wゎ、W
oに応じたタイミングでデータバス24の内容が書き込
まれる。
実際上ROM25には垂直同期分離回路定数データとし
て、第3図に示すように、テレビジョン信号VDに応じ
て垂直同期パルスpvsの立ち下がり期間のカウント数
C0、垂直同期期間の長さを表すカウント数Ct、垂直
同期パルスpvsの立ち下がり期間の数C1が記憶され
ている。
て、第3図に示すように、テレビジョン信号VDに応じ
て垂直同期パルスpvsの立ち下がり期間のカウント数
C0、垂直同期期間の長さを表すカウント数Ct、垂直
同期パルスpvsの立ち下がり期間の数C1が記憶され
ている。
またこれに加えてこの垂直同期分離回路定数データとし
ては、垂直同期期間に続く例えば偶数フィールド分の先
頭の水平同期パルスpwsを検出するためのウィンドウ
前縁及び後縁までのカウント数04及びC1が記憶され
、これによりフレーミング検出処理を実行し得るように
なされている。
ては、垂直同期期間に続く例えば偶数フィールド分の先
頭の水平同期パルスpwsを検出するためのウィンドウ
前縁及び後縁までのカウント数04及びC1が記憶され
、これによりフレーミング検出処理を実行し得るように
なされている。
このようにしてこの実施例による垂直同期分離回路1の
場合、ROM25にテレビジョン信号Sv!lに応じた
垂直同期分離回路定数データc1、Cz 、Cx 、C
4、Csを予め設定し記憶することにより、電源投入時
に垂直同期分離回路1に必要な定数が設定され、テレビ
ジョン信号が第6図(A)〜(C)に示すようにNTS
Cテレビジョン方式、PALテレビジョン方式の場合に
も垂直同期信号を検出することができる。
場合、ROM25にテレビジョン信号Sv!lに応じた
垂直同期分離回路定数データc1、Cz 、Cx 、C
4、Csを予め設定し記憶することにより、電源投入時
に垂直同期分離回路1に必要な定数が設定され、テレビ
ジョン信号が第6図(A)〜(C)に示すようにNTS
Cテレビジョン方式、PALテレビジョン方式の場合に
も垂直同期信号を検出することができる。
またクロック信号S0に対して所定倍の周波数でなるク
ロック信号を与えるようにすれば、上述と同様にテレビ
ジョン信号が第6図(D)に示す高品位テレビジョン方
式の場合にも垂直同期信号を検出することができる。
ロック信号を与えるようにすれば、上述と同様にテレビ
ジョン信号が第6図(D)に示す高品位テレビジョン方
式の場合にも垂直同期信号を検出することができる。
以上の構成によれば、テレビジョン信号Sv、に応じた
垂直同期分離回路定数データを予め設定し記憶すること
により、電源投入時に必要な定数が設定され所望のテレ
ビジョン信号の垂直同期信号を検出し得るディジタル型
の垂直同期分離回路を実現できる。
垂直同期分離回路定数データを予め設定し記憶すること
により、電源投入時に必要な定数が設定され所望のテレ
ビジョン信号の垂直同期信号を検出し得るディジタル型
の垂直同期分離回路を実現できる。
さらにこのような垂直同期分離回路を1チツプの集積回
路化すれば、外部から垂直同期分離回路定数データを設
定するのみで、種々のテレビジョン方式に対応でき、汎
用性を一段と向上し得る垂直同期分離回路を実現できる
。
路化すれば、外部から垂直同期分離回路定数データを設
定するのみで、種々のテレビジョン方式に対応でき、汎
用性を一段と向上し得る垂直同期分離回路を実現できる
。
なお上述の実施例においては、所望のテレビジョン信号
に応じた垂直同期分離回路定数データがROMに記憶さ
れている場合について述べたが、これに代え、複数のテ
レビジョン信号に応じた垂直同期分離回路定数データを
ROMに記憶し、外部から設定されたコマンドによって
所望のテレビジョン信号に応じた垂直同期分離回路定数
データを読み出すようにしても良い。
に応じた垂直同期分離回路定数データがROMに記憶さ
れている場合について述べたが、これに代え、複数のテ
レビジョン信号に応じた垂直同期分離回路定数データを
ROMに記憶し、外部から設定されたコマンドによって
所望のテレビジョン信号に応じた垂直同期分離回路定数
データを読み出すようにしても良い。
なお上述の実施例においては、テレビジョン方式として
NTSCテレビジョン方式やPALテレビジョン方式又
は高品位テレビジョン方式に対応させる場合について述
べたが、これに限らず、レントゲン用VTRや簡易テレ
ビジョン方式等地の種々のテレビジョン信号の場合にも
、上述の実施例と同様に垂直同期信号を検出し得る。
NTSCテレビジョン方式やPALテレビジョン方式又
は高品位テレビジョン方式に対応させる場合について述
べたが、これに限らず、レントゲン用VTRや簡易テレ
ビジョン方式等地の種々のテレビジョン信号の場合にも
、上述の実施例と同様に垂直同期信号を検出し得る。
H発明の効果
上述のように本発明によれば、所望のテレビジョン信号
に応じて第1、第2及び第3のカウント値を設定し、テ
レビジョン信号に含まれる同期パルスに応じてクロック
を第1のカウント値までカウントして垂直同期パルスを
検出すると共に、先頭の垂直同期パルスのタイミングか
ら第2のカウント値までカウントして垂直同期期間を検
出し、この垂直同期期間の間垂直同期パルス数を第3の
カウント値までカウントするようにしたことにより、汎
用性を格段的に向上し得ると共に比較的簡易な回路構成
かつ高い分離タイミング精度で、種々のテレビジョン信
号の垂直同期信号を検出し得る垂直同期分離回路を実現
できる。
に応じて第1、第2及び第3のカウント値を設定し、テ
レビジョン信号に含まれる同期パルスに応じてクロック
を第1のカウント値までカウントして垂直同期パルスを
検出すると共に、先頭の垂直同期パルスのタイミングか
ら第2のカウント値までカウントして垂直同期期間を検
出し、この垂直同期期間の間垂直同期パルス数を第3の
カウント値までカウントするようにしたことにより、汎
用性を格段的に向上し得ると共に比較的簡易な回路構成
かつ高い分離タイミング精度で、種々のテレビジョン信
号の垂直同期信号を検出し得る垂直同期分離回路を実現
できる。
第1図は本発明による垂直同期分離回路の一実施例を示
すブロック図、第2図はその制御回路を示すブロック図
、第3図は垂直同期分離回路に設定される定数データの
説明に供する信号波形図、第4図はアナログ型垂直同期
分離回路の動作を示す信号波形図、第5図はディジタル
型垂直同期分離回路の動作を示す信号波形図、第6図は
種々のテレビジョン信号の垂直同期期間を示す信号波形
図である。 1・・・・・・垂直同期分離回路、3・・・・・・垂直
同期パルス検出回路、4.10.12.17.18・・
・・・・レジスタ回路、7・・・・・・垂直同期期間検
出回路、8・・・・・・フレーミング処理回路、11・
・・・・・垂直同期信号検出回路。
すブロック図、第2図はその制御回路を示すブロック図
、第3図は垂直同期分離回路に設定される定数データの
説明に供する信号波形図、第4図はアナログ型垂直同期
分離回路の動作を示す信号波形図、第5図はディジタル
型垂直同期分離回路の動作を示す信号波形図、第6図は
種々のテレビジョン信号の垂直同期期間を示す信号波形
図である。 1・・・・・・垂直同期分離回路、3・・・・・・垂直
同期パルス検出回路、4.10.12.17.18・・
・・・・レジスタ回路、7・・・・・・垂直同期期間検
出回路、8・・・・・・フレーミング処理回路、11・
・・・・・垂直同期信号検出回路。
Claims (1)
- 【特許請求の範囲】 所望のテレビジョン信号に応じて、当該テレビジョン信
号の水平同期パルスより長くかつ垂直同期パルスより短
い期間に応じた第1のカウント値、上記テレビジョン信
号の垂直同期期間に応じた第2のカウント値及び上記垂
直同期期間に含まれる上記垂直同期パルス数に応じた第
3のカウント値を設定するカウント値設定手段と、 上記テレビジョン信号に含まれる上記水平同期パルス及
び上記垂直同期パルスの前エッジを検出したタイミング
から、上記水平同期パルスより短い周期のクロックを上
記第1のカウント値までカウントして垂直同期パルス検
出信号を送出するか又は上記水平同期パルスの後エッジ
を検出したタイミングでリセットする第1のカウント手
段と、先頭の上記垂直同期パルス検出信号のタイミング
から所定のクロックを第2のカウント値までカウントし
て上記垂直同期期間を検出する第2のカウント手段と、 上記垂直同期期間の間、上記垂直同期パルス検出信号を
上記第3のカウント値までカウントして上記テレビジョ
ン信号の垂直同期信号を検出する第3のカウント手段と を具えることを特徴とする垂直同期分離回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP02141971A JP3141384B2 (ja) | 1990-05-31 | 1990-05-31 | 垂直同期分離回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP02141971A JP3141384B2 (ja) | 1990-05-31 | 1990-05-31 | 垂直同期分離回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0435574A true JPH0435574A (ja) | 1992-02-06 |
| JP3141384B2 JP3141384B2 (ja) | 2001-03-05 |
Family
ID=15304386
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP02141971A Expired - Fee Related JP3141384B2 (ja) | 1990-05-31 | 1990-05-31 | 垂直同期分離回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP3141384B2 (ja) |
-
1990
- 1990-05-31 JP JP02141971A patent/JP3141384B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP3141384B2 (ja) | 2001-03-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5610622A (en) | Display control device | |
| US6144410A (en) | Telecine signal conversion method and an up-converter | |
| JPS6053940B2 (ja) | フレ−ムシンクロナイザにおける書き込み禁止制御回路 | |
| CN1056388A (zh) | 视频信号的奇数/偶数场检测器 | |
| US5003393A (en) | Control signal generator for processing a video signal | |
| JP2551493B2 (ja) | キー信号遅延装置 | |
| JPS5923647A (ja) | 直列デ−タ信号の変換方法および変換回路 | |
| JP2561750B2 (ja) | パルス発生回路 | |
| JPH0435574A (ja) | 垂直同期分離回路 | |
| US5493589A (en) | Circuit arrangement for synchronizing a data stream | |
| JPS6016027B2 (ja) | タイムコ−ド読取装置 | |
| JPS5951663A (ja) | 画像表示装置におけるフイ−ルド偏向制御信号の発生方法及びこの方法を実行するためのデイジタル回路並びに画像表示装置 | |
| JPH0119789B2 (ja) | ||
| JP2615004B2 (ja) | 集積化順次アクセスメモリ回路 | |
| US5231509A (en) | Burst gate pulse generating device for use in image signal reproducing system | |
| JPS6367083A (ja) | 映像縮小表示回路 | |
| KR0139790B1 (ko) | 피일드 인식 신호 발생회로 | |
| KR100248037B1 (ko) | 실시간구현영상신호 히스토그램 발생회로 및 그의 방법 | |
| KR920002518B1 (ko) | 정지화상 기록 재생장치 | |
| JPH05328294A (ja) | テレビジョン信号用メモリアドレス発生器 | |
| KR910001220B1 (ko) | 흑백 정지화상의 기록 및 재생회로 | |
| JPH0352474A (ja) | テレビジョン信号変換装置 | |
| JPS6236925A (ja) | デジタルデ−タのサンプリング方式 | |
| JPH0518067B2 (ja) | ||
| JPH0526857Y2 (ja) |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |