JPH0435734B2 - - Google Patents
Info
- Publication number
- JPH0435734B2 JPH0435734B2 JP60277258A JP27725885A JPH0435734B2 JP H0435734 B2 JPH0435734 B2 JP H0435734B2 JP 60277258 A JP60277258 A JP 60277258A JP 27725885 A JP27725885 A JP 27725885A JP H0435734 B2 JPH0435734 B2 JP H0435734B2
- Authority
- JP
- Japan
- Prior art keywords
- scanning
- output
- pulse
- terminal
- liquid crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
【発明の詳細な説明】
<技術分野>
本発明はマトリツクス型液晶表示装置に関し、
特にマトリツクス型表示パターンにおける各絵素
にアドレス用のスイツチングトランジスタを付加
したマトリツクス型液晶表示装置の駆動回路の構
造に関するものである。
特にマトリツクス型表示パターンにおける各絵素
にアドレス用のスイツチングトランジスタを付加
したマトリツクス型液晶表示装置の駆動回路の構
造に関するものである。
<従来技術>
非線形素子を液晶の表示駆動に利用したマトリ
ツクス型液晶表示装置としては、液晶表示パネル
内にアドレス用の薄膜トランジスタ(以下、
TFTと略す。)をマトリツクス状に組み込むこと
によりデユーテイ比の小さい即ち多ラインのマル
チプレツクス駆動を行なつてもスタテイツク駆動
と同等の高コントラスト表示を得ることができる
TFTアクテイブマトリツクス型液晶表示装置が
知られている。
ツクス型液晶表示装置としては、液晶表示パネル
内にアドレス用の薄膜トランジスタ(以下、
TFTと略す。)をマトリツクス状に組み込むこと
によりデユーテイ比の小さい即ち多ラインのマル
チプレツクス駆動を行なつてもスタテイツク駆動
と同等の高コントラスト表示を得ることができる
TFTアクテイブマトリツクス型液晶表示装置が
知られている。
このTFTアクテイブマトリツクス型液晶表示
装置の駆動方式には、第5図と第6図に示すよう
な回路構成と信号波形を有するものがある。図中
11は液晶表示パネルで、行電極11aと列電極
11bの交点に図のようにTFT11cが接続さ
れている。11dは液晶層の容量である。12は
行電極ドライバで主にシフトレジスタからなり、
走査パルスSをゲート信号制御部13からのクロ
ツクφ1により順次シフトさせて各行電極に出力
する。この行電極の全走査期間をT、走査線数を
Nとすると、走査期間HはH=T/Nで表わされ
る。この走査期間Hに等しいパルス幅を有するパ
ルス電圧が、1行ずつTFT11cをオン状態に
するように各行電極に順次印加される。14は列
電極ドライバで、データを直接表示パネルにサン
プルホールド(SH)する駆動方式(以下、パネ
ルSH駆動方式と称す)と、データをサンプルホ
ールドする機能を列電極ドライバにもたせる駆動
方式(以下、ドライバSH駆動方式と称す)があ
る。パネルSH駆動方式の列電極ドライバは、第
7図に示すようにシフトレジスタ31、サンプリ
ングスイツチ32等からなり、データ信号制御部
15から直列に送られてくるデータを各列に対応
するタイミングでクロツクφ2に同期してサンプ
リングして順次列電極に出力し、TFT11cを
通して液晶層に書き込む。この駆動方式では、デ
ータのサンプリングとTFT11cを通しての液
晶層の書き込みは、同一の水平走査期間内で行な
われる。次に第8図と第9図を用いて、ドライバ
SH駆動方式について説明する。シフトレジスタ
41の出力に同期してサンプリングスイツチ42
がオンし、コンデンサ43にデータ信号に対応し
た電荷が蓄えられる。次に水平のブランキング期
間の前半に位置する放電パルス信号がClに印加さ
れ、残留している電荷を放電させて基準状態を形
成する。次に水平のブランキング期間の後半に位
置する転送パルス信号がCgに印加されると、コ
ンデンサ43に蓄えられていた電荷がトランジス
タ44に転送され出力される。この駆動方式では
データをサンプリングした次の1Hで液晶に書き
込む。
装置の駆動方式には、第5図と第6図に示すよう
な回路構成と信号波形を有するものがある。図中
11は液晶表示パネルで、行電極11aと列電極
11bの交点に図のようにTFT11cが接続さ
れている。11dは液晶層の容量である。12は
行電極ドライバで主にシフトレジスタからなり、
走査パルスSをゲート信号制御部13からのクロ
ツクφ1により順次シフトさせて各行電極に出力
する。この行電極の全走査期間をT、走査線数を
Nとすると、走査期間HはH=T/Nで表わされ
る。この走査期間Hに等しいパルス幅を有するパ
ルス電圧が、1行ずつTFT11cをオン状態に
するように各行電極に順次印加される。14は列
電極ドライバで、データを直接表示パネルにサン
プルホールド(SH)する駆動方式(以下、パネ
ルSH駆動方式と称す)と、データをサンプルホ
ールドする機能を列電極ドライバにもたせる駆動
方式(以下、ドライバSH駆動方式と称す)があ
る。パネルSH駆動方式の列電極ドライバは、第
7図に示すようにシフトレジスタ31、サンプリ
ングスイツチ32等からなり、データ信号制御部
15から直列に送られてくるデータを各列に対応
するタイミングでクロツクφ2に同期してサンプ
リングして順次列電極に出力し、TFT11cを
通して液晶層に書き込む。この駆動方式では、デ
ータのサンプリングとTFT11cを通しての液
晶層の書き込みは、同一の水平走査期間内で行な
われる。次に第8図と第9図を用いて、ドライバ
SH駆動方式について説明する。シフトレジスタ
41の出力に同期してサンプリングスイツチ42
がオンし、コンデンサ43にデータ信号に対応し
た電荷が蓄えられる。次に水平のブランキング期
間の前半に位置する放電パルス信号がClに印加さ
れ、残留している電荷を放電させて基準状態を形
成する。次に水平のブランキング期間の後半に位
置する転送パルス信号がCgに印加されると、コ
ンデンサ43に蓄えられていた電荷がトランジス
タ44に転送され出力される。この駆動方式では
データをサンプリングした次の1Hで液晶に書き
込む。
液晶表示パネルから行電極を取り出す場合、第
5図あるいは第10図Aのように片方向端部側に
全部取り出す方式あるいは第10図Bのように実
装上の都合から液晶表示パネルの両方向端部に振
り分けて行電極を左右交互に取り出す方式等が考
えられる。左右両方向端部に行電極を取り出す場
合、行電極に加えられる信号は時間的に左右交互
にしなければならないため、行電極ドライバが片
側に配置されていると液晶表示パネルとの結線に
おいて引き廻し線が長くなり、配線が交差する等
の障害が生ずるので、配線の面積が広くなつたり
スルホールを用いた配線をしなければならなくな
つてしまい、小型化や信頼性の面において問題が
ある。また、左右両側に行電極ドライバを配置し
た場合、一方は奇数段目のシフトレジスタの出力
を取り出し、他の一方は偶数段目のシフトレジス
タの出力を取り出すため、総段数の1/2しか利用
しておらず、小型化や消費電力の面において問題
がある。また、左側と右側にそれぞれシフトレジ
スタを動作させるためのスタートパルス信号とク
ロツク信号を必要とし、入力信号数の増大を招
く。
5図あるいは第10図Aのように片方向端部側に
全部取り出す方式あるいは第10図Bのように実
装上の都合から液晶表示パネルの両方向端部に振
り分けて行電極を左右交互に取り出す方式等が考
えられる。左右両方向端部に行電極を取り出す場
合、行電極に加えられる信号は時間的に左右交互
にしなければならないため、行電極ドライバが片
側に配置されていると液晶表示パネルとの結線に
おいて引き廻し線が長くなり、配線が交差する等
の障害が生ずるので、配線の面積が広くなつたり
スルホールを用いた配線をしなければならなくな
つてしまい、小型化や信頼性の面において問題が
ある。また、左右両側に行電極ドライバを配置し
た場合、一方は奇数段目のシフトレジスタの出力
を取り出し、他の一方は偶数段目のシフトレジス
タの出力を取り出すため、総段数の1/2しか利用
しておらず、小型化や消費電力の面において問題
がある。また、左側と右側にそれぞれシフトレジ
スタを動作させるためのスタートパルス信号とク
ロツク信号を必要とし、入力信号数の増大を招
く。
<発明の目的>
本発明はマトリツクス型液晶表示装置の従来の
駆動回路における上述の問題点に鑑みてなされた
ものであり、消費電力が少なく小型化、高集積化
が容易であり新規かつ有用な液晶表示装置の駆動
回路部の構造を提供することを目的とするもので
ある。
駆動回路における上述の問題点に鑑みてなされた
ものであり、消費電力が少なく小型化、高集積化
が容易であり新規かつ有用な液晶表示装置の駆動
回路部の構造を提供することを目的とするもので
ある。
<基本原理と実施例>
以下、本発明に係る液晶表示装置の駆動回路部
を液晶テレビに適用した場合の実施例について説
明する。
を液晶テレビに適用した場合の実施例について説
明する。
第1図は液晶表示パネルのスイツチング素子に
信号を印加する行電極の端子取出が片端方向ある
いは左右両端方向のいずれの場合でも対応して連
結でき、消費電力が少なく高集積化の容易な行電
極ドライバの回路図を示す。液晶表示パネルの行
電極の取り出しが片端方向の場合、R/端子を
“0”、B/端子を“0”、H2/1端子を
“1”、D/端子を“0”端子を“1”に
設定する。行電極の取り出しが片側の場合、線順
次駆動するためには走査回路の出力端子から順次
走査期間毎に走査パルスが走査電極へ供給されな
ければならない。その場合のタイミング波形を第
2図に示す。フリツプフロツプ61に幅4Hのス
タートパルス信号SP(第2図A)と周期1Hのク
ロツク信号CL(第2図B)が入力され、その出力
信号Q(第2図C)がさらにフリツプフロツプ6
2のデータ端子に入力されクロツク信号の立ち下
がりでトリガして第2図Dのような信号が得られ
る。さらにこの信号がフリツプフロツプ63のデ
ータ端子に入力され、クロツク信号の立ち上がり
でトリガして得られた信号(第2図E)をクロツ
クドインバータ65が選択してシフトレジスタ7
8のデータ端子に入力される。このシフトレジス
タ78は半ビツトずつシフトする。一方、フリツ
プフロツプ62の出力Qとフリツプフロツプ63
の反転出力のナンド信号をナンド回路68より
出力し、その出力信号をクロツクドインバータ7
0が選択し、フリツプフロツプ71,72のリセ
ツト端子に入力される(第2図F)。フリツプフ
ロツプ71によりクロツク信号CLの立ち下がり
でトリガし、1/2に分周された信号(第2図G)
をクロツクドインバータ74が選択してシフトレ
ジスタ78のクロツク端子に入力される。シフト
レジスタ78の出力はクロツク信号に対して半ビ
ツトずつシフトし、第2図I,J,Kのようにパ
ルス幅が4Hで、1Hずつシフトした信号となる。
一方、 オア回路76の出力は行電極ドライバ出力のイ
ネーブル信号であり、本実施例の設定では“0”
(第2図H)である。たとえば端子を“0”
に設定した場合、行電極ドライバ出力はすべて
“0”となる。
信号を印加する行電極の端子取出が片端方向ある
いは左右両端方向のいずれの場合でも対応して連
結でき、消費電力が少なく高集積化の容易な行電
極ドライバの回路図を示す。液晶表示パネルの行
電極の取り出しが片端方向の場合、R/端子を
“0”、B/端子を“0”、H2/1端子を
“1”、D/端子を“0”端子を“1”に
設定する。行電極の取り出しが片側の場合、線順
次駆動するためには走査回路の出力端子から順次
走査期間毎に走査パルスが走査電極へ供給されな
ければならない。その場合のタイミング波形を第
2図に示す。フリツプフロツプ61に幅4Hのス
タートパルス信号SP(第2図A)と周期1Hのク
ロツク信号CL(第2図B)が入力され、その出力
信号Q(第2図C)がさらにフリツプフロツプ6
2のデータ端子に入力されクロツク信号の立ち下
がりでトリガして第2図Dのような信号が得られ
る。さらにこの信号がフリツプフロツプ63のデ
ータ端子に入力され、クロツク信号の立ち上がり
でトリガして得られた信号(第2図E)をクロツ
クドインバータ65が選択してシフトレジスタ7
8のデータ端子に入力される。このシフトレジス
タ78は半ビツトずつシフトする。一方、フリツ
プフロツプ62の出力Qとフリツプフロツプ63
の反転出力のナンド信号をナンド回路68より
出力し、その出力信号をクロツクドインバータ7
0が選択し、フリツプフロツプ71,72のリセ
ツト端子に入力される(第2図F)。フリツプフ
ロツプ71によりクロツク信号CLの立ち下がり
でトリガし、1/2に分周された信号(第2図G)
をクロツクドインバータ74が選択してシフトレ
ジスタ78のクロツク端子に入力される。シフト
レジスタ78の出力はクロツク信号に対して半ビ
ツトずつシフトし、第2図I,J,Kのようにパ
ルス幅が4Hで、1Hずつシフトした信号となる。
一方、 オア回路76の出力は行電極ドライバ出力のイ
ネーブル信号であり、本実施例の設定では“0”
(第2図H)である。たとえば端子を“0”
に設定した場合、行電極ドライバ出力はすべて
“0”となる。
77はタイミングを合わせるためのデイレイ
(遅延)回路である。シフトレジスタ78の1段
目の出力(第2図I)の反転と2段目の出力(第
2図J)とイネーブル信号(第2図H)のノア信
号をノア回路80より出力し、レベルシフタ81
によりレベルシフトされて出力されたパルス信号
(第2図L)が液晶表示パネルの行電極に印加す
る走査側駆動信号となる。端子86の信号はシフ
トレジスタ78のn段目の出力で、行電極ドライ
バを複数個継続接続する場合に利用する。このよ
うにR/端子を“0”、B/端子を“0”、
H2/1端子を“1”、D/端子を“0”、
端子を“1”に設定した場合は、行電極ドライバ
出力は第2図L,Mのように幅1Hのパルスが連
続に1ビツトずつシフトしていく。従つて、液晶
表示パネルの行電極端子取出が片端方向取出の場
合に対応することとなる。
(遅延)回路である。シフトレジスタ78の1段
目の出力(第2図I)の反転と2段目の出力(第
2図J)とイネーブル信号(第2図H)のノア信
号をノア回路80より出力し、レベルシフタ81
によりレベルシフトされて出力されたパルス信号
(第2図L)が液晶表示パネルの行電極に印加す
る走査側駆動信号となる。端子86の信号はシフ
トレジスタ78のn段目の出力で、行電極ドライ
バを複数個継続接続する場合に利用する。このよ
うにR/端子を“0”、B/端子を“0”、
H2/1端子を“1”、D/端子を“0”、
端子を“1”に設定した場合は、行電極ドライバ
出力は第2図L,Mのように幅1Hのパルスが連
続に1ビツトずつシフトしていく。従つて、液晶
表示パネルの行電極端子取出が片端方向取出の場
合に対応することとなる。
次に液晶表示パネルの行電極の取り出しが左右
両端方向の場合について説明する。まず、右端方
向取出の場合、R/端子を“1”、B/端子
を“1”、H2/1端子を“0”、D/端子を
“0”、端子を“1”に設定する。行電極の
取り出しが左右両方向の場合線順次駆動するため
には左右両側に振り分け配置された走査回路の出
力端子から走査期間毎に左右交互に走査パルが走
査電極へ供給されなければならない。その場合の
タイミング波形が第3図と第4図である。まず右
側に配置された走査回路のタイミング波形を第3
図に示す。フリツプフロツプ61に幅4Hのスタ
ートパルス信号SP(第3図A)と周期1Hのクロ
ツク信号CL(第3図B)が入力され、その出力信
号Q(第3図C)をクロツクドインバータ64が
選択してシフトレジスタ78のデータ端子に入力
する。一方、フリツプフロツプ61の反転出力
とスタートパルス信号SPとをナンド回路67で
処理した後その出力信号をクロツクドインバータ
69が選択し、フリツプフロツプ71,72のリ
セツト端子に入力する(第3図D)。フリツプフ
ロツプ71,72により、クロツク信号CLが1/4
に分周された信号(第3図E)をクロツクドイン
バータ73が選択し、シフトレジスタ78のクロ
ツク端子に入力する。半ビツトずつシフトするシ
フトレジスタ78の出力は第3図G,H,Iのよ
うに、パルス幅4Hで、2Hずつシフトした信号と
なる。デイレイ回路77の出力(イネーブル信
号)は第3図Fのようになる。最終的に出力され
る信号は第3図J,Kに示すように、パルス幅が
1Hで、1個とびにシフトしていく。すなわち、
この出力は連続に1ビツトずつシフトしていく信
号の奇数番目あるいは偶数番目を取り出したもの
と同等である。端子86の信号はシフトレジスタ
78のn段目の出力をフリツプフロツプ71の反
転出力の立ち上がりでトリガした信号で、行電極
ドライバを複数個継続接続する場合に次段の行電
極ドライバのスタートパルス信号入力であるSP
端子に入力する。
両端方向の場合について説明する。まず、右端方
向取出の場合、R/端子を“1”、B/端子
を“1”、H2/1端子を“0”、D/端子を
“0”、端子を“1”に設定する。行電極の
取り出しが左右両方向の場合線順次駆動するため
には左右両側に振り分け配置された走査回路の出
力端子から走査期間毎に左右交互に走査パルが走
査電極へ供給されなければならない。その場合の
タイミング波形が第3図と第4図である。まず右
側に配置された走査回路のタイミング波形を第3
図に示す。フリツプフロツプ61に幅4Hのスタ
ートパルス信号SP(第3図A)と周期1Hのクロ
ツク信号CL(第3図B)が入力され、その出力信
号Q(第3図C)をクロツクドインバータ64が
選択してシフトレジスタ78のデータ端子に入力
する。一方、フリツプフロツプ61の反転出力
とスタートパルス信号SPとをナンド回路67で
処理した後その出力信号をクロツクドインバータ
69が選択し、フリツプフロツプ71,72のリ
セツト端子に入力する(第3図D)。フリツプフ
ロツプ71,72により、クロツク信号CLが1/4
に分周された信号(第3図E)をクロツクドイン
バータ73が選択し、シフトレジスタ78のクロ
ツク端子に入力する。半ビツトずつシフトするシ
フトレジスタ78の出力は第3図G,H,Iのよ
うに、パルス幅4Hで、2Hずつシフトした信号と
なる。デイレイ回路77の出力(イネーブル信
号)は第3図Fのようになる。最終的に出力され
る信号は第3図J,Kに示すように、パルス幅が
1Hで、1個とびにシフトしていく。すなわち、
この出力は連続に1ビツトずつシフトしていく信
号の奇数番目あるいは偶数番目を取り出したもの
と同等である。端子86の信号はシフトレジスタ
78のn段目の出力をフリツプフロツプ71の反
転出力の立ち上がりでトリガした信号で、行電極
ドライバを複数個継続接続する場合に次段の行電
極ドライバのスタートパルス信号入力であるSP
端子に入力する。
次に左端方向取出の場合、R/端子を“0”
に設定し、その他の設定は右端方向取出の場合と
同一にする。左端方向取出の場合のタイミング波
形を第4図に示す。シフトレジスタ78のデータ
入力信号及びフリツプフロツプ71,72のリセ
ツト信号までは、行電極ドライバを片端方向取出
用に設定した場合と同じである(第2図A〜Fと
第4図A〜F)。これらのシフトレジスタ78の
データ端子に入力される信号及びフリツプフロツ
プ71,72のリセツト端子に入力される信号
は、行電極ドライバを右端方向取出用に設定した
場合の信号よりも時間的に1H遅くなる。以下、
回路の動作は右端方向取出用に設定した場合と同
じで、最終的に出力される信号は第4図L,Mに
示すように、パルス幅が1Hで、1個飛びにシフ
トしていくパルスとなる。すなわち、この出力は
連続に1ビツトずつシフトしていく信号の偶数番
目あるいは奇数番目を取り出したものと同等であ
る。ただし、最初の出力信号の位置が行電極ドラ
イバを右端方向取出用に設定した場合よりも時間
的に1H遅くなる。
に設定し、その他の設定は右端方向取出の場合と
同一にする。左端方向取出の場合のタイミング波
形を第4図に示す。シフトレジスタ78のデータ
入力信号及びフリツプフロツプ71,72のリセ
ツト信号までは、行電極ドライバを片端方向取出
用に設定した場合と同じである(第2図A〜Fと
第4図A〜F)。これらのシフトレジスタ78の
データ端子に入力される信号及びフリツプフロツ
プ71,72のリセツト端子に入力される信号
は、行電極ドライバを右端方向取出用に設定した
場合の信号よりも時間的に1H遅くなる。以下、
回路の動作は右端方向取出用に設定した場合と同
じで、最終的に出力される信号は第4図L,Mに
示すように、パルス幅が1Hで、1個飛びにシフ
トしていくパルスとなる。すなわち、この出力は
連続に1ビツトずつシフトしていく信号の偶数番
目あるいは奇数番目を取り出したものと同等であ
る。ただし、最初の出力信号の位置が行電極ドラ
イバを右端方向取出用に設定した場合よりも時間
的に1H遅くなる。
従つて、液晶表示パネルの行電極の端子取出が
左右両端方向で時間的に左右交互に駆動しなけれ
ばならない場合、上述の如く行電極ドライバを左
端方向用と右端方向用にそれぞれ配置し、行電極
ドライバのR/端子の設定を変えるだけで、ス
タートパルスとクロツクは左右共通にでき、液晶
表示パネルの行電極を左右交互に駆動することが
できる。
左右両端方向で時間的に左右交互に駆動しなけれ
ばならない場合、上述の如く行電極ドライバを左
端方向用と右端方向用にそれぞれ配置し、行電極
ドライバのR/端子の設定を変えるだけで、ス
タートパルスとクロツクは左右共通にでき、液晶
表示パネルの行電極を左右交互に駆動することが
できる。
このように、片端方向取出用と左右両端方向取
出用の切替えはB/端子で行ない、また、左右
両端方向取出用において右端方向取出用と左端方
向取出用の切替えはR/端子で行なうことがで
きる。また、いずれの場合においても、共通のス
タートパルスとクロツクを用いて駆動することが
できる。そして片端方向取出の場合の1番目の出
力信号と左右両端方向取出の場合の1番目の出力
信号(右端方向取出の場合の1番目の出力信号)
は時間的に同じ位置に出力される。
出用の切替えはB/端子で行ない、また、左右
両端方向取出用において右端方向取出用と左端方
向取出用の切替えはR/端子で行なうことがで
きる。また、いずれの場合においても、共通のス
タートパルスとクロツクを用いて駆動することが
できる。そして片端方向取出の場合の1番目の出
力信号と左右両端方向取出の場合の1番目の出力
信号(右端方向取出の場合の1番目の出力信号)
は時間的に同じ位置に出力される。
<発明の効果>
以上説明したように、本発明の駆動回路の構造
は、行電極ドライバに片端方向取出用と左右両端
方向取出用の切替端子を有し、これによつて液晶
表示パネルの行電極の端子取出が片端方向あるい
は左右両端方向いずれの場合においても対応でき
る。またいずれの端子取出においても共通のスタ
ートパルスとクロツクを用いて駆動することがで
き最初の出力信号の位置を時間的に同じにするこ
とができる。従つて、本発明の行電極ドライバを
用いることにより、液晶表示パネルの行電極の取
出が片端方向あるいは左右両端方向いずれの場合
においても対応して連結することが可能で、消費
電力が少なく、小型化・高集積化を実現すること
ができる。
は、行電極ドライバに片端方向取出用と左右両端
方向取出用の切替端子を有し、これによつて液晶
表示パネルの行電極の端子取出が片端方向あるい
は左右両端方向いずれの場合においても対応でき
る。またいずれの端子取出においても共通のスタ
ートパルスとクロツクを用いて駆動することがで
き最初の出力信号の位置を時間的に同じにするこ
とができる。従つて、本発明の行電極ドライバを
用いることにより、液晶表示パネルの行電極の取
出が片端方向あるいは左右両端方向いずれの場合
においても対応して連結することが可能で、消費
電力が少なく、小型化・高集積化を実現すること
ができる。
第1図は本発明の1実施例を示す行電極ドライ
バの回路図である。第2図は第1図に示す実施例
の行電極ドライバにおいて片端方向端子取出用に
設定した場合の要部波形図、第3図は同様に第1
図に示す実施例の行電極ドライバにおいて左右両
端方向端子取出で右端方向端子取出用に設定した
場合の要部波形図、第4図は同様に第1図の行電
極ドライバにおいて左右両端方向端子取出で左端
方向端子取出用に設定した場合の要部波形図であ
る。第5図は従来の液晶表示装置の構成を示すブ
ロツク構成図、第6図は第5図に示す液晶表示装
置の主な駆動波形を示すタイミング波形図、第7
図は従来のパネルSH駆動方式の列電極ドライバ
を例示する回路図、第8図は従来のドライバSH
駆動方式の列電極ドライバを例示する回路図、第
9図は第8図の回路における駆動波形を示すタイ
ミング波形図である、第10図A,Bは行電極を
片側取出する場合と両側取出する場合の走査回路
との接続を示す説明図である。 H……水平走査期間、31,41,78……シ
フトレジスタ、32,42……アナログスイツ
チ、43……サンプリング用コンデンサ、44…
…トランジスタ、61,62,63,71,7
2,82……フリツプフロツプ、64,65,6
9,70,73,74,83,84……クロツク
ドインバータ、67,68……ナンド回路、80
……ノア回路、77……デイレイ回路、81……
レベルシフタ。
バの回路図である。第2図は第1図に示す実施例
の行電極ドライバにおいて片端方向端子取出用に
設定した場合の要部波形図、第3図は同様に第1
図に示す実施例の行電極ドライバにおいて左右両
端方向端子取出で右端方向端子取出用に設定した
場合の要部波形図、第4図は同様に第1図の行電
極ドライバにおいて左右両端方向端子取出で左端
方向端子取出用に設定した場合の要部波形図であ
る。第5図は従来の液晶表示装置の構成を示すブ
ロツク構成図、第6図は第5図に示す液晶表示装
置の主な駆動波形を示すタイミング波形図、第7
図は従来のパネルSH駆動方式の列電極ドライバ
を例示する回路図、第8図は従来のドライバSH
駆動方式の列電極ドライバを例示する回路図、第
9図は第8図の回路における駆動波形を示すタイ
ミング波形図である、第10図A,Bは行電極を
片側取出する場合と両側取出する場合の走査回路
との接続を示す説明図である。 H……水平走査期間、31,41,78……シ
フトレジスタ、32,42……アナログスイツ
チ、43……サンプリング用コンデンサ、44…
…トランジスタ、61,62,63,71,7
2,82……フリツプフロツプ、64,65,6
9,70,73,74,83,84……クロツク
ドインバータ、67,68……ナンド回路、80
……ノア回路、77……デイレイ回路、81……
レベルシフタ。
Claims (1)
- 1 マトリツクス型表示パターンの各絵素にアド
レス用スイツチング素子が付加された液晶表示パ
ネルの前記スイツチング素子に連結された走査電
極と順次接続される出力端子を介して走査パルス
を入力端子に供給されるスタートパルスに同期し
て順次出力する走査回路を具備して成る液晶表示
装置用駆動回路において、前記走査回路には、前
記スタートパルスの入力に同期して、前記出力端
子より走査パルスが前記走査電極一本おきの走査
パルスとしてかつ走査期間に対応して順次出力さ
れる第1のパルス出力状態と、前記スタートパル
スの入力に同期して、前記出力端子より走査パル
スが前記第1のパルス出力状態に対し1対査期間
遅延した状態で前記走査電極一本おきの走査パル
スとしてかつ走査期間に対応して順次出力される
第2のパルス出力状態と、を切換える切換端子が
具設されていることを特徴とする液晶表示装置用
駆動回路。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP27725885A JPS62135812A (ja) | 1985-12-09 | 1985-12-09 | 液晶表示装置用駆動回路 |
| DE19863641556 DE3641556A1 (de) | 1985-12-09 | 1986-12-05 | Steuerschaltung fuer eine fluessigkristallanzeige |
| DE3645160A DE3645160C2 (ja) | 1985-12-09 | 1986-12-05 | |
| GB8629295A GB2185343B (en) | 1985-12-09 | 1986-12-08 | Drive circuit for use in a matrix type liquid crystal display unit |
| US06/939,720 US4917468A (en) | 1985-12-09 | 1986-12-09 | Drive circuit for use in single-sided or opposite-sided type liquid crystal display unit |
| GB8902195A GB2210721B (en) | 1985-12-09 | 1989-02-01 | Drive circuit for use with matrix type liquid crystal display units |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP27725885A JPS62135812A (ja) | 1985-12-09 | 1985-12-09 | 液晶表示装置用駆動回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62135812A JPS62135812A (ja) | 1987-06-18 |
| JPH0435734B2 true JPH0435734B2 (ja) | 1992-06-12 |
Family
ID=17581018
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP27725885A Granted JPS62135812A (ja) | 1985-12-09 | 1985-12-09 | 液晶表示装置用駆動回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS62135812A (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0446318A (ja) * | 1990-06-14 | 1992-02-17 | Matsushita Electric Ind Co Ltd | アクティブマトリックス表示装置 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56104388A (en) * | 1980-01-25 | 1981-08-20 | Tokyo Shibaura Electric Co | Matrix type display unit |
| JPS59111197A (ja) * | 1982-12-17 | 1984-06-27 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
| JPS59127094A (ja) * | 1983-01-12 | 1984-07-21 | シチズン時計株式会社 | マトリクス型表示装置の駆動回路 |
| JPS6039618A (ja) * | 1983-08-12 | 1985-03-01 | Hitachi Ltd | 液晶表示素子の駆動方式 |
| JPS6243623A (ja) * | 1985-08-20 | 1987-02-25 | Sharp Corp | 液晶表示装置用回路構造 |
-
1985
- 1985-12-09 JP JP27725885A patent/JPS62135812A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS62135812A (ja) | 1987-06-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR0128729B1 (ko) | 매트릭스 표시 장치 | |
| US5648793A (en) | Driving system for active matrix liquid crystal display | |
| US5017914A (en) | Circuit for driving a liquid crystal display panel | |
| KR100255835B1 (ko) | 시프트 레지스터 및 화상 표시 장치 | |
| US5748175A (en) | LCD driving apparatus allowing for multiple aspect resolution | |
| JP3129271B2 (ja) | ゲートドライバ回路及びその駆動方法、並びにアクティブマトリクス型液晶表示装置 | |
| KR950010135B1 (ko) | 디스플레이 장치용 열 전극 구동회로 | |
| US20020044127A1 (en) | Display apparatus and driving method therefor | |
| JP2585463B2 (ja) | 液晶表示装置の駆動方法 | |
| US5777591A (en) | Matrix display apparatus employing dual switching means and data signal line driving means | |
| CN105047120B (zh) | 一种栅极驱动电路及其驱动方法、显示装置 | |
| US4785297A (en) | Driver circuit for matrix type display device | |
| US4917468A (en) | Drive circuit for use in single-sided or opposite-sided type liquid crystal display unit | |
| CN1326109C (zh) | 液晶电光器件 | |
| JPH1124632A (ja) | アクティブマトリクス型画像表示装置及びその駆動方法 | |
| US4830466A (en) | Drive system for an active matrix liquid crystal display panel having divided row electrodes | |
| JP2675060B2 (ja) | アクティブマトリクス方式の表示装置及びその走査回路と走査回路の駆動回路 | |
| KR20040068001A (ko) | 화상표시패널 및 화상표시장치 | |
| JPH02214818A (ja) | 液晶表示装置及びその駆動方法 | |
| JP2011128477A (ja) | 液晶パネルのソースドライバ | |
| JP3551600B2 (ja) | 水平走査回路及び液晶表示装置 | |
| JP2000206491A (ja) | 液晶表示装置 | |
| JPH0435734B2 (ja) | ||
| JPH0435733B2 (ja) | ||
| JPH0427527B2 (ja) |