JPH0442891Y2 - - Google Patents
Info
- Publication number
- JPH0442891Y2 JPH0442891Y2 JP7228786U JP7228786U JPH0442891Y2 JP H0442891 Y2 JPH0442891 Y2 JP H0442891Y2 JP 7228786 U JP7228786 U JP 7228786U JP 7228786 U JP7228786 U JP 7228786U JP H0442891 Y2 JPH0442891 Y2 JP H0442891Y2
- Authority
- JP
- Japan
- Prior art keywords
- lines
- transformers
- magnetic force
- data channel
- mutual interference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004806 packaging method and process Methods 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
Landscapes
- Housings And Mounting Of Transformers (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Description
【考案の詳細な説明】
〔概要〕
プリント基板にデータチヤンネルのトランスを
複数個隣接して実装する構造であつて、隣接する
トランスから発生する磁力線の相互干渉により回
路特性の低下を防止するために、磁力線が相互に
直交するように配置して、磁力線の相互干渉を減
少せしめることにより、回路特性が向上する。
複数個隣接して実装する構造であつて、隣接する
トランスから発生する磁力線の相互干渉により回
路特性の低下を防止するために、磁力線が相互に
直交するように配置して、磁力線の相互干渉を減
少せしめることにより、回路特性が向上する。
本考案は、データチヤンネルのトランスの実装
構造に係り、とくに磁力線の相互干渉を減少せし
めるようにしたデータチヤンネルのトランスの実
装構造に関する。
構造に係り、とくに磁力線の相互干渉を減少せし
めるようにしたデータチヤンネルのトランスの実
装構造に関する。
近年、電子機器全般に小形、軽量化の要望が強
く、この要望を満足せしめるために電子部品の高
密度実装が余儀なくされ、回路を構成する電子部
品の中で磁力線を発生するトランス等を隣接して
配置すると、磁力線が相互干渉する。
く、この要望を満足せしめるために電子部品の高
密度実装が余儀なくされ、回路を構成する電子部
品の中で磁力線を発生するトランス等を隣接して
配置すると、磁力線が相互干渉する。
〔従来の技術〕
第2図は、従来のデータチヤンネルのトランス
の実装構造を説明する図で、同図aは要部平面
図、bは分散配置した平面図である。
の実装構造を説明する図で、同図aは要部平面
図、bは分散配置した平面図である。
第2図aは、データチヤンネルのプリント基板
1に複数(図面では2個)のトランス2,3を、
その磁力線4が平行する形で隣接せしめて実装す
ると、トランス2,3から発生する磁力線は楕円
形をしており、その楕円形の長手方向すなわち幅
部分同志が重なり、相互干渉エリアはハツチング
部5の如く大きくなる。
1に複数(図面では2個)のトランス2,3を、
その磁力線4が平行する形で隣接せしめて実装す
ると、トランス2,3から発生する磁力線は楕円
形をしており、その楕円形の長手方向すなわち幅
部分同志が重なり、相互干渉エリアはハツチング
部5の如く大きくなる。
第2図bは、プリント基板1上にトランス2,
3から発生する磁力線の相互干渉を避けるために
分散配置したものである。
3から発生する磁力線の相互干渉を避けるために
分散配置したものである。
上記従来のデータチヤンネルのトランスの実装
構造にあつては、複数個のトランスをその磁力線
が平行するように実装されているので、磁力線の
一部(第2図aのハツチングで示す部分)が相互
干渉し、回路の特性を低下せしめるので分散配置
(第2図b)すると高密度実装を阻害するという
問題点があつた。
構造にあつては、複数個のトランスをその磁力線
が平行するように実装されているので、磁力線の
一部(第2図aのハツチングで示す部分)が相互
干渉し、回路の特性を低下せしめるので分散配置
(第2図b)すると高密度実装を阻害するという
問題点があつた。
本考案は、上記の問題点を解決するために隣接
するトランスから発生する磁力線の相互干渉を減
少せしめたデータチヤンネルのトランスの実装構
造を提供するものである。
するトランスから発生する磁力線の相互干渉を減
少せしめたデータチヤンネルのトランスの実装構
造を提供するものである。
すなわち、プリント基板1にデータチヤンネル
のトランス2,3を複数個隣接して実装する方法
を、前記隣接するトランス2,3の磁力線4が相
互に直交するように配置したことによつて解決さ
れる。
のトランス2,3を複数個隣接して実装する方法
を、前記隣接するトランス2,3の磁力線4が相
互に直交するように配置したことによつて解決さ
れる。
上記データチヤンネルのトランスの実装構造
は、隣接するトランスを直交せしめて同間隔で配
置することによつて、トランスから発生する磁力
線の相互干渉エリアが減少し、回路特性が向上す
る。
は、隣接するトランスを直交せしめて同間隔で配
置することによつて、トランスから発生する磁力
線の相互干渉エリアが減少し、回路特性が向上す
る。
第1図は、本考案の一実施例を説明する要部平
面図で、第2図と同等の部分については同一符号
を付している。
面図で、第2図と同等の部分については同一符号
を付している。
図において、データチヤンネルのプリント基板
1に複数(図面では2個)のトランス2,3を、
その磁力線4が直交する形で隣接せしめて実装す
ると、トランス2,3から発生する磁力線4は楕
円形状をしており、トランス2の磁力線4の楕円
形の細い先端部が、トランス3の磁力線4の幅方
向の中央部と重なるので、その相互干渉エリア6
はハツチング部の如く小さくなる。
1に複数(図面では2個)のトランス2,3を、
その磁力線4が直交する形で隣接せしめて実装す
ると、トランス2,3から発生する磁力線4は楕
円形状をしており、トランス2の磁力線4の楕円
形の細い先端部が、トランス3の磁力線4の幅方
向の中央部と重なるので、その相互干渉エリア6
はハツチング部の如く小さくなる。
なお、本実施例では実装するトランスを2個に
ついて説明したが、2個以上複数個にも適用が可
能である。
ついて説明したが、2個以上複数個にも適用が可
能である。
以上の説明から明らかなように、本考案によれ
ば相互干渉エリアが減少して、回路特性が向上す
るとともに、高密度実装に極めて有効である。
ば相互干渉エリアが減少して、回路特性が向上す
るとともに、高密度実装に極めて有効である。
第1図は、本考案の一実施例を説明する要部平
面図、第2図は、従来のデータチヤンネルのトラ
ンスの実装構造を説明する図で、aは要部平面
図、bは分散した平面図である。 図において、1はプリント基板、2,3はトラ
ンス、4は磁力線、5,6は相互干渉エリア、を
それぞれ示す。
面図、第2図は、従来のデータチヤンネルのトラ
ンスの実装構造を説明する図で、aは要部平面
図、bは分散した平面図である。 図において、1はプリント基板、2,3はトラ
ンス、4は磁力線、5,6は相互干渉エリア、を
それぞれ示す。
Claims (1)
- 【実用新案登録請求の範囲】 プリント基板1にトランス2,3を複数個隣接
して実装する方法において、 前記隣接するトランス2,3の磁力線4が相互
に直交するように配置したことを特徴とするトラ
ンスの実装構造。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7228786U JPH0442891Y2 (ja) | 1986-05-13 | 1986-05-13 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP7228786U JPH0442891Y2 (ja) | 1986-05-13 | 1986-05-13 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62184711U JPS62184711U (ja) | 1987-11-24 |
| JPH0442891Y2 true JPH0442891Y2 (ja) | 1992-10-12 |
Family
ID=30915613
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP7228786U Expired JPH0442891Y2 (ja) | 1986-05-13 | 1986-05-13 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0442891Y2 (ja) |
-
1986
- 1986-05-13 JP JP7228786U patent/JPH0442891Y2/ja not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS62184711U (ja) | 1987-11-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0442891Y2 (ja) | ||
| GB2207808A (en) | Wiring for a semiconductor device | |
| JPH0416474Y2 (ja) | ||
| JPH02125648A (ja) | 半導体装置パッケージ | |
| JP3218444B2 (ja) | チップ型積層インダクタ | |
| JPH0766543A (ja) | プリント基板 | |
| JPS629755Y2 (ja) | ||
| JPS6334287Y2 (ja) | ||
| JP2785475B2 (ja) | 半導体素子搭載用配線装置 | |
| JPH02226801A (ja) | 分布定数型伝送線路 | |
| JPS58153468U (ja) | フレキシブルプリント基板 | |
| JPS643354B2 (ja) | ||
| JPS6236314Y2 (ja) | ||
| JPH0645474A (ja) | 半導体装置 | |
| JPS5897890A (ja) | プリント配線基板 | |
| JPH03261115A (ja) | インダクタンス素子 | |
| JPS6038895A (ja) | 高密度平行配線のパタ−ン形状 | |
| JPH0576783B2 (ja) | ||
| JPH04162669A (ja) | 半導体集積回路 | |
| JPH0396072U (ja) | ||
| JPH0682925B2 (ja) | プリント配線板 | |
| JPH08111252A (ja) | 印刷配線板用コネクタ構造 | |
| JPS62193294A (ja) | 高密度実装基板 | |
| JPH0645766A (ja) | プリント配線板 | |
| JPS61208866A (ja) | ハイブリツドic絶縁増巾器 |