JPH0445066Y2 - - Google Patents

Info

Publication number
JPH0445066Y2
JPH0445066Y2 JP1985130096U JP13009685U JPH0445066Y2 JP H0445066 Y2 JPH0445066 Y2 JP H0445066Y2 JP 1985130096 U JP1985130096 U JP 1985130096U JP 13009685 U JP13009685 U JP 13009685U JP H0445066 Y2 JPH0445066 Y2 JP H0445066Y2
Authority
JP
Japan
Prior art keywords
status
terminal device
host computer
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1985130096U
Other languages
English (en)
Other versions
JPS6246954U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1985130096U priority Critical patent/JPH0445066Y2/ja
Publication of JPS6246954U publication Critical patent/JPS6246954U/ja
Application granted granted Critical
Publication of JPH0445066Y2 publication Critical patent/JPH0445066Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 <産業上の利用分野> 本考案は、ホスト計算機と複数のプリンタ等の
ターミナル機器の内1つのターミナル機器とを選
択接続するターミナル機器切り換え器に関し、特
にターミナル機器の切り換え時の特性の改善に関
するものである。
<従来の技術> 第5図に、一般的なホスト計算機Hと複数のタ
ーミナル機器t1〜t4とを選択接続するターミナル
機器切り換え器Sを示す。
この図に表わすように、例えば、ターミナル機
器t1〜t4をホスト計算機Hに接続されるプリンタ
とすれば、これらのターミナル機器t1〜t4の内1
つの機器は切り換え器S内のスイツチswにより
ホスト計算機Hに接続される。そして、ホスト計
算機Hは切り換えられた機器に印字情報を送信す
ると同時にそのプリンタのペーパー有無、電源の
状態等のステータス信号を知り、所定の処理を行
なうことができる。
しかし、このとき、切り換え器Sによつて選択
されていないプリンタについては、例えば、漢字
用プリンタで外字機能(ユーザー定義パターンを
ランダム・アクセス・メモリRAM等に記述して
そのパターンを使用する機能)等の電源がオフさ
れると消失する情報を管理または監視する場合、
プリンタに一時的な停電があつた場合、またはラ
ンダム・アクセス・メモリの内容が破壊された場
合等、ホスト計算機に接続されていない期間に事
故があつた時にホスト計算機は、ステータス信号
によつてこの状態を知ることができず、ホスト計
算機側とターミナル機器側で正確な情報の授受が
できないということがあつた。
<考案が解決しようとする問題点> 本考案が解決しようとする問題は、ターミナル
機器切り換え器によつて選択されていないターミ
ナル機器のステータス情報を、そのターミナル機
器がホスト計算機に接続された際にホスト計算機
側でも知ることができるようにすることであり、
ホスト計算機側とターミナル機器側で正確な情報
の授受を行なうことができるターミナル機器切り
換え器を実現することを目的とする。
<問題点を解決するための手段> 本考案のターミナル切り換え器は、ターミナル
機器のステータス変化を一時ラツチし、このター
ミナル機器が選択された際にこのステータス変化
を出力するステータス・トランジエント・メモリ
部をターミナル機器切り換え器に設けて上記の問
題を解決したものであり、その構成は次の通りで
ある。
即ち、本考案は、ホスト計算機と複数のターミ
ナル機器の内1つのターミナル機器を選択接続す
るターミナル機器切り換え器において、各ターミ
ナル機器の切り換え部に、前記ターミナル機器か
らのステータス信号の変化を検出するステータス
信号変化検出部と、このステータ信号変化検出部
からのステータス信号の変化を記憶するラツチ部
と、このラツチされた信号と前記ターミナル機器
からのステータス信号との一致不一致をみる比較
手段と、前記ホスト計算機からのセレクト信号に
より周期T1のパルスを発生しその後前記ラツチ
手段をリセツトするパルスを発生するタイマ回路
と、前記タイマ回路の周期T1の期間に前記比較
手段の出力を通し当該期間以外は閉じている第1
のゲートと、前記タイマ回路の周期T1の期間以
外は前記ターミナル機器からのステータス信号を
通す第2のゲートと、前記第1のゲートまたは前
記第2のゲートの出力を通すオア・ゲートとを有
するステータス・トランジエント・メモリ部を設
けたことを特徴とするターミナル機器切り換え器
である。
<作用> 本考案のターミナル機器切り換え器は、ステー
タス・トランジエント・メモリ部を有し、このス
テータス・トランジエント・メモリ部は次のよう
に動作する。ターミナル機器のステータス信号が
変化した場合、このステータス変化分をステータ
ス信号変化検出部で検出し、ラツチ部にラツチ
し、ホスト計算機からこの機器が選択されるセレ
クト信号が与えられた際に、このステータス信号
変化分を出力する。
<実施例> 第4図に本考案を実施したターミナル機器切り
換え器を表わす。このように、各々のターミナ
ル機器t1〜t4とホスト計算機Hとを接続するスイ
ツチswの近傍にステータス・トランジエント・
メモリ部m1〜m4を設け、このステータス・トラ
ンジエント・メモリ部m1〜m4よりターミナル機
器t1〜t4のステータス変化を出力する。
このステータス・トランジエント・メモリ部m
の具体的な構成を第1図に示す。
この図において、TSTはターミナル機器側か
らのステータス信号、HSTはこのステータス・
トランジエント・メモリ部mからホスト計算機H
側へ送信するステータス信号、はホスト計算
機H側からターミナル機器側への選択信号であ
る。
また、1はフリツプ・フロツプ回路等よりなる
ステータス信号TSTの変化検出器、2は変化検
出器1の出力によりセツトされ、ターミナル機器
からのステータス信号TSTをラツチするDタイ
プ・フリツプ・フロツプ回路、3はDタイプ・フ
リツプ・フロツプ回路のQ出力とステータス信号
TSTを入力して比較を行なうエクスクルーシ
ブ・オア回路、4はホスト計算機Hより選択信号
SELを入力してパルスT1を出力し、一定時間T1
経過後パルス出力T2を行なうタイマ回路、5は
時間T1中にエクスクルーシブ・オア回路3の出
力とタイマ回路4のパルス出力T1を入力し、ス
テータス信号TST変化出力を行なうアンド・ゲ
ート、6はタイマ回路4のパルス出力T1とステ
ータス信号TSTを入力し、ステータス信号TST
をそのまま出力するアンド・ゲート、7はアン
ド・ゲート5またはアンド・ゲート6の出力を出
力するオア・ゲートである。パルス出力T2はD
タイプ・フリツプ・フロツプ回路2をリセツトす
る信号である。
このように構成された本考案のターミナル機器
切り換え器のステータス・トランジエント・メモ
リ部の動作を第2図を用いて説明する。
はじめに、このターミナル機器はホスト計算機
Hから選択されていず(“H”イ)、ターミ
ナル・ステータスTSTニが図の矢印に示すよう
に“H”から“L”へ変化したとする。この変化
分は変化検出器1に与えられ、変化検出器1の出
力によつて、Dタイプ・フリツプ・フロツプ回路
2はセツトされ、そのQ出力は“H”となるホ。
そして、エクスシルーシブ・オア回路3は、Dタ
イプ・フリツプ・フロツプ回路2のQ出力とター
ミナル・ステータスTSTとの比較動作を行ない、
異なつていれば“H”出力を行ない、同じであれ
ば“L”出力を行ない、この出力をアンド・ゲー
ト5の入力に与えるものである。この場合は、タ
ーミナル・ステータスTST“H”、Q出力“H”
であるのでエクスクルーシブ・オア回路3の出力
は“L”である。
この状態において、ホスト計算機Hからこのタ
ーミナル機器が選択されるべく、選択信号が
このステータス・トランジエント・メモリ部mに
与えられると(“L”イ)、タイマ回路4か
らパルス出力T1ロが出力され、アンド・ゲート
5が開き、アンド・ゲート6は閉となる。そし
て、オア・ゲート7からアンド・ゲート6の出力
が出力され、ホスト計算機Hへのステータス信号
HSTは、“L”となるヘ。次に、一定時間T1
過すると、タイマ回路4からパルス出力T2ハが
出力されDタイプ・フリツプ・フロツプ回路2は
リセツトされ、アンド・ゲート5は閉となり、ア
ンド・ゲート6は開となる。そして、ターミナ
ル・ステータスTSTニがそのままホスト計算機
H側へ出力される。
即ち、ホスト計算機Hから信号が与えられ
てから一定時間T1のタイミングでエクスクルー
シブ・オア回路3の出力がホスト計算機H側へ出
力され、このタイミングT1におけるこのステー
タス・トランジエント・メモリ部mの出力によつ
て、ホスト計算機Hはターミナル機器のステータ
ス信号の変化状況を知ることができる。
尚、このシステムにおいて、ターミナル機器の
正常な状態におけるステータス信号は“H”レベ
ルであり、何らかの異常状態を含むステータス信
号のレベルは“L”である。また、セレクト信号
が与えられた一定時間T1経過後のターミナル機
器からのステータス信号はホスト計算機H側で直
接読み込むことができる。
第3図に、ターミナル・ステータスTSTが変
化した場合と変化しなかつた場合(1)〜(4)につい
て、タイムチヤートを表わす。
この図は、セレクト信号が与えられた後の
動作を表わすものである。
第3図(1)において、ターミナル・ステータス
TSTは“H”でありロ、Dタイプ・フリツプ・
フロツプ回路のQ出力ハは“H”から“L”へ変
化している。これによつてホスト計算機Hへの出
力HSTニは“H”→“L”→“H”と変化し、
これ以前にターミナル機器のステータス信号が変
化したことが分かる。
(2)において、ターミナル・ステータスは“H”
ロ、Dタイプ・フリツプ・フロツプ回路のQ出力
は“L”ハ、ホスト計算機へのステータス出力
HSTは“H”ニであり、この場合は、ターミナ
ル・ステータス信号は“H”であり、変化はな
く、システムは正常状態を保つている。
(3)において、ターミナル・ステータスTSTは
“L”ロ、Dタイプ・フリツプ・フロツプ回路の
Q出力ハは“H”から“L”となり、これによつ
てホスト計算機へのステータス出力HSTニは
“L”→“H”→“L”と変化し、この状態以前
にターミナルのステータスが変化したことが分か
る。
(4)において、ターミナル・ステータスTSTロ、
Dタイプ・フリツプ・フロツプ回路のQ出力
“L”ハ、ホスト計算機へのステータス出力HST
は“L”ニであり、このときは、ターミナル・ス
テータスTSTははじめから“L”で、異常状態
を続けていることが分かる。
このように、ターミナル機器からのステータス
信号に変化があつた場合には、ホスト計算機から
選択信号を与えられた際に、一定時間T1内に変
化信号が出力され、ホスト計算機側でこの変化分
を読み取ることによつて、ホスト計算機へ接続さ
れる以前にターミナル機器のステータス信号に変
化があつたかどうかを知ることができる。
<考案の効果> 以上述べたように、本考案のターミナル機器切
り換え器によれば、ターミナル機器のステータス
信号が変化した場合、このステータス変化分をス
テータス信号変化検出部で検出し、ラツチ部にラ
ツチし、ホスト計算機からこの機器が選択される
セレクト信号が与えられた際にステータス信号変
化分を出力するので、ターミナル機器切り換え器
によつて選択されていないターミナル機器のステ
ータス情報を、そのターミナル機器がホスト計算
機に接続された際にホスト計算機側でも知ること
ができ、ホスト計算機側とターミナル機器側で正
確な情報の授受を行なうことができる。
【図面の簡単な説明】
第1図は本考案のターミナル機器切り換え器の
ステータス・トランジエント・メモリ部の具体的
な構成例の図、第2図は第1図のトランジエン
ト・メモリ部の動作を表わすタイムチヤート、第
3図はターミナル・ステータスTSTが変化した
場合と変化しなかつた場合を分けて表わしたタイ
ムチヤート、第4図は本考案のターミナル機器切
り換え器を実際のシステムに接続した際を示す
図、第5図は従来のターミナル機器切り換え器を
表わす図である。 1……変化検出器、2……Dタイプ・フリツ
プ・フロツプ回路、3……エクスクルーシブ・オ
ア回路、4……タイマ回路、5,6……アンド・
ゲート、7……オア・ゲート、H……ホスト計算
機、S,……切り換え器、m,m1,〜,m4
…ステータス・トランジエント・メモリ部、t1
〜,t4……ターミナル機器。

Claims (1)

    【実用新案登録請求の範囲】
  1. ホスト計算機と複数のターミナル機器の内1つ
    のターミナル機器を選択接続するターミナル機器
    切り換え器において、各ターミナル機器の切り換
    え部に、前記ターミナル機器からのステータス信
    号の変化を検出するステータス信号変化検出部
    と、このステータ信号変化検出部からのステータ
    ス信号の変化を記憶するラツチ部と、このラツチ
    された信号と前記ターミナル機器からのステータ
    ス信号との一致不一致をみる比較手段と、前記ホ
    スト計算機からのセレクト信号により周期T1
    パルスを発生しその後前記ラツチ手段をリセツト
    するパルスを発生するタイマ回路と、前記タイマ
    回路の周期T1の期間に前記比較手段の出力を通
    し当該期間以外は閉じている第1のゲートと、前
    記タイマ回路の周期T1の期間以外は前記ターミ
    ナル機器からのステータス信号を通す第2のゲー
    トと、前記第1のゲートまたは前記第2のゲート
    の出力を通すオア・ゲートとを有するステータ
    ス・トランジエント・メモリ部を設けたことを特
    徴とするターミナル機器切り換え器。
JP1985130096U 1985-08-27 1985-08-27 Expired JPH0445066Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1985130096U JPH0445066Y2 (ja) 1985-08-27 1985-08-27

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1985130096U JPH0445066Y2 (ja) 1985-08-27 1985-08-27

Publications (2)

Publication Number Publication Date
JPS6246954U JPS6246954U (ja) 1987-03-23
JPH0445066Y2 true JPH0445066Y2 (ja) 1992-10-23

Family

ID=31027267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1985130096U Expired JPH0445066Y2 (ja) 1985-08-27 1985-08-27

Country Status (1)

Country Link
JP (1) JPH0445066Y2 (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5466734U (ja) * 1977-10-21 1979-05-11

Also Published As

Publication number Publication date
JPS6246954U (ja) 1987-03-23

Similar Documents

Publication Publication Date Title
US4694426A (en) Asynchronous FIFO status circuit
US20040008725A1 (en) Method and an interface circuit configurable in two communication protocol modes
US4419737A (en) Setting device for protective control system
JPS594799B2 (ja) メモリ装置
JPH0445066Y2 (ja)
JPS6271685A (ja) 印字装置
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1372330A1 (ru) Устройство дл св зи микропроцессора с внешними устройствами
RU2244344C2 (ru) Устройство формирования команд управления двухпозиционными объектами
JP2570170Y2 (ja) 情報処理装置
JPS5679360A (en) Information read system of electronic cash register
SU1456996A1 (ru) Устройство дл контрол блоков пам ти
JPS5840674A (ja) マイクロコンピュ−タの異常判定方法
JPH04139552A (ja) メモリカード
JP2850677B2 (ja) Osiメッセージ合成システム
CN115060305A (zh) 一种传感器、传感器状态检测设备及方法
KR890001224B1 (ko) 마이크로프로세서를 이용한 시스템에 있어서 리세트 및 데이타 보호회로
JPH0733179Y2 (ja) デイジタル回路の試験用リセツト回路
JPH0633617Y2 (ja) 開閉接点のチヤタリング防止回路
JPH045742A (ja) セントロ接続装置
JPH03237523A (ja) 磁気ディスク装置
JPS5640356A (en) Emergency reporting unit
JPH03276346A (ja) メモリカード
JPS5845117B2 (ja) メモリ保護方式
JPH0318207B2 (ja)