JPH044778B2 - - Google Patents

Info

Publication number
JPH044778B2
JPH044778B2 JP9714385A JP9714385A JPH044778B2 JP H044778 B2 JPH044778 B2 JP H044778B2 JP 9714385 A JP9714385 A JP 9714385A JP 9714385 A JP9714385 A JP 9714385A JP H044778 B2 JPH044778 B2 JP H044778B2
Authority
JP
Japan
Prior art keywords
signal
interference
interference wave
phase
band
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9714385A
Other languages
English (en)
Other versions
JPS61255146A (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP9714385A priority Critical patent/JPS61255146A/ja
Publication of JPS61255146A publication Critical patent/JPS61255146A/ja
Publication of JPH044778B2 publication Critical patent/JPH044778B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Noise Elimination (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は干渉波抽出回路に関し、特にマイクロ
波デイジタル伝送システムにおけるデイジタル変
調波からFM干渉波を除去する干渉波除去装置に
用いられる干渉波抽出回路に関する。
〔従来の技術〕
マイクロ波デイジタル伝送システムが同一周波
数帯のマイクロ波FM伝送システムから干渉を受
ける場合、マイクロ波デイジタル伝送システムに
干渉波除去装置を付加してFM干渉波の影響を除
く必要がある。
このために用いられる従来の干渉波除去装置の
2例として、特開昭−131852号公報に提案されて
いるものおよび特開昭58−131853号公報に提案さ
れているものがある。
第2図はこれら干渉波除去装置の従来例の概要
を示すブロツク図である。
第2図に示す干渉波除去装置は、干渉波を含む
入力信号101を入力し抽出干渉信号202を出
力する干渉波抽出回路1と、抽出干渉信号20
2・振幅誤差信号106・位相誤差信号107を
入力し相殺信号103を出力する振幅位相制御回
路2と、入力信号101・相殺信号103を入力
し主信号104を出力する減算器3と、主信号1
04・抽出干渉信号202を入力し出力信号10
5・振幅誤差信号106・位相誤差信号107を
出力する制御信号発生回路4とを具備して構成さ
れている。振幅位相制御回路2は、抽出信号20
2・振幅誤差信号106を入力し可変移相器22
に信号を出力する可変減衰器21と、可変減衰器
21の出力と位相誤差信号107とを入力し相殺
信号103を出力する可変移相器22とを備えて
構成されている。
次に第2図に示す干渉波除去装置の動作を説明
する。
干渉波抽出回路1は、入力信号101に含まれ
る干渉波を抽出干渉信号202として抽出する。
振幅位相制御回路2は、抽出干渉信号202の振
幅・位相を可変減衰器21・可変移相器22で振
幅誤差信号106・位相誤差信号107により制
御して相殺信号103を出力する。減衰器3は、
入力信号101から相殺信号202を減算するこ
とにより入力信号101に含まれる干渉波を抑圧
して主信号104を出力する。制御信号発生回路
4は、主信号104に残留する干渉波と抽出干渉
信号202とから相殺信号103の振幅・位相誤
差に対応する振幅誤差信号106・位相誤差信号
107を作りだす。振幅誤差信号106・位相誤
差信号107が相殺信号103の振幅・位相誤差
を補正するので、主信号104に残留する干渉波
が抑圧される。なお特開昭58−131852号公報に提
案されている干渉波除去装置では、出力信号10
5は主信号104が検波・再生されたデータ信号
であり、特開昭58−131853号公報に提案されてい
る干渉波除去装置では、出力信号105は主信号
104そのものである。
第3図は、干渉波抽出回路1の一具体例として
特開昭58−131852号公報に記載されているものを
示すブロツク図である。
第3図に示す干渉波抽出回路1は、帯域波器
11と位相比較器21・低域波器13・電圧制
御発振器14を有する位相同期回路とを備えて構
成されている。抽出干渉信号202は、位相同期
回路のループにより、帯域波器11の出力に含
まれる干渉波に位相同期されるので入力信号10
1に含まれる干渉波を抽出したものとなる。帯域
波器11は、入力信号101の干渉波以外の成
分を抑圧して位相比較器12の入力の一方のC/
Nを高めて位相同期ループの動作を安定にするも
のであり、狭帯域である必要がある。
第2図に示す干渉波除去装置においては、入力
信号101に含まれる干渉波が点aから点bに到
達するまでの時間t1と、点aから干渉波抽出回路
1・振幅位相制御回路2を経て相殺信号103に
なり点cに到達するまでの時間t2とが等しくなる
ように調整されている。しかし干渉波抽出回路1
に含まれる帯域波器11は既に説明したように
狭帯域であり遅延時間が大きいので、その通過位
相は、干渉波の周波数が変動すると大きく変動
し、抽出干渉信号202の位相も動じく大きく変
動して可変移相器22で補正し得ないほどにな
り、干渉波の抑圧度が劣化する。
以上説明したように従来の干渉波抽出回路は干
渉波の周波数が変動すると通過位相も変動するの
で、これを用いる干渉波除去装置の干渉波抑圧度
が劣化するという欠点がある。
〔発明が解決しようとする問題点〕
本発明が解決しようとする問題点、いいかえれ
ば本発明の目的は、上記の欠点を解決して干渉波
の周波数が変動しても通過位相が変動しない干渉
波抽出回路を提供することにある。
〔問題点を解決するための手段〕
本発明の干渉波抽出回路は、干渉波を含む入力
信号を入力し、前記干渉波以外の成分を抑圧する
帯域波器と、前記帯域波器の出力と遅延手段
の出力とを入力し、これら入力の位相を比較して
誤差信号を出力する位相比較器と、前記誤差信号
を入力し、この入力の帯域を制限する低域波器
と、前記低域波器の出力を入力し、この入力に
より制御される周波数の抽出干渉信号を出力する
可変発振器と、前記抽出干渉信号を入力し、この
入力に前記帯域波器の遅延と等価な遅延を与え
る前記遅延手段とを備えて構成される。
〔実施例〕
以下実施例を示す図面を参照して本発明につい
て詳細に説明する。
第1図は、本発明の干渉波抽出回路の一実施例
を示すブロツク図である。
第1図に示す実施例は、外部から入力信号10
1を入力する帯域波器11と、帯域波器1
1,15の出力を入力する位相比較器12と、位
相比較器12の出力を入力する低域波器13
と、低域波器13の出力を入力し抽出干渉信号
102を外部に出力する電圧制御発振器14と、
抽出干渉信号102を分岐して入力する帯域波
器15とを備えて構成されている。
次に第1図に示す実施例の動作について説明す
る。
帯域波器11は、入力信号101の干渉波以
外の成分を抑圧し、出力における干渉波のC/N
を向上させる。位相比較器12は、帯域波器1
1,15の出力を位相比較して、誤差信号を出力
する。低域波器13は誤差信号の帯域を制限す
る。電圧制御発振器14は、低域波器13の出
力により制御される周波数の発振出力を抽出干渉
信号102として出力する。抽出干渉信号102
は帯域波器15を経て位相比較器12に入力さ
れる。
抽出干渉信号102は、位相比較器12・低域
波器13・電圧制御発振器14・帯域波器1
5から構成される位相同期ループにより、帯域
波器11の出力に含まれる干渉波に位相同期され
るので、入力信号101に含まれる干渉波に一致
したものとなる。位相同期ループの帯域幅を決定
するのは低域波器13であり、帯域波器11
は、位相比較器12の入力の一方のC/Nを向上
させて位相同期ループの動作を安定にさせる機能
をはたす。帯域波器11の通過帯域幅を、位相
同期ループが不安定にならない程度に狭くする必
要がある。帯域波器15の遅延特性を帯域波
器11の遅延特性と同等にする。そうすれば、入
力信号101に含まれる干渉波に対する帯域波
器11の通過位相と、抽出干渉信号102に対す
る帯域波器12の通過位相とは、干渉波の周波
数が変動しても一致しており、これら両通過位相
は位相比較器12で相殺されるから、入力信号1
01に含まれる干渉波が抽出干渉波102として
出力する間の通過位相は干渉波の周波数が変動し
ても変動しない。
なお、帯域波器15は、帯域波器11の遅
延特性を補償する機能をはたすものであるから、
帯域波器15のかわりに、遅延特性が帯域波
器11のそれと同等である遅延回路を用いること
もできる。
〔発明の効果〕
以上詳細に説明したように、本発明を用いれば
干渉波の周波数が変動しても通過位相が変動しな
い干渉波抽出回路を提供できるという効果があ
り、干渉波除去装置に本発明の干渉波抽出回路を
用いれば干渉波の周波数の変動による干渉波抑圧
度の劣化を防止することができるという効果があ
る。
【図面の簡単な説明】
第1図は本発明の干渉波抽出回路の一実施例を
示すブロツク図、第2図は従来の干渉波除去装置
の2例の概要を示すブロツク図、第3図は第2図
における干渉波抽出回路1の一具体例を示すブロ
ツク図である。 11,15……帯域波器、12……位相比較
器、13……低域波器、14……電圧制御発振
器。

Claims (1)

  1. 【特許請求の範囲】 1 干渉波を含む入力信号を入力し、前記干渉波
    以外の成分を抑圧する帯域波器と、 前記帯域波器の出力と遅延手段の出力とを入
    力し、これら入力の位相を比較して誤差信号を出
    力する位相比較器と、 前記誤差信号を入力し、この入力の帯域を制限
    する低域波器と、 前記低域波器の出力を入力し、この入力によ
    り制御される周波数の抽出干渉信号を出力する可
    変発振器と、 前記抽出干渉信号を入力し、この入力に前記帯
    域波器の遅延と等価な遅延を与える前記遅延手
    段と を備えることを特徴とする干渉波抽出回路。
JP9714385A 1985-05-08 1985-05-08 干渉波抽出回路 Granted JPS61255146A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9714385A JPS61255146A (ja) 1985-05-08 1985-05-08 干渉波抽出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9714385A JPS61255146A (ja) 1985-05-08 1985-05-08 干渉波抽出回路

Publications (2)

Publication Number Publication Date
JPS61255146A JPS61255146A (ja) 1986-11-12
JPH044778B2 true JPH044778B2 (ja) 1992-01-29

Family

ID=14184346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9714385A Granted JPS61255146A (ja) 1985-05-08 1985-05-08 干渉波抽出回路

Country Status (1)

Country Link
JP (1) JPS61255146A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2543757B2 (ja) * 1988-12-28 1996-10-16 日本無線株式会社 都市雑音除去回路
JP2561867B2 (ja) * 1990-02-07 1996-12-11 国際電信電話株式会社 干渉波低減装置
US5974101A (en) * 1992-04-28 1999-10-26 Canon Kabushiki Kaisha Spread spectrum modulation communication apparatus for narrow band interference elimination

Also Published As

Publication number Publication date
JPS61255146A (ja) 1986-11-12

Similar Documents

Publication Publication Date Title
WO2004040898A3 (en) System and method for suppressing noise in a phase-locked loop circuit
KR20000023531A (ko) 전기 회로들에 의해 발생되는 왜곡을 감소시키는 제어시스템용 스위프 파이로트 기술
JPH044778B2 (ja)
US4602219A (en) Jitter reduction circuit for frequency synthesizer
JP2746152B2 (ja) 歪補償回路
US4023115A (en) Means for controlling the phase or frequency output of an oscillator in a loop circuit
US5272451A (en) Clock reproducing circuit for eliminating an unnecessary spectrum
JPH0335612A (ja) Fm復調回路
KR100550630B1 (ko) 스퓨리어스 특성의 개선을 위한 직접디지털주파수합성기구동 위상잠금루프 주파수합성 장치 및 그 방법
JPH0525410B2 (ja)
KR100738345B1 (ko) 클럭 발생 장치 및 방법
EP0344856B1 (en) Video signal processing circuit
JPH0496428A (ja) 無線装置
JPH0774630A (ja) デジタル周波数合成装置出力信号の寄生スペクトル線減少装置
JPH0525411B2 (ja)
JPH0644720B2 (ja) 干渉波抽出回路
KR950012956B1 (ko) 주파수 변조 검파회로
KR0120589B1 (ko) 디지탈 잡음 감쇠기
JPH02268020A (ja) 位相同期回路
JPH0359617B2 (ja)
JPS60198410A (ja) 回転信号検出回路
JPH0130332B2 (ja)
JPS63198406A (ja) 広帯域fm変調器
JPS6013333B2 (ja) 位相同期方式
JPS6181027A (ja) Pll回路