JPH0448020Y2 - - Google Patents
Info
- Publication number
- JPH0448020Y2 JPH0448020Y2 JP1983043192U JP4319283U JPH0448020Y2 JP H0448020 Y2 JPH0448020 Y2 JP H0448020Y2 JP 1983043192 U JP1983043192 U JP 1983043192U JP 4319283 U JP4319283 U JP 4319283U JP H0448020 Y2 JPH0448020 Y2 JP H0448020Y2
- Authority
- JP
- Japan
- Prior art keywords
- tuning
- signal
- digital
- channel selection
- aft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Description
【考案の詳細な説明】
〔考案の属する技術分野〕
本考案は、例えばテレビ、ラジオ、無線機等の
選局装置に関し、特にデイジタル制御手段を用い
た選局装置の改良に関するものである。
選局装置に関し、特にデイジタル制御手段を用い
た選局装置の改良に関するものである。
デイジタル制御により選局動作を行うものとし
て、ボルテージ・シンセサイザやPLLシンセサ
イザが一般に知られている。このうち、ボルテー
ジ・シンセサイザにおいては、特定の受信周波数
を得るために必要な選局電圧を発生する場合、使
用者が該選局電圧を徐々に変化させ、最適同調点
を目や耳によつて判断することにより行つてい
る。また、使用者のわずらわしさを減らすため、
選局装置自身が特定の放送局を探し出し、最適同
調点を判断するものであり、この場合はAFT
(Automatic Fine Tuning:自動微同調)信号を
選局装置が判断して行つている。
て、ボルテージ・シンセサイザやPLLシンセサ
イザが一般に知られている。このうち、ボルテー
ジ・シンセサイザにおいては、特定の受信周波数
を得るために必要な選局電圧を発生する場合、使
用者が該選局電圧を徐々に変化させ、最適同調点
を目や耳によつて判断することにより行つてい
る。また、使用者のわずらわしさを減らすため、
選局装置自身が特定の放送局を探し出し、最適同
調点を判断するものであり、この場合はAFT
(Automatic Fine Tuning:自動微同調)信号を
選局装置が判断して行つている。
一方、PLLシンセサイザにおいては、あらか
じめ受信周波数を正確に規定できるため、ボルテ
ージ・シンセサイザのようなわずらわしさはな
い。しかしながら、送信周波数が規定値からずれ
ていたりした場合には、受信側でそれに合わせて
受信周波数を細かく変化させる必要があり、これ
を選局装置の判断で行う場合、やはりAFT信号
が必要になる。
じめ受信周波数を正確に規定できるため、ボルテ
ージ・シンセサイザのようなわずらわしさはな
い。しかしながら、送信周波数が規定値からずれ
ていたりした場合には、受信側でそれに合わせて
受信周波数を細かく変化させる必要があり、これ
を選局装置の判断で行う場合、やはりAFT信号
が必要になる。
上述のようにデイジタル制御の選局装置が
AFT信号を利用する場合は、本来、AFT信号は
アナログ信号であるため、これをデイジタル信号
に変換する必要がある。この構成を第1図に示
す。
AFT信号を利用する場合は、本来、AFT信号は
アナログ信号であるため、これをデイジタル信号
に変換する必要がある。この構成を第1図に示
す。
第1図において、1は電子チユーナ、2は電子
チユーナ1を制御するデイジタル選局回路、3は
AFT信号7を2値化し、デイジタル選局回路2
へ加えるためのウインドコンパレータである。
AFT信号7はコンパレータによつて2値化され、
アツプ信号5とダウン信号6となつてデイジタル
選局回路2へ入力される。例えば、受信周波数が
最適同調点より低い方へずれていればアツプ信号
5が、高い方へずれていればダウン信号6が出力
されている。また、受信周波数が最適同調点と等
しければどちらの信号も出力されない。選局回路
2はこれらの信号を受け取つて電子チユーナ1に
選局電圧信号4を印加し、オートサーチ時の放送
信号検出や微調動作を行うわけである。
チユーナ1を制御するデイジタル選局回路、3は
AFT信号7を2値化し、デイジタル選局回路2
へ加えるためのウインドコンパレータである。
AFT信号7はコンパレータによつて2値化され、
アツプ信号5とダウン信号6となつてデイジタル
選局回路2へ入力される。例えば、受信周波数が
最適同調点より低い方へずれていればアツプ信号
5が、高い方へずれていればダウン信号6が出力
されている。また、受信周波数が最適同調点と等
しければどちらの信号も出力されない。選局回路
2はこれらの信号を受け取つて電子チユーナ1に
選局電圧信号4を印加し、オートサーチ時の放送
信号検出や微調動作を行うわけである。
しかしながら、上記のようにAFT信号を2値
化して処理を行う場合には、最適同調点からのズ
レの度合を選局回路が判断できないという欠点が
あつた。このため、例えば、微調動作においても
ズレが大きい場合は速く、小さい場合は同調ズレ
のないよう遅くするといつたようなきめの細かい
処理を行うには難点があつた。
化して処理を行う場合には、最適同調点からのズ
レの度合を選局回路が判断できないという欠点が
あつた。このため、例えば、微調動作においても
ズレが大きい場合は速く、小さい場合は同調ズレ
のないよう遅くするといつたようなきめの細かい
処理を行うには難点があつた。
本考案の目的は、上記のような欠点をなくし、
信号処理をより容易かつ確実にしたデイジタル選
局装置を提供するものである。
信号処理をより容易かつ確実にしたデイジタル選
局装置を提供するものである。
本考案は、バラクタダイオードに印加する電圧
を変化させることにより受信周波数を制御する電
子チユーナを使用し、デイジタル制御により受信
動作を行う選局装置において、選局動作をより容
易かつ確実に行うためにAFT信号を利用する際
に、該AFT信号をA/Dコンバータによつてデ
イジタル信号に変換して処理することを特徴とす
る。
を変化させることにより受信周波数を制御する電
子チユーナを使用し、デイジタル制御により受信
動作を行う選局装置において、選局動作をより容
易かつ確実に行うためにAFT信号を利用する際
に、該AFT信号をA/Dコンバータによつてデ
イジタル信号に変換して処理することを特徴とす
る。
以下、本考案を図面に基づいて説明する。
第2図は本考案実施例装置のブロツク構成図で
ある。
ある。
第2図において、1は電子チユーナ、2はデイ
ジタル選局回路である。8はA/Dコンバータで
あり、変換ステツプが3以上のものである。
AFT信号はA/Dコンバータ8によつてデイジ
タルデータ信号9に変換され、デイジタル選局回
路2へ出力される。デイジタル選局回路2は受け
取つたデイジタルデータ信号9をもとにして処理
を行い、電子チユーナ1に選局電圧信号4を印加
し、選局を行う。
ジタル選局回路である。8はA/Dコンバータで
あり、変換ステツプが3以上のものである。
AFT信号はA/Dコンバータ8によつてデイジ
タルデータ信号9に変換され、デイジタル選局回
路2へ出力される。デイジタル選局回路2は受け
取つたデイジタルデータ信号9をもとにして処理
を行い、電子チユーナ1に選局電圧信号4を印加
し、選局を行う。
次に、この処理について詳しく説明する。一例
として4ビツトのA/Dコンバータを使用した場
合の動作について述べる。
として4ビツトのA/Dコンバータを使用した場
合の動作について述べる。
AFT信号は第3図に示すグラフのようになつ
ている。これをA/D変換したものが第3図の右
側に示すデータであり、最適受信周波数cで
“1000”、上限周波数uで“0001”、下限周波数L
で“1110”であるとする。選局回路2が受信動作
を行う場合、一例として、第4図のような動作が
考えられる。第4図において、t1−t2間は速く選
局周波数を変えている。t2−t3間は少し動作を遅
くし、t3−t4間はさらに遅くして慎重な選局動作
を行う。そして最適同調点が得られたt4の時点で
選局動作を終了する。以上の動作の切り替えは
A/Dコンバータ8から出力されるデイジタルデ
ータ信号9をもとにして行う。このデイジタルデ
ータ信号9によれば最適受信周波数cからの偏移
の度合いが容易にかつ正確に分るので、上記のよ
うなきめ細かい選局が可能となる。
ている。これをA/D変換したものが第3図の右
側に示すデータであり、最適受信周波数cで
“1000”、上限周波数uで“0001”、下限周波数L
で“1110”であるとする。選局回路2が受信動作
を行う場合、一例として、第4図のような動作が
考えられる。第4図において、t1−t2間は速く選
局周波数を変えている。t2−t3間は少し動作を遅
くし、t3−t4間はさらに遅くして慎重な選局動作
を行う。そして最適同調点が得られたt4の時点で
選局動作を終了する。以上の動作の切り替えは
A/Dコンバータ8から出力されるデイジタルデ
ータ信号9をもとにして行う。このデイジタルデ
ータ信号9によれば最適受信周波数cからの偏移
の度合いが容易にかつ正確に分るので、上記のよ
うなきめ細かい選局が可能となる。
なお、上記の例はあくまで一例であり、選局装
置もボルテージ・シンセサイザとPLLシンセサ
イザの2種に限定されるものではないことは無論
である。
置もボルテージ・シンセサイザとPLLシンセサ
イザの2種に限定されるものではないことは無論
である。
以上に説明したように、本考案は、コンパレー
タのかわりにA/Dコンバータを使用することに
より、最適同調点からのズレの度合を判断し、そ
れにより一層きめ細かい確実な選局動作を実現で
きる。また、A/Dコンバータをデイジタル選局
装置と一つにしてLSI化することにより、高度な
機能を持つデイジタル選局用ICを実現できる。
タのかわりにA/Dコンバータを使用することに
より、最適同調点からのズレの度合を判断し、そ
れにより一層きめ細かい確実な選局動作を実現で
きる。また、A/Dコンバータをデイジタル選局
装置と一つにしてLSI化することにより、高度な
機能を持つデイジタル選局用ICを実現できる。
第1図は従来例装置のブロツク構成図。第2図
は本考案実施例装置のブロツク構成図。第3図は
AFT信号の一例を示す図。第4図は選局動作を
説明する図。 1……電子チユーナ、2……デイジタル選局回
路、4……選局電圧信号、7……AFT信号、8
……A/Dコンバータ、9……デイジタルデータ
信号。
は本考案実施例装置のブロツク構成図。第3図は
AFT信号の一例を示す図。第4図は選局動作を
説明する図。 1……電子チユーナ、2……デイジタル選局回
路、4……選局電圧信号、7……AFT信号、8
……A/Dコンバータ、9……デイジタルデータ
信号。
Claims (1)
- 【実用新案登録請求の範囲】 入力されたAFT(自動微同調)信号に応じてデ
イジタル選局回路から電子チユーナに印加する選
局電圧を変えて受信周波数の制御を行うデイジタ
ル選局装置において、 アナログ量からデイジタル量への変換を行う
A/D変換器を備え、このA/D変換器で上記
AFT信号をデイジタル化して上記デイジタル選
局回路に与え、上記AFT信号の最適受信周波数
からの偏移が大きい時には選局周波数の変化速度
を大きくし、前記偏移が小さい時に選局周波数の
変化速度を小さくするように前記デイジタル化さ
れたAFT信号によつて上記選局電圧を変えるよ
うに構成されたことを特徴とするデイジタル選局
装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4319283U JPS59149718U (ja) | 1983-03-24 | 1983-03-24 | デイジタル選局装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4319283U JPS59149718U (ja) | 1983-03-24 | 1983-03-24 | デイジタル選局装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS59149718U JPS59149718U (ja) | 1984-10-06 |
| JPH0448020Y2 true JPH0448020Y2 (ja) | 1992-11-12 |
Family
ID=30173713
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP4319283U Granted JPS59149718U (ja) | 1983-03-24 | 1983-03-24 | デイジタル選局装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS59149718U (ja) |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5282101A (en) * | 1975-12-29 | 1977-07-09 | Matsushita Electric Ind Co Ltd | Voltage generator |
-
1983
- 1983-03-24 JP JP4319283U patent/JPS59149718U/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS59149718U (ja) | 1984-10-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4479091A (en) | Phase locked loop FM demodulator with variable bandwidth loop filter | |
| MY115022A (en) | Tuner for digital satellite receiver | |
| US4881272A (en) | Multi-band FM receiver for receiving FM broadcasting signals and TV broadcasting sound signals | |
| US5438688A (en) | Channel selecting method and highspeed scanning radio receiver which concurrently scans multiple channels | |
| US4594611A (en) | Station selecting method for television receiver | |
| US5008955A (en) | Receivers with microcomputer controlled tuning | |
| JPH0897684A (ja) | 無線受信機の選局方法およびそれを用いた無線受信機 | |
| JPH0448020Y2 (ja) | ||
| NO845128L (no) | Avstemningssystem for telekommunikasjonsteknikk-apparater | |
| HU208201B (en) | Satellite radio receiver | |
| EP0344991B1 (en) | AFC apparatus | |
| JPS5924191Y2 (ja) | シンセサイザ−受信機のafc回路 | |
| US6233023B1 (en) | Automatic fine tuning circuit | |
| JPH09326752A (ja) | 移動体通信端末装置 | |
| KR100393053B1 (ko) | 자동 채널 설정방법 | |
| JP3038726B2 (ja) | 電子選局装置 | |
| JPS627729B2 (ja) | ||
| JP4332966B2 (ja) | テレビ放送用pll選局制御方法およびテレビ放送用pll選局制御装置 | |
| JPH10178599A (ja) | ディジタル衛星放送受信機 | |
| JPH0514569Y2 (ja) | ||
| AU603216B2 (en) | Tweet elimination, or reduction, in superheterodyne receivers | |
| JPH0418876A (ja) | Rfモジュレータ及びそれを内蔵するビデオカセットレコーダ | |
| JPH08317381A (ja) | Bs/csチューナ | |
| KR19990042776A (ko) | 방송 수신기의 자동 튜닝 방법 | |
| JPH0630355A (ja) | Bsチューナのafc回路 |