JPH0448060Y2 - - Google Patents
Info
- Publication number
- JPH0448060Y2 JPH0448060Y2 JP13574286U JP13574286U JPH0448060Y2 JP H0448060 Y2 JPH0448060 Y2 JP H0448060Y2 JP 13574286 U JP13574286 U JP 13574286U JP 13574286 U JP13574286 U JP 13574286U JP H0448060 Y2 JPH0448060 Y2 JP H0448060Y2
- Authority
- JP
- Japan
- Prior art keywords
- band
- signal
- amplifier
- band filter
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000001514 detection method Methods 0.000 claims description 36
- 238000010586 diagram Methods 0.000 description 7
- 230000035945 sensitivity Effects 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 1
Landscapes
- Television Receiver Circuits (AREA)
Description
【考案の詳細な説明】
〔産業上の利用分野〕
本考案は音声中間周波数検出回路に関し、特に
音声中間周波数が異なる数種類のカラーテレビジ
ヨン放送を受信できるテレビジヨン受像機に使用
する音声中間周波数検出回路に関する。
音声中間周波数が異なる数種類のカラーテレビジ
ヨン放送を受信できるテレビジヨン受像機に使用
する音声中間周波数検出回路に関する。
一般に、カラーテレビジヨン放送における音声
中間周波数(以下、SIFと記す)はNTSC方式は
4.5MHz,PAL方式は5.5MHz又は6.0MHzであり、
このようにSIFの異なるSIF信号をテレビジヨン
受像機の単一のSIF復調回路で再生するにはSIF
の検出を行ない、SIF復調回路の復調帯域をそれ
ぞれの周波数に適した帯域に変更する必要があ
る。
中間周波数(以下、SIFと記す)はNTSC方式は
4.5MHz,PAL方式は5.5MHz又は6.0MHzであり、
このようにSIFの異なるSIF信号をテレビジヨン
受像機の単一のSIF復調回路で再生するにはSIF
の検出を行ない、SIF復調回路の復調帯域をそれ
ぞれの周波数に適した帯域に変更する必要があ
る。
第4図は従来の音声中間周波数検出回路の一例
のブロツク図である。
のブロツク図である。
第4図において、信号入力端子1に入力された
SIF信号は信号入力端が並列に接続された第1の
帯域フイルタとしての4.5MHz帯域フイルタ2と、
第2の帯域フイルタとしての5.5MHz帯域フイル
タ3と、第3の帯域フイルタとしての6.0MHz帯
域フイルタ4のいずれかを通り増幅器5に入力さ
れて増幅されたのち、入力端が並列接続される第
4の帯域フイルタとしての4.5MHz帯域フイルタ
6と、第5の帯域フイルタとしての5.5MHz帯域
フイルタ7と、第6の帯域フイルタとしての
6.0MHz帯域フイルタ8に入力される。
SIF信号は信号入力端が並列に接続された第1の
帯域フイルタとしての4.5MHz帯域フイルタ2と、
第2の帯域フイルタとしての5.5MHz帯域フイル
タ3と、第3の帯域フイルタとしての6.0MHz帯
域フイルタ4のいずれかを通り増幅器5に入力さ
れて増幅されたのち、入力端が並列接続される第
4の帯域フイルタとしての4.5MHz帯域フイルタ
6と、第5の帯域フイルタとしての5.5MHz帯域
フイルタ7と、第6の帯域フイルタとしての
6.0MHz帯域フイルタ8に入力される。
4.5MHz帯域フイルタ6と5.5MHz帯域フイルタ
7と6.0MHz帯域フイルタ8の出力端はそれぞれ
スイツチ回路9の切換え入力端子に接続され、ス
イツチ回路9は切換え制御回路11からの切換え
制御信号21により所定の周期で順次切換えられ
る。
7と6.0MHz帯域フイルタ8の出力端はそれぞれ
スイツチ回路9の切換え入力端子に接続され、ス
イツチ回路9は切換え制御回路11からの切換え
制御信号21により所定の周期で順次切換えられ
る。
従つて、スイツチ回路9からの出力の帯域検出
信号22は周期的に4.5MHz帯域フイルタ6から
の帯域検出信号22aと、5.5MHz帯域フイルタ7
からの帯域検出信号22bと、6.0MHz帯域フイル
タ8からの帯域検出信号22cが順次繰返される
信号になる。
信号22は周期的に4.5MHz帯域フイルタ6から
の帯域検出信号22aと、5.5MHz帯域フイルタ7
からの帯域検出信号22bと、6.0MHz帯域フイル
タ8からの帯域検出信号22cが順次繰返される
信号になる。
帯域検出信号22はレベル検出回路10に供給
され、レベル検出回路10は帯域検出信号22と
予め設定する基準レベルとを比較し、帯域検出信
号22の方が高いときレベル検出信号23を出力
する。
され、レベル検出回路10は帯域検出信号22と
予め設定する基準レベルとを比較し、帯域検出信
号22の方が高いときレベル検出信号23を出力
する。
切換え制御回路11はレベル検出信号23を受
けたとき切換え制御信号21を停止し、スイツチ
回路9をその時の状態に保持するので、4.5MHz
帯域フイルタ6,5.5MHz帯域フイルタ7及び
6.0MHz帯域フイルタ8のうちのいずれかの出力
が選択される。なお、選択された帯域がその時の
テレビジヨン放送におけるSIF信号の使用帯域で
ある。
けたとき切換え制御信号21を停止し、スイツチ
回路9をその時の状態に保持するので、4.5MHz
帯域フイルタ6,5.5MHz帯域フイルタ7及び
6.0MHz帯域フイルタ8のうちのいずれかの出力
が選択される。なお、選択された帯域がその時の
テレビジヨン放送におけるSIF信号の使用帯域で
ある。
切換え制御回路11は切換え制御信号21を停
止したとき帯域指定制御信号24を表示及び帯域
指定回路12に供給し、表示及び帯域指定回路1
2は帯域指定制御信号24を受けてSIF信号の帯
域を表示すると共に、図示しないSIF復調回路の
帯域切換えを制御する。
止したとき帯域指定制御信号24を表示及び帯域
指定回路12に供給し、表示及び帯域指定回路1
2は帯域指定制御信号24を受けてSIF信号の帯
域を表示すると共に、図示しないSIF復調回路の
帯域切換えを制御する。
これにより、SIF信号の帯域を検出し、SIF復
調回路の復調帯域を変更する。
調回路の復調帯域を変更する。
上述した従来の音声中間周波数検出回路は、テ
レビジヨン受像機の色方式の設定がPAL方式に
なつている場合、PAL方式における色副搬送波
周波数が4.43MHzとなつているので、SIF信号に
含まれる色副搬送波が4.5MHz帯域フイルタを通
過し増幅され、本来5.5MHz又は6.0MHzのSIFで
あるにもかかわらず、レベル検出回路が誤検出す
るという問題点がある。
レビジヨン受像機の色方式の設定がPAL方式に
なつている場合、PAL方式における色副搬送波
周波数が4.43MHzとなつているので、SIF信号に
含まれる色副搬送波が4.5MHz帯域フイルタを通
過し増幅され、本来5.5MHz又は6.0MHzのSIFで
あるにもかかわらず、レベル検出回路が誤検出す
るという問題点がある。
特に、検出感度を高めるために増幅器の利得を
大きくした場合、スイツチ回路が4.5MHz帯に選
択されていない時でももれて検出されるので、感
度を高くすることが困難になるという問題点があ
る。
大きくした場合、スイツチ回路が4.5MHz帯に選
択されていない時でももれて検出されるので、感
度を高くすることが困難になるという問題点があ
る。
本考案の音声中間周波数検出回路は、信号入力
端が並列接続されそれぞれが第1と第2と第3の
帯域を有する第1と第2と第3の帯域フイルタ
と、入力端が前記第1の帯域フイルタの出力端に
接続され前記第1の帯域が選択されたとき選択信
号により動作する第1の増幅器と、入力端が並列
接続されて前記第2及び第3の帯域フイルタの出
力端に接続され前記選択信号により前記第1の増
幅器と交互に動作する第2の増幅器と、並列接続
される入力端が並列接続される前記第1及び第2
の増幅器の出力端に接続されるそれぞれが前記第
1と第2と第3の帯域を有する第4と第5と第6
の帯域フイルタと、前記第1と第2と第3の帯域
に対応する帯域検出信号のレベルを検出して所定
のレベルを越えたときレベル検出信号を出力する
レベル検出回路と、周期的に切換え制御信号を出
力し前記レベル検出信号に応じて前記切換え制御
信号を停止しかつ前記選択信号を出力する切換え
制御回路と、それぞれの切換え入力端子が前記第
4と第5と第6の帯域フイルタの出力端に接続さ
れ前記切換え制御信号に応じて順次前記切換え入
力端子を切換えて前記帯域検出信号を出力するス
イツチ回路とを含んで構成される。
端が並列接続されそれぞれが第1と第2と第3の
帯域を有する第1と第2と第3の帯域フイルタ
と、入力端が前記第1の帯域フイルタの出力端に
接続され前記第1の帯域が選択されたとき選択信
号により動作する第1の増幅器と、入力端が並列
接続されて前記第2及び第3の帯域フイルタの出
力端に接続され前記選択信号により前記第1の増
幅器と交互に動作する第2の増幅器と、並列接続
される入力端が並列接続される前記第1及び第2
の増幅器の出力端に接続されるそれぞれが前記第
1と第2と第3の帯域を有する第4と第5と第6
の帯域フイルタと、前記第1と第2と第3の帯域
に対応する帯域検出信号のレベルを検出して所定
のレベルを越えたときレベル検出信号を出力する
レベル検出回路と、周期的に切換え制御信号を出
力し前記レベル検出信号に応じて前記切換え制御
信号を停止しかつ前記選択信号を出力する切換え
制御回路と、それぞれの切換え入力端子が前記第
4と第5と第6の帯域フイルタの出力端に接続さ
れ前記切換え制御信号に応じて順次前記切換え入
力端子を切換えて前記帯域検出信号を出力するス
イツチ回路とを含んで構成される。
次に、本考案の実施例について図面を参照して
説明する。
説明する。
第1図は本考案の第1の実施例のブロツク図で
ある。
ある。
第1図に示す第1の実施例と前述した第4図に
示す従来例との相違点は、従来、第1の帯域フイ
ルタとしての4.5MHz帯域フイルタ2と、第2の
帯域フイルタとしての5.5MHz帯域フイルタ3と、
第3の帯域フイルタとしての6.0MHz帯域フイル
タ4との出力を共通して増幅していた増幅器の代
りに、4.5MHz帯域フイルタ2の出力を増幅する
増幅器13と、5.5MHz帯域フイルタ3及び6.0M
Hz帯域フイルタ4の出力を増幅する増幅器14と
を設け、スイツチ回路9と連動して増幅器13及
び14の動作及び非動作を制御していることであ
る。
示す従来例との相違点は、従来、第1の帯域フイ
ルタとしての4.5MHz帯域フイルタ2と、第2の
帯域フイルタとしての5.5MHz帯域フイルタ3と、
第3の帯域フイルタとしての6.0MHz帯域フイル
タ4との出力を共通して増幅していた増幅器の代
りに、4.5MHz帯域フイルタ2の出力を増幅する
増幅器13と、5.5MHz帯域フイルタ3及び6.0M
Hz帯域フイルタ4の出力を増幅する増幅器14と
を設け、スイツチ回路9と連動して増幅器13及
び14の動作及び非動作を制御していることであ
る。
以下の説明では、上記した相違点の動作につい
て述べ、前述した従来例と同一の動作については
説明を省略する。
て述べ、前述した従来例と同一の動作については
説明を省略する。
第1図において、信号入力端子1に入力された
SIF信号は信号入力端が並列に接続された第1の
帯域フイルタとしての4.5MHz帯域フイルタ2と、
第2の帯域フイルタとしての5.5MHz帯域フイル
タ3と、第3の帯域フイルタとしての6.0MHz帯
域フイルタ4に入力され、4.5MHz帯域フイルタ
2の出力は増幅器13に供給され、5.5MHz帯域
フイルタ3及び6.0MHz帯域フイルタ4の出力は
増幅器14に入力される。
SIF信号は信号入力端が並列に接続された第1の
帯域フイルタとしての4.5MHz帯域フイルタ2と、
第2の帯域フイルタとしての5.5MHz帯域フイル
タ3と、第3の帯域フイルタとしての6.0MHz帯
域フイルタ4に入力され、4.5MHz帯域フイルタ
2の出力は増幅器13に供給され、5.5MHz帯域
フイルタ3及び6.0MHz帯域フイルタ4の出力は
増幅器14に入力される。
増幅器13及び14の出力端は並列接続され、
第4図に示す従来例と同様に、並列接続される第
4の帯域フイルタとしての4.5MHz帯域フイルタ
6と、第5の帯域フイルタとしての5.5MHz帯域
フイルタ7と、第6の帯域フイルタとしての
6.0MHz帯域フイルタ8の入力端に接続される。
第4図に示す従来例と同様に、並列接続される第
4の帯域フイルタとしての4.5MHz帯域フイルタ
6と、第5の帯域フイルタとしての5.5MHz帯域
フイルタ7と、第6の帯域フイルタとしての
6.0MHz帯域フイルタ8の入力端に接続される。
増幅器13及び14は切換え制御回路11から
の選択信号25により交互に動作し、この切換え
はスイツチ回路9の切換え動作と連動している。
即ち、スイツチ回路9が4.5MHz帯域フイルタ6
を選択している時は増幅器13が動作し、5.5M
Hz帯域フイルタ7及び6.0MHz帯域フイルタ8を
選択している時は増幅器14が動作する。
の選択信号25により交互に動作し、この切換え
はスイツチ回路9の切換え動作と連動している。
即ち、スイツチ回路9が4.5MHz帯域フイルタ6
を選択している時は増幅器13が動作し、5.5M
Hz帯域フイルタ7及び6.0MHz帯域フイルタ8を
選択している時は増幅器14が動作する。
従つて、4.5MHz帯域フイルタ6以外を選択し
ている時に、4.5MHz帯域フイルタ2を通過した
信号の増幅動作は停止される。
ている時に、4.5MHz帯域フイルタ2を通過した
信号の増幅動作は停止される。
次に、第2図は本考案の第2の実施例の回路図
である。
である。
第2図に示すように、第2の実施例は第1図に
示す増幅器13及び14に対応する部分を示す。
なお、以下に説明することを除いた動作は前述し
た第4図の従来例の動作と同様である。
示す増幅器13及び14に対応する部分を示す。
なお、以下に説明することを除いた動作は前述し
た第4図の従来例の動作と同様である。
第2図において、並列接続されるエミツタが定
電流回路IAに接続されるトランジスタQ5,Q6は、
それぞれトランジスタQ5がトランジスタQ1,Q2
からなる差動増幅器30の定電流源に、トランジ
スタQ6がトランジスタQ3,Q4からなる差動増幅
器31の定電流源になつている。又、抵抗R9は
差動増幅器30,31の共通負荷になつている。
電流回路IAに接続されるトランジスタQ5,Q6は、
それぞれトランジスタQ5がトランジスタQ1,Q2
からなる差動増幅器30の定電流源に、トランジ
スタQ6がトランジスタQ3,Q4からなる差動増幅
器31の定電流源になつている。又、抵抗R9は
差動増幅器30,31の共通負荷になつている。
いま、抵抗R3〜R6をR4/(R3+R4)>R6/
(R5+R6)となるように設定しておけば、トラン
ジスタQ7が導通状態になつた時、トランジスタ
Q6が非導通状態、トランジスタQ5が導通状態と
なり、差動増幅器30が動作する。従つて、
4.5MHz帯域フイルタ2を通過したSIF信号がトラ
ンジスタQ1のベースに入力され増幅されたのち、
トランジスタQ8,Q9を経て端子15に出力され
る。
(R5+R6)となるように設定しておけば、トラン
ジスタQ7が導通状態になつた時、トランジスタ
Q6が非導通状態、トランジスタQ5が導通状態と
なり、差動増幅器30が動作する。従つて、
4.5MHz帯域フイルタ2を通過したSIF信号がトラ
ンジスタQ1のベースに入力され増幅されたのち、
トランジスタQ8,Q9を経て端子15に出力され
る。
逆に、トランジスタQ7が非導通状態になつた
とき、トランジスタQ5が非導通状態、トランジ
スタQ6が導通状態となり、差動増幅器31が動
作し、5.5MHz帯域フイルタ3及び6.0MHz帯域フ
イルタ4を通過したSIF信号がトランジスタQ3の
ベースに入力され増幅されたのち、端子15に出
力される。
とき、トランジスタQ5が非導通状態、トランジ
スタQ6が導通状態となり、差動増幅器31が動
作し、5.5MHz帯域フイルタ3及び6.0MHz帯域フ
イルタ4を通過したSIF信号がトランジスタQ3の
ベースに入力され増幅されたのち、端子15に出
力される。
なお、バイアスを安定化するため、トランジス
タQ8のエミツタから抵抗R10,R11により分割し
た後、差動増幅器30にはR1,R2,C1を介し、
差動増幅器31にはR7,R8,C2を介して直流帰
還を行つている。
タQ8のエミツタから抵抗R10,R11により分割し
た後、差動増幅器30にはR1,R2,C1を介し、
差動増幅器31にはR7,R8,C2を介して直流帰
還を行つている。
第3図は第2図の第2の実施例の動作を説明す
るための選択信号及び切換え制御信号のタイミン
グ図である。
るための選択信号及び切換え制御信号のタイミン
グ図である。
第3図に示すように、前述した第4図に示す従
来例においてスイツチ回路9に対する切換え制御
信号21は、4.5MHz帯域フイルタ6を選択する
切換え制御信号21aと、5.5MHz帯域フイルタ7
を選択する切換え制御信号21bと、6.0MHz帯域
フイルタ8を選択する切換え制御信号21cとか
ら構成される。
来例においてスイツチ回路9に対する切換え制御
信号21は、4.5MHz帯域フイルタ6を選択する
切換え制御信号21aと、5.5MHz帯域フイルタ7
を選択する切換え制御信号21bと、6.0MHz帯域
フイルタ8を選択する切換え制御信号21cとか
ら構成される。
切換え制御信号21a,21b,21cの高レベ
ルの期間にそれぞれ対応する帯域フイルタが選択
される。
ルの期間にそれぞれ対応する帯域フイルタが選択
される。
従つて、第3図に示す選択信号26を第2図の
トランジスタQ7のベースに入力することにより、
スイツチ回路9に連動して差動増幅器30,31
が交互に動作する。
トランジスタQ7のベースに入力することにより、
スイツチ回路9に連動して差動増幅器30,31
が交互に動作する。
以上説明したように本考案の音声中間周波数検
出回路は、4.5MHz帯域フイルタ以外をスイツチ
回路が選択しているときに、4.5MHz帯域フイル
タを通過したSIF信号の増幅を停止させることに
より、PAL方式における4.43MHzの色副搬送波に
よる誤動作を防止できかつ検出感度を高くできる
という効果がある。
出回路は、4.5MHz帯域フイルタ以外をスイツチ
回路が選択しているときに、4.5MHz帯域フイル
タを通過したSIF信号の増幅を停止させることに
より、PAL方式における4.43MHzの色副搬送波に
よる誤動作を防止できかつ検出感度を高くできる
という効果がある。
第1図は本考案の第1の実施例のブロツク図、
第2図は本考案の第2の実施例の回路図、第3図
は第2図に示す第2の実施例の動作を説明するた
めの選択信号及び切換え制御信号のタイミング
図、第4図は従来の音声中間周波数検出回路の一
例のブロツク図である。 1……信号入力端子、2……4.5MHz帯域フイ
ルタ、3……5.5MHz帯域フイルタ、4……6.0M
Hz帯域フイルタ、5……増幅器、6……4.5MHz
帯域フイルタ、7……5.5MHz帯域フイルタ、8
……6.0MHz帯域フイルタ、9……スイツチ回路、
10……レベル検出回路、11……切換え制御回
路、12……表示及び帯域指定回路、13,14
……増幅器、21,21a,21b,21c……切
換え制御信号、22……帯域検出信号、23……
レベル検出信号、24……帯域指定制御信号、2
5,26……選択信号、30,31……差動増幅
器。
第2図は本考案の第2の実施例の回路図、第3図
は第2図に示す第2の実施例の動作を説明するた
めの選択信号及び切換え制御信号のタイミング
図、第4図は従来の音声中間周波数検出回路の一
例のブロツク図である。 1……信号入力端子、2……4.5MHz帯域フイ
ルタ、3……5.5MHz帯域フイルタ、4……6.0M
Hz帯域フイルタ、5……増幅器、6……4.5MHz
帯域フイルタ、7……5.5MHz帯域フイルタ、8
……6.0MHz帯域フイルタ、9……スイツチ回路、
10……レベル検出回路、11……切換え制御回
路、12……表示及び帯域指定回路、13,14
……増幅器、21,21a,21b,21c……切
換え制御信号、22……帯域検出信号、23……
レベル検出信号、24……帯域指定制御信号、2
5,26……選択信号、30,31……差動増幅
器。
Claims (1)
- 信号入力端が並列接続されそれぞれが第1と第
2と第3の帯域を有する第1と第2と第3の帯域
フイルタと、入力端が前記第1の帯域フイルタの
出力端に接続され前記第1の帯域が選択されたと
き選択信号により動作する第1の増幅器と、入力
端が並列接続されて前記第2及び第3の帯域フイ
ルタの出力端に接続され前記選択信号により前記
第1の増幅器と交互に動作する第2の増幅器と、
並列接続される入力端が並列接続される前記第1
及び第2の増幅器の出力端に接続されるそれぞれ
が前記第1と第2と第3の帯域を有する第4と第
5と第6の帯域フイルタと、前記第1と第2と第
3の帯域に対応する帯域検出信号のレベルを検出
して所定のレベルを越えたときレベル検出信号を
出力するレベル検出回路と、周期的に切換え制御
信号を出力し前記レベル検出信号に応じて前記切
換え制御信号を停止しかつ前記選択信号を出力す
る切換え制御回路と、それぞれの切換え入力端子
が前記第4と第5と第6の帯域フイルタの出力端
に接続され前記切換え制御信号に応じて順次前記
切換え入力端子を切換えて前記帯域検出信号を出
力するスイツチ回路とを含むことを特徴とする音
声中間周波数検出回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13574286U JPH0448060Y2 (ja) | 1986-09-03 | 1986-09-03 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13574286U JPH0448060Y2 (ja) | 1986-09-03 | 1986-09-03 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS6341982U JPS6341982U (ja) | 1988-03-19 |
| JPH0448060Y2 true JPH0448060Y2 (ja) | 1992-11-12 |
Family
ID=31038221
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP13574286U Expired JPH0448060Y2 (ja) | 1986-09-03 | 1986-09-03 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0448060Y2 (ja) |
-
1986
- 1986-09-03 JP JP13574286U patent/JPH0448060Y2/ja not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS6341982U (ja) | 1988-03-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| RU94029890A (ru) | Комбинация детектора и частотноизбирательного фильтра | |
| JPH0448060Y2 (ja) | ||
| US4110635A (en) | Amplifying circuit | |
| JP2699124B2 (ja) | テレビジョン装置 | |
| US4860099A (en) | Video signal processing circuit for VTR system | |
| EP0451751B1 (en) | Apparatus for driving a mechanical resonator from a high impedance source | |
| JPS6124878B2 (ja) | ||
| EP0501412B1 (en) | Signal line changeover circuit | |
| KR940000412Y1 (ko) | 휘도신호 및 복합신호 자동절환회로 | |
| JP3685261B2 (ja) | 映像音響機器 | |
| JPS62285586A (ja) | 音声中間周波数信号検出回路 | |
| JP3060465B2 (ja) | テレビジョン信号処理回路 | |
| JPH0514579Y2 (ja) | ||
| US5377012A (en) | Color signal processing circuit for a video cassette recorder | |
| JPH0617393Y2 (ja) | 入力輝度/色信号切換装置 | |
| JP2531622B2 (ja) | クランプ回路 | |
| KR930003008Y1 (ko) | 사운드 중간 주파수의 듀얼 신호 처리 장치 | |
| JP2600529Y2 (ja) | PinPテレビ受像器 | |
| KR200156838Y1 (ko) | 티브이의 시스템 변화에 따른 음성 출력 레벨 조절 회로 | |
| KR960002557Y1 (ko) | 팔(pal), 세캄(secam) 및 메세캄(mesecam) 신호 자동절환회로 | |
| KR890001536Y1 (ko) | 음성다중 tv방송신호 파일롯트 신호 검출장치 | |
| JPH0448059Y2 (ja) | ||
| JPH0727704Y2 (ja) | 音声信号検出回路 | |
| JPH0444845B2 (ja) | ||
| JPH062372Y2 (ja) | Agc回路 |