JPH0448366B2 - - Google Patents
Info
- Publication number
- JPH0448366B2 JPH0448366B2 JP60273408A JP27340885A JPH0448366B2 JP H0448366 B2 JPH0448366 B2 JP H0448366B2 JP 60273408 A JP60273408 A JP 60273408A JP 27340885 A JP27340885 A JP 27340885A JP H0448366 B2 JPH0448366 B2 JP H0448366B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- voltage
- state
- scanning
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は液晶装置に関し、特に、強誘電性液晶
を使用し、駆動回路に改良を加えた液晶装置に関
するものである。
を使用し、駆動回路に改良を加えた液晶装置に関
するものである。
[開示の概要]
本明細書及び図面は、強誘電性液晶を使用した
液晶装置において、マルチプレクシング駆動によ
る表示信号の印加の前に、全画素へ交流電圧を印
加することにより液晶分子のパラ状態を安定化
し、コントラストが高く、ちらつきの少ない、良
好な特性の液晶装置を、簡単な電気回路で構成で
きるようにしたものである。
液晶装置において、マルチプレクシング駆動によ
る表示信号の印加の前に、全画素へ交流電圧を印
加することにより液晶分子のパラ状態を安定化
し、コントラストが高く、ちらつきの少ない、良
好な特性の液晶装置を、簡単な電気回路で構成で
きるようにしたものである。
[従来の技術]
従来より多用されて来たネマチツク液晶に代つ
て、近年強誘電性液晶素子の開発が重視されつつ
ある。強誘電性液晶素子は、セルの構成方法によ
つて双安定性をもたせることができるので、高時
分割の液晶表示素子の実現が期待できる。
て、近年強誘電性液晶素子の開発が重視されつつ
ある。強誘電性液晶素子は、セルの構成方法によ
つて双安定性をもたせることができるので、高時
分割の液晶表示素子の実現が期待できる。
第6図は、強誘電性液晶セルの例を模式的に描
いたものである。21と21′は、In2O3,SnO2
やITO(Indium−Tin−Oxide)等の透明電極が
コートされた基板(ガラス板)であり、その間に
液晶分子層22がガラス面と垂直になるように配
向したSmC*相の液晶が封入されている。太線で
示された線23が液晶分子を表わしていて、この
液晶分子23は、その分子に直交する方向に双極
子モーメント(P⊥)24を有している。基板2
1と21′上の定極間に一定の閾値以上の電圧を
印加すると、液晶分子23のらせん構造がほど
け、双極子モーメント(P⊥)24はすべて電界
方向へ向くように、結晶分子23の配向方向を変
えることができる。液晶分子23は細長い形状
で、その長軸方向と短軸方向とで屈折率異方性を
示し、従つて、例えばガラス面の上下に互いにク
ロスニコルの位置関係に配置した偏光子を置け
ば、電圧印加極性によつて光学特性が変わる液晶
光学変調素子となることは、容易に理解される。
さらに液晶セルの厚さを充分に薄くした場合(例
えば1μ)には、第7図に示すように、電界を印
加していない状態でも、液晶分子のらせん構造は
ほどけ(非らせん構造)、その双極子モーメント
P又はP′は上向き24a又は下向き24bのどち
らかの状態をとる。
いたものである。21と21′は、In2O3,SnO2
やITO(Indium−Tin−Oxide)等の透明電極が
コートされた基板(ガラス板)であり、その間に
液晶分子層22がガラス面と垂直になるように配
向したSmC*相の液晶が封入されている。太線で
示された線23が液晶分子を表わしていて、この
液晶分子23は、その分子に直交する方向に双極
子モーメント(P⊥)24を有している。基板2
1と21′上の定極間に一定の閾値以上の電圧を
印加すると、液晶分子23のらせん構造がほど
け、双極子モーメント(P⊥)24はすべて電界
方向へ向くように、結晶分子23の配向方向を変
えることができる。液晶分子23は細長い形状
で、その長軸方向と短軸方向とで屈折率異方性を
示し、従つて、例えばガラス面の上下に互いにク
ロスニコルの位置関係に配置した偏光子を置け
ば、電圧印加極性によつて光学特性が変わる液晶
光学変調素子となることは、容易に理解される。
さらに液晶セルの厚さを充分に薄くした場合(例
えば1μ)には、第7図に示すように、電界を印
加していない状態でも、液晶分子のらせん構造は
ほどけ(非らせん構造)、その双極子モーメント
P又はP′は上向き24a又は下向き24bのどち
らかの状態をとる。
このように界面効果により、液晶分子のらせん
構造をほどいた液晶セルを表面安定型セル
(SSFLCセル)と呼ぶ。SSFLCセルに第7図に
示す如く一定の閾値以上の極性の異なる電界E又
はE′を所定時間付与すると、双極子モーメントは
電界E又はE′の電界ベクトルに対応して上向き2
4a又は下向き24bと向きを変え、それに応じ
て液晶分子は第1の配向状態25もしくは第2の
配向状態25′のいずれか一方に配向する。
構造をほどいた液晶セルを表面安定型セル
(SSFLCセル)と呼ぶ。SSFLCセルに第7図に
示す如く一定の閾値以上の極性の異なる電界E又
はE′を所定時間付与すると、双極子モーメントは
電界E又はE′の電界ベクトルに対応して上向き2
4a又は下向き24bと向きを変え、それに応じ
て液晶分子は第1の配向状態25もしくは第2の
配向状態25′のいずれか一方に配向する。
このような強誘電性液晶を光学変調素子として
用いることの利点は、応答速度が極めて速いこと
と、液晶分子の配向が双安定状態を有することで
あつて、例えば、第7図において、電界Eを印加
すると液晶分子は第1の配向状態25に配向する
が、この状態は電界を切つても安定である。ま
た、逆向きの電界E′を印加すると液晶分子は第2
の配向状態25′に配向して、その分子の向きを
変えるが、やはり電界を切つてもこの状態に留ま
る。また、与える電界Eが一定の閾値を越えない
限り、それぞれの配向状態はやはり維持されてい
る。このような応答速度の速さと、双安定性が有
効に実現されるには、セルとしては出来るだけ薄
い方が好ましく、一般的には、0.5μ〜20μ、特に
1μ〜5μが適している。この種の強誘電性液晶を
用いたマトリクス電極構造を有する液晶−電気光
学装置は、例えばクラーク(Clark)とラガバル
(Lagerwall)により、米国特許第4367924号明細
書で提案されている。
用いることの利点は、応答速度が極めて速いこと
と、液晶分子の配向が双安定状態を有することで
あつて、例えば、第7図において、電界Eを印加
すると液晶分子は第1の配向状態25に配向する
が、この状態は電界を切つても安定である。ま
た、逆向きの電界E′を印加すると液晶分子は第2
の配向状態25′に配向して、その分子の向きを
変えるが、やはり電界を切つてもこの状態に留ま
る。また、与える電界Eが一定の閾値を越えない
限り、それぞれの配向状態はやはり維持されてい
る。このような応答速度の速さと、双安定性が有
効に実現されるには、セルとしては出来るだけ薄
い方が好ましく、一般的には、0.5μ〜20μ、特に
1μ〜5μが適している。この種の強誘電性液晶を
用いたマトリクス電極構造を有する液晶−電気光
学装置は、例えばクラーク(Clark)とラガバル
(Lagerwall)により、米国特許第4367924号明細
書で提案されている。
[発明が解決しようとする問題点]
しかしながら、SSFLCセルにおいては第7図
のように液晶分子層内で液晶分子が平行に配列し
た状態(パラ状態と呼ぶ)よりも、分子層内で上
基板から下基板に向つて液晶分子がツイストした
状態(ツイスト状態と呼ぶ)が実現されやすい。
このように液晶分子がツイストしていると、第1
の配向状態と第2の配向状態にあるときの液晶分
子軸のなす角度(チルト角)が見かけ上小さくな
り、コントラストや透過光量の低下を招くととも
に、配向状態のスイツチング時における液晶分子
の応答にオーバーシユートが表われることによつ
て、透過光量のふらつきが観測されるなど、表示
素子として種々の不都合な欠点を含んでいる。そ
のため表示素子としては、液晶分子がパラ状態で
あることが望まれる。
のように液晶分子層内で液晶分子が平行に配列し
た状態(パラ状態と呼ぶ)よりも、分子層内で上
基板から下基板に向つて液晶分子がツイストした
状態(ツイスト状態と呼ぶ)が実現されやすい。
このように液晶分子がツイストしていると、第1
の配向状態と第2の配向状態にあるときの液晶分
子軸のなす角度(チルト角)が見かけ上小さくな
り、コントラストや透過光量の低下を招くととも
に、配向状態のスイツチング時における液晶分子
の応答にオーバーシユートが表われることによつ
て、透過光量のふらつきが観測されるなど、表示
素子として種々の不都合な欠点を含んでいる。そ
のため表示素子としては、液晶分子がパラ状態で
あることが望まれる。
本発明は、上記の欠点を解決するためになされ
たもので、液晶分子のパラ状態を安定化し、表示
特性を向上させた液晶装置を提供することを目的
とする。
たもので、液晶分子のパラ状態を安定化し、表示
特性を向上させた液晶装置を提供することを目的
とする。
[問題点を解決するための手段]
本発明者らは、上述のツイスト状態が、液晶パ
ネルの全画素に対して適当な交番電圧(以下、パ
ラ配向用交流電圧と称す)を印加することによ
り、パラ状態に移行させることができることを見
い出した。すなわち、本発明は、 a 間隔をおいて交差させた走査電極と情報信号
電極とで形成したマトリクス電極及び該走査電
極と情報信号電極との間に配置され、且つ無電
界時に互いに異なる2つの配向状態を発現し、
該2つの配向状態のそれぞれの平均分子軸のな
す角度が2θである第1状態の強誘電性液晶に、
該液晶の閾値電圧より大きい交流電圧を印加す
ることにより、該交流電圧の印加を解除した後
の無電界時における前記互いに異なる2つの配
向状態のそれぞれの平均分子軸のなす角度を前
記2θより大きい角度とした第2状態の強誘電性
液晶を有する液晶パネル、 b 前記走査電極に、該電極を順次走査選択して
走査選択信号を印加する第1の手段、 c 前記情報信号電極に前記走査選択信号と同期
させて、走査選択された走査電極と該情報信号
電極との交差部に、前記第2状態の強誘電性液
晶の一方の配向状態を生じさせる一方極性電圧
又は他方の配向状態を生じさせる他方極性電圧
が選択的に印加される様に、情報信号を印加す
る第2の手段、並びに d 前記走査選択信号及び情報信号がそれぞれ前
記走査電極及び情報信号電極に印加される前
に、前記交流電圧を前記第1状態の強誘電性液
晶に印加する第3の手段 を有する液晶装置を特徴とする。
ネルの全画素に対して適当な交番電圧(以下、パ
ラ配向用交流電圧と称す)を印加することによ
り、パラ状態に移行させることができることを見
い出した。すなわち、本発明は、 a 間隔をおいて交差させた走査電極と情報信号
電極とで形成したマトリクス電極及び該走査電
極と情報信号電極との間に配置され、且つ無電
界時に互いに異なる2つの配向状態を発現し、
該2つの配向状態のそれぞれの平均分子軸のな
す角度が2θである第1状態の強誘電性液晶に、
該液晶の閾値電圧より大きい交流電圧を印加す
ることにより、該交流電圧の印加を解除した後
の無電界時における前記互いに異なる2つの配
向状態のそれぞれの平均分子軸のなす角度を前
記2θより大きい角度とした第2状態の強誘電性
液晶を有する液晶パネル、 b 前記走査電極に、該電極を順次走査選択して
走査選択信号を印加する第1の手段、 c 前記情報信号電極に前記走査選択信号と同期
させて、走査選択された走査電極と該情報信号
電極との交差部に、前記第2状態の強誘電性液
晶の一方の配向状態を生じさせる一方極性電圧
又は他方の配向状態を生じさせる他方極性電圧
が選択的に印加される様に、情報信号を印加す
る第2の手段、並びに d 前記走査選択信号及び情報信号がそれぞれ前
記走査電極及び情報信号電極に印加される前
に、前記交流電圧を前記第1状態の強誘電性液
晶に印加する第3の手段 を有する液晶装置を特徴とする。
本発明においては、表示信号の印加と、全画素
へのパラ配向用交流電圧の印加とが共通の駆動電
源回路によつて制御され、前記パラ配向用交流電
圧の印加方法としては、走査信号側駆動回路また
は情報信号側駆動回路のいずれか一方より印加
し、交流電圧印加期間中は他方の信号線を全て接
地状態とする方法と、走査信号側駆動回路と情報
信号側駆動回路から互いに逆位相の交流電圧を印
加する方法の2通りの方法から選択される。
へのパラ配向用交流電圧の印加とが共通の駆動電
源回路によつて制御され、前記パラ配向用交流電
圧の印加方法としては、走査信号側駆動回路また
は情報信号側駆動回路のいずれか一方より印加
し、交流電圧印加期間中は他方の信号線を全て接
地状態とする方法と、走査信号側駆動回路と情報
信号側駆動回路から互いに逆位相の交流電圧を印
加する方法の2通りの方法から選択される。
また、パラ配向用交流電圧としては、例えば両
極性の矩形波を印加することができ、その電圧波
高値は、パラ状態での液晶のスイツチングに要す
る表示信号の電圧値より高く設定することができ
る。
極性の矩形波を印加することができ、その電圧波
高値は、パラ状態での液晶のスイツチングに要す
る表示信号の電圧値より高く設定することができ
る。
[作用]
走査信号側及び情報信号側のそれぞれに配置し
た液晶駆動回路を、共通な駆動電源回路に接続す
ることにより、表示信号用の印加電圧と全画素へ
のパラ配向用交流電圧は、前記駆動電源回路から
印加されることになる。具体的には、まず表示信
号によるマルチプレクシング駆動に先行して所望
の波高値とパルス幅を有する矩形パルスを印加さ
れ、液晶を先行的にパラ配向状態とした後に、液
晶表示駆動が開始される。
た液晶駆動回路を、共通な駆動電源回路に接続す
ることにより、表示信号用の印加電圧と全画素へ
のパラ配向用交流電圧は、前記駆動電源回路から
印加されることになる。具体的には、まず表示信
号によるマルチプレクシング駆動に先行して所望
の波高値とパルス幅を有する矩形パルスを印加さ
れ、液晶を先行的にパラ配向状態とした後に、液
晶表示駆動が開始される。
[実施例]
以下、本発明の実施例を図面に基づいて詳細に
説明する。
説明する。
第2図は走査信号線と情報信号線のマトリクス
形表示の電極構成と、各交点における画素の表示
例を示す図である。
形表示の電極構成と、各交点における画素の表示
例を示す図である。
図中S1〜S5は走査信号線、I1〜I5は表示信号線
を示す。また、第2図の斜線部の画素は「黒」、
白地で示した画素は「白」の各書き込み状態に対
応するものとする。
を示す。また、第2図の斜線部の画素は「黒」、
白地で示した画素は「白」の各書き込み状態に対
応するものとする。
マトリクス回路によつて、第2図に示した画素
の書き込み、すなわち走査信号線S1〜S5を線順次
走査を行ない、情報信号線I1及びI2の列を白、黒
交互に書き込む場合のタイミングチヤートを第1
図に示す。第1図においてΔTは書き込みパルス
巾を示し、書き込みの際には+方向の電界で白、
−方向の電界で黒を書き込むものとする。書き込
みパルス(閾値を越えているパルス)は、パルス
巾ΔT、波高値±3V0のものとする。
の書き込み、すなわち走査信号線S1〜S5を線順次
走査を行ない、情報信号線I1及びI2の列を白、黒
交互に書き込む場合のタイミングチヤートを第1
図に示す。第1図においてΔTは書き込みパルス
巾を示し、書き込みの際には+方向の電界で白、
−方向の電界で黒を書き込むものとする。書き込
みパルス(閾値を越えているパルス)は、パルス
巾ΔT、波高値±3V0のものとする。
第2図に示した画素の書き込みは、走査信号線
を先ず白に書き込んでから、表示信号線上の選択
画素に黒書き込みする方式(ラインクリア−ライ
ン書き込み)で行なつたものであり、情報信号に
は同極性の信号が続くことによるクロストークを
防止するための補助信号が、書込み信号に続いて
逆極性で印加されている。
を先ず白に書き込んでから、表示信号線上の選択
画素に黒書き込みする方式(ラインクリア−ライ
ン書き込み)で行なつたものであり、情報信号に
は同極性の信号が続くことによるクロストークを
防止するための補助信号が、書込み信号に続いて
逆極性で印加されている。
また、駆動回路のスイツチを入れた直後には、
このような表示信号が印加される前に、第1図
(交流印加期間)に示すようなパラ配向用交流電
圧が全ての走査信号線及び情報信号線の少なくと
も一方に印加される。但し、走査信号線が情報信
号線のどちらか一方にのみ印加されたときには、
もう一方の信号線は全て接地状態にあるものとす
る。
このような表示信号が印加される前に、第1図
(交流印加期間)に示すようなパラ配向用交流電
圧が全ての走査信号線及び情報信号線の少なくと
も一方に印加される。但し、走査信号線が情報信
号線のどちらか一方にのみ印加されたときには、
もう一方の信号線は全て接地状態にあるものとす
る。
このパラ配向用交流電圧は前述したようにツイ
スト状態からパラ状態へ液晶分子を遷移させるた
めのものであり、電圧波高値及びパルス幅はとも
に書き込みパルスより大きく設定することができ
る。後述する実施例では書き込みパルスが1msで
10V、それに対して交流電圧は50HzでVPPが約
30V程度の矩形波を数秒間印加することでパラ状
態が実現された。
スト状態からパラ状態へ液晶分子を遷移させるた
めのものであり、電圧波高値及びパルス幅はとも
に書き込みパルスより大きく設定することができ
る。後述する実施例では書き込みパルスが1msで
10V、それに対して交流電圧は50HzでVPPが約
30V程度の矩形波を数秒間印加することでパラ状
態が実現された。
ここで使用される液晶材料はp−n−オクチル
オキシ安息香酸−p′−(2−メチルブチルオキシ)
フエニルエステルとp−n−ノニルオキシ安息香
酸−p′−(2−メチルブチルオキシ)フエニルエ
ステルを主成分とした液晶組成物(強誘電性液
晶)で、液晶セルはガラス基板上にパターニング
されたITO等の透明電極上にPVA等の配向膜を
塗布した後、ラビング処理を施したものである。
また、透明電極と配向膜の間には絶縁用のSiO2
を形成することができ、セル厚は約1μmである。
オキシ安息香酸−p′−(2−メチルブチルオキシ)
フエニルエステルとp−n−ノニルオキシ安息香
酸−p′−(2−メチルブチルオキシ)フエニルエ
ステルを主成分とした液晶組成物(強誘電性液
晶)で、液晶セルはガラス基板上にパターニング
されたITO等の透明電極上にPVA等の配向膜を
塗布した後、ラビング処理を施したものである。
また、透明電極と配向膜の間には絶縁用のSiO2
を形成することができ、セル厚は約1μmである。
また、パラ状態へ液晶分子を遷移させるのに加
える交流の電圧値や周波数及び印加時間は用いる
液晶材料や配向膜に強く依存し、適当な周波数及
び配向条件を選ぶことにより、書き込み信号と同
程度の電圧値にまで下げることが可能である。
える交流の電圧値や周波数及び印加時間は用いる
液晶材料や配向膜に強く依存し、適当な周波数及
び配向条件を選ぶことにより、書き込み信号と同
程度の電圧値にまで下げることが可能である。
第3図は、第1図に示した各信号電圧を印加す
るための液晶装置の回路構成の一例を示す図であ
る。
るための液晶装置の回路構成の一例を示す図であ
る。
第3図において、5はシフトレジスタ(S/
R)回路、6はラツチ回路、7は情報信号側駆動
回路、8は走査信号側駆動回路、9はマトリクス
パネル、10は駆動電源回路である。駆動電源回
路10は、駆動電源本体10aと駆動電圧制御回
路10bとから成る。11はI/F(インタフエ
ース)である。
R)回路、6はラツチ回路、7は情報信号側駆動
回路、8は走査信号側駆動回路、9はマトリクス
パネル、10は駆動電源回路である。駆動電源回
路10は、駆動電源本体10aと駆動電圧制御回
路10bとから成る。11はI/F(インタフエ
ース)である。
まず、メインスイツチ(図示せず)をONにす
ると、駆動電圧制御回路10bにより、全ての走
査電極及び情報信号電極にそれぞれ第1図に示す
VS′,VI′の波高値でΔT′のパルス幅のパラ配向
用交流電圧が逆位相で印加され、従つて上下基板
間にはVPP=VS′+VI′≡VACの矩形交流電圧(ピ
ーク間電圧をVACとする)が印加される。この交
流電圧が所定時間印加され、液晶分子がパラ状態
になつた後、駆動電圧制御回路10bにより、表
示信号の駆動電圧、即ち走査信号側3V0,−2V0、
情報信号側±V0の電圧波高値でΔTのパルス幅を
もつパルス電圧が書き込みパルスとしてそれぞれ
設定され、インタフエース11への入力信号に応
じてマルチプレクシング駆動が開始される。言う
までもなく、パラ配向用交流電圧の波高値VS′,
VI′及びパルス幅ΔT′は第5図に示す如く、書込
みパルスの波高値3V0,V0及び幅パルス幅ΔTよ
りもそれぞれ大きい。
ると、駆動電圧制御回路10bにより、全ての走
査電極及び情報信号電極にそれぞれ第1図に示す
VS′,VI′の波高値でΔT′のパルス幅のパラ配向
用交流電圧が逆位相で印加され、従つて上下基板
間にはVPP=VS′+VI′≡VACの矩形交流電圧(ピ
ーク間電圧をVACとする)が印加される。この交
流電圧が所定時間印加され、液晶分子がパラ状態
になつた後、駆動電圧制御回路10bにより、表
示信号の駆動電圧、即ち走査信号側3V0,−2V0、
情報信号側±V0の電圧波高値でΔTのパルス幅を
もつパルス電圧が書き込みパルスとしてそれぞれ
設定され、インタフエース11への入力信号に応
じてマルチプレクシング駆動が開始される。言う
までもなく、パラ配向用交流電圧の波高値VS′,
VI′及びパルス幅ΔT′は第5図に示す如く、書込
みパルスの波高値3V0,V0及び幅パルス幅ΔTよ
りもそれぞれ大きい。
第4図は第3図における駆動回路7,8の最終
段の駆動回路を示したものである。Tr1,Tr2
は出力段トランジスタを表わしている。ここで第
1図に示した駆動波形では2つの出力段トランジ
スタの耐圧VCは等しく以下の様に設定される。
段の駆動回路を示したものである。Tr1,Tr2
は出力段トランジスタを表わしている。ここで第
1図に示した駆動波形では2つの出力段トランジ
スタの耐圧VCは等しく以下の様に設定される。
即ち、第3図における走査信号側駆動回路8で
は耐圧をVSCとすると、VSC>VS′,情報信号側駆
動回路7では、耐圧をVICとするとVIC>VI′であ
る。
は耐圧をVSCとすると、VSC>VS′,情報信号側駆
動回路7では、耐圧をVICとするとVIC>VI′であ
る。
またパラ配向用交流電圧を走査信号側駆動回路
8あるいは情報信号側駆動回路7のいづれか一方
で印加する場合、例えば走査信号側電極で印加す
る場合には VSC>1/2VAC,VIC>V0 とし、パラ配向用交流電圧印加期間では情報側電
極は接地状態にしておけばよい。
8あるいは情報信号側駆動回路7のいづれか一方
で印加する場合、例えば走査信号側電極で印加す
る場合には VSC>1/2VAC,VIC>V0 とし、パラ配向用交流電圧印加期間では情報側電
極は接地状態にしておけばよい。
このように、第4図に示される出力段トランジ
スタTr1,Tr2の耐圧VSC,VICよりも僅かに低
いパラ配向用交流電圧を、表示信号DH入力によ
るマルチプレクシング駆動に先行して、図中V+
〜V-間に、第3図に示す駆動電源回路10から
印加することにより、液晶を先行的にパラ配向す
ることができる。
スタTr1,Tr2の耐圧VSC,VICよりも僅かに低
いパラ配向用交流電圧を、表示信号DH入力によ
るマルチプレクシング駆動に先行して、図中V+
〜V-間に、第3図に示す駆動電源回路10から
印加することにより、液晶を先行的にパラ配向す
ることができる。
また、本実施例では表示信号を与える駆動電源
とパラ配向用交流電圧を与える電源を共通にした
が、第5図に示すようにそれぞれ別の電源を設
け、適当な切り換えスイツチ12により、メイン
スイツチON時には交流電源10cが接続され、
所定時間後に駆動電源10aへ切り換わるように
することも可能である。
とパラ配向用交流電圧を与える電源を共通にした
が、第5図に示すようにそれぞれ別の電源を設
け、適当な切り換えスイツチ12により、メイン
スイツチON時には交流電源10cが接続され、
所定時間後に駆動電源10aへ切り換わるように
することも可能である。
[発明の効果]
以上説明したように、本発明によれば、パラ配
向用交流電圧を、表示信号用駆動電圧の前に印加
することにより、コントラストが高く、ちらつき
の少ない、良好な表示特性を得ることかできる。
向用交流電圧を、表示信号用駆動電圧の前に印加
することにより、コントラストが高く、ちらつき
の少ない、良好な表示特性を得ることかできる。
また、パラ配向用の交流電圧と表示信号用駆動
電圧を共通の駆動回路で印加することにより装置
をより単純な回路で構成することができ、コスト
の低いものを得ることが可能となる。
電圧を共通の駆動回路で印加することにより装置
をより単純な回路で構成することができ、コスト
の低いものを得ることが可能となる。
第1図は本発明の一実施例のタイミングチヤー
ト、第2図は本発明の実施例の画素のマトリクス
構成図、第3図は本発明の一実施例の回路構成
図、第4図はその最終段の駆動回路図、第5図は
本発明の他の実施例の回路構成図、第6図及び第
7図は強誘電性液晶の模式図である。 S1〜S5……走査信号線、I1〜I5……情報信号
線、7……情報信号側駆動回路、8……走査信号
側駆動回路、9……マトリクスパネル、10……
駆動電源回路。
ト、第2図は本発明の実施例の画素のマトリクス
構成図、第3図は本発明の一実施例の回路構成
図、第4図はその最終段の駆動回路図、第5図は
本発明の他の実施例の回路構成図、第6図及び第
7図は強誘電性液晶の模式図である。 S1〜S5……走査信号線、I1〜I5……情報信号
線、7……情報信号側駆動回路、8……走査信号
側駆動回路、9……マトリクスパネル、10……
駆動電源回路。
Claims (1)
- 【特許請求の範囲】 1 a 間隔をおいて交差させた走査電極と情報
信号電極とで形成したマトリクス電極及び該走
査電極と情報信号電極との間に配置され、且つ
無電界時に互いに異なる2つの配向状態を発現
し、該2つの配向状態のそれぞれの平均分子軸
のなす角度が2θである第1状態の強誘電性液晶
に、該液晶の閾値電圧より大きい交流電圧を印
加することにより、該交流電圧の印加を解除し
た後の無電界時における前記互いに異なる2つ
の配向状態のそれぞれの平均分子軸のなす角度
を前記2θより大きい角度とした第2状態の強誘
電性液晶を有する液晶パネル、 b 前記走査電極に、該電極を順次走査選択して
走査選択信号を印加する第1の手段、 c 前記情報信号電極に前記走査選択信号と同期
させて、走査選択された走査電極と該情報信号
電極との交差部に、前記第2状態の強誘電性液
晶の一方の配向状態を生じさせる一方極性電圧
又は他方の配向状態を生じさせる他方極性電圧
が選択的に印加される様に、情報信号を印加す
る第2の手段、並びに d 前記走査選択信号及び情報信号がそれぞれ前
記走査電極及び情報信号電極に印加される前
に、前記交流電圧を前記第1状態の強誘電性液
晶に印加する第3の手段 を有することを特徴とする液晶装置。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP27340885A JPS62133426A (ja) | 1985-12-06 | 1985-12-06 | 液晶装置 |
| FR868612388A FR2590392B1 (fr) | 1985-09-04 | 1986-09-03 | Dispositif a cristaux liquides ferroelectriques |
| DE19863630012 DE3630012A1 (de) | 1985-09-04 | 1986-09-03 | Ferroelektrische fluessigkristallvorrichtung |
| GB8621326A GB2183054B (en) | 1985-09-04 | 1986-09-04 | Ferroelectric liquid crystal device and method of conditioning such a device |
| US07/309,034 US5013137A (en) | 1985-09-04 | 1989-02-02 | Ferroelectric liquid crystal device having increased tilt angle |
| CA000615535A CA1317387C (en) | 1985-12-06 | 1989-10-23 | Ferroelectric liquid crystal device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP27340885A JPS62133426A (ja) | 1985-12-06 | 1985-12-06 | 液晶装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS62133426A JPS62133426A (ja) | 1987-06-16 |
| JPH0448366B2 true JPH0448366B2 (ja) | 1992-08-06 |
Family
ID=17527470
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP27340885A Granted JPS62133426A (ja) | 1985-09-04 | 1985-12-06 | 液晶装置 |
Country Status (2)
| Country | Link |
|---|---|
| JP (1) | JPS62133426A (ja) |
| CA (1) | CA1317387C (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6324224A (ja) * | 1986-07-17 | 1988-02-01 | Toppan Printing Co Ltd | 液晶表示素子の駆動方法 |
| US5469281A (en) * | 1992-08-24 | 1995-11-21 | Canon Kabushiki Kaisha | Driving method for liquid crystal device which is not affected by a threshold characteristic change |
| KR20020091451A (ko) * | 2001-05-30 | 2002-12-06 | 주식회사 현대 디스플레이 테크놀로지 | 박막트랜지스터 액정표시장치의 멀티 레벨 게이트구동전압발생회로 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4367924A (en) * | 1980-01-08 | 1983-01-11 | Clark Noel A | Chiral smectic C or H liquid crystal electro-optical device |
| JPS6031120A (ja) * | 1983-07-30 | 1985-02-16 | Canon Inc | 液晶装置 |
-
1985
- 1985-12-06 JP JP27340885A patent/JPS62133426A/ja active Granted
-
1989
- 1989-10-23 CA CA000615535A patent/CA1317387C/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPS62133426A (ja) | 1987-06-16 |
| CA1317387C (en) | 1993-05-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0544009B2 (ja) | ||
| JPS6261931B2 (ja) | ||
| JPH0422496B2 (ja) | ||
| JPH0453405B2 (ja) | ||
| JPH0827460B2 (ja) | 光学変調素子 | |
| JPH0225834A (ja) | 液晶装置の駆動法 | |
| JPH07109455B2 (ja) | 電気光学装置の駆動方法 | |
| JPH0535848B2 (ja) | ||
| JPH079508B2 (ja) | 液晶表示素子及びその駆動方法 | |
| JPH0448366B2 (ja) | ||
| JPH0448367B2 (ja) | ||
| JPH028814A (ja) | 液晶装置 | |
| JPH0431374B2 (ja) | ||
| JP2566149B2 (ja) | 光学変調素子 | |
| JPH0442653B2 (ja) | ||
| JPH0422493B2 (ja) | ||
| JPS62125330A (ja) | 光学変調素子の駆動法 | |
| JPS61235897A (ja) | 液晶素子の駆動方法 | |
| JPH0823636B2 (ja) | 光学変調素子の駆動法 | |
| JPH0446409B2 (ja) | ||
| JPS6294829A (ja) | 強誘電性液晶装置 | |
| JPS62289818A (ja) | 光学変調素子の駆動方法 | |
| JPS6388526A (ja) | 光学変調素子の駆動法 | |
| JPS63309928A (ja) | 液晶装置 | |
| JPH0690374B2 (ja) | 光学変調装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |