JPH045309B2 - - Google Patents

Info

Publication number
JPH045309B2
JPH045309B2 JP56195406A JP19540681A JPH045309B2 JP H045309 B2 JPH045309 B2 JP H045309B2 JP 56195406 A JP56195406 A JP 56195406A JP 19540681 A JP19540681 A JP 19540681A JP H045309 B2 JPH045309 B2 JP H045309B2
Authority
JP
Japan
Prior art keywords
intermediate frequency
video
circuit
detection circuit
balanced
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56195406A
Other languages
English (en)
Other versions
JPS5896472A (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP56195406A priority Critical patent/JPS5896472A/ja
Publication of JPS5896472A publication Critical patent/JPS5896472A/ja
Publication of JPH045309B2 publication Critical patent/JPH045309B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Receiver Circuits (AREA)

Description

【発明の詳細な説明】 この発明は映像中間周波増幅器と映像検波回路
とインターキヤリア音声中間周波検波器と自動局
部発振周波数制御器とを含み、集積回路によつて
構成されるようなテレビジヨン受像機の信号処理
回路に関する。
第1図は従来のテレビジヨン受像機の信号処理
回路の概略ブロツク図である。構成において、映
像中間周波増幅器1には、チユーナ(図示せず)
から入力端子2,3を介して映像中間周波信号が
与えられる。映像中間周波増幅器1はその映像中
間周波信号を増幅した後、それを映像検波回路4
に与える。映像検波回路4は映像中間周波信号を
検波し、映像検波出力を端子5から出力する。同
時に、映像検波回路4は映像中間周波信号から搬
送波信号を取り出し、自動局部発振周波数制御器
8に与える。なお、映像検波回路4は平衡出力回
路を含み、自動局部発振周波数制御器は平衡入力
回路を有していて、映像検波回路4と自動局部発
振周波数制御器8は平衡接続される。
一方、映像中間周波増幅器1の他方出力から映
像中間周波信号がインターキヤリア音声中間周波
検波器6に与えられ、インターキヤリア中間周波
信号が端子7から出力される。このような信号処
理回路は単一の半導体基板内に設けられて、バイ
ポーラモノリシツク半導体集積回路によつて構成
され、従来よりテレビジヨン受像機に頻繁に使用
されるものである。
このような信号処理回路において、映像中間周
波増幅器1、映像検波回路4、インターキヤリア
音声中間周波検波器6および自動局部発振周波数
制御器8のそれぞれの利得を上げたとき、たとえ
ば映像検波回路4の端子5から映像中間周波増幅
器1の入力端2,3に浮遊容量や電磁誘導などに
より帰還が生じて、映像中間周波増幅器1の利得
を大きくするにしたがい不安定になり、発振およ
び相互干渉を起しやすくなる。この現象はインタ
ーキヤリア音声中間周波検波器6および自動局部
発振周波数制御器8についても同様である。特
に、映像中間周波増幅器1、映像検波回路4、イ
ンターキヤリア音声中間周波検波器6および自動
局部発振周波数制御器8をIC化した場合、IC内
の配線、抵抗あるいはインダクタンスによる交流
成分の帰還により発振や相互干渉をより起こしや
すくなる。
それゆえに、この発明の主たる目的は、各ブロ
ツクのそれぞれの回路電流を特に交流的に平衡入
力することにより、利得を上げても安定動作し得
るテレビジヨン受像機の信号処理回路を提供する
ことである。
この発明を要約すれば、映像中間周波増幅器と
映像検波回路と自動局部発振周波数制御器とをそ
れぞれ交流的に平衡となるように構成された差動
増幅回路を介して直列的に接続し、映像中間周波
増幅器とインターキヤリア音声中間周波検波器も
交流的に平衡入力となるように構成された差動増
幅回路を介して直列的に接続して信号処理回路を
構成したものである。
この発明の上述の目的およびその他の目的と特
徴は以下に図面を参照して行なう詳細な説明から
一層明らかとなろう。
第2図はこの発明の一実施例の概略ブロツク図
である。この第2図は以下の点をのぞいて第1図
と同じである。すなわち、映像中間周波増幅器1
0は平衡出力回路を含み、映像検波回路は平衡入
力回路を含む。そして、映像中間周波増幅器10
と映像検波回路11は平衡接続される。また、イ
ンターキヤリア音声中間周波検波器12も同様に
して平衡入力回路を含み映像中間周波増幅器10
とインターキヤリア音声中間周波検波器12は平
衡接続される。このように、映像中間周波増幅器
10と映像検波回路11と自動局部発振周波数制
御器8を平衡接続しかつ映像中間周波増幅器10
とインターキヤリア音声中間周波検波器12も平
衡接続することによつて安定に動作させることが
できる。すなわち、映像中間周波増幅器10、映
像検波回路11、自動局部発振周波数制御器8お
よびインターキヤリア音声中間周波検波器12の
それぞれの利得を上げたとき、たとえば映像検波
回路11の出力端子5から映像検波回路11の入
力部に浮遊容量や電磁誘導などにより帰還が生じ
たとしても、その入力が平衡入力であるため、帰
還成分は同相成分として加わる。したがつて、ル
ープゲインは第1図に示した信号処理回路のよう
には大きくなることがなく、発振を生じにくくな
る。また、インターキヤリア音声中間周波検波器
12および自動局部発振周波数制御器8も同様に
して平衡接続されているので、前述の説明と同様
にして安定に利得を上げることができる。
第3図は映像中間周波増幅器10と映像検波回
路11に含まれる平衡出力回路と平衡入力回路の
具体的な電気回路図である。図において、映像中
間周波増幅器10は映像中間周波増幅回路101
を含む。この映像中間周波増幅回路101はたと
えば差動増幅回路などによつて構成され、出力信
号が平衡出力として導出される。この平衡出力は
トランジスタ102と103に与えらえる。トラ
ンジスタ102と103は差動増幅回路を構成
し、それぞれのエミツタから出力端子109,1
10に出力信号が与えられる。
映像中間周波増幅器10の出力端子109,1
10から出力された映像中間周波信号は映像検波
回路11の入力端子111,112に与えられ
る。入力端子111,112に入力された映像中
間周波信号はそれぞれコンデンサ113,115
を介してトランジスタ114,116のベースに
入力される。このトランジスタ114,116は
平衡入力回路を構成する。そして、それぞれのエ
ミツタから検波回路117に映像中間周波信号が
与えられる。この検波回路117は差動増幅回路
によつて構成される。
なお、第2図に示すインターキヤリア音声中間
周波検波器12も同様にして映像検波回路11の
平衡入力回路と同様の回路が設けらている。
以上のように、この発明によれば、映像中間周
波増幅器と映像検波回路とインターキヤリア音声
中間周波検波器と自動局部発振周波数制御器とを
含む信号処理回路において、映像中間周波増幅器
の出力と映像検波回路の入力、映像検波回路の出
力と自動局部発振周波数制御器の入力、映像中間
周波増幅器の出力とインターキヤリア音声中間周
波検波器の入力とをそれぞれ交流的に平衡となる
ように構成された差動増幅回路を介して接続する
ようにしたので、浮遊容量や電磁誘導などにより
帰還を生じたとしても、帰還成分は同相成分とな
るので、ループゲインを小さくすることができ、
発振を生じさせることなく安定に利得を上げるこ
とができる。特に、この発明による信号処理回路
をIC化した場合、交流的に平衡がとられている
ため、IC内の電源および接地配線に交流電流が
流れることがなく極めて安定な動作を図ることが
できる。
【図面の簡単な説明】
第1図は従来の信号処理回路の概略ブロツク図
である。第2図はこの発明の一実施例の概略ブロ
ツク図である。第3図は第2図に示す映像中間周
波増幅器と映像検波回路にそれぞれ内蔵される平
衡出力回路および平衡入力回路の具体的な電気回
路図である。 図において、8は自動局部発振周波数制御器、
10は映像中間周波増幅器、11は映像検波回
路、12はインターキヤリア音声中間周波検波
器、102,103,114,116はトランジ
スタを示す。

Claims (1)

  1. 【特許請求の範囲】 1 少なくとも映像中間周波増幅器と、映像検波
    回路と、インターキヤリア音声中間周波検波器
    と、自動局部発振周波数制御器とが単一の半導体
    基板上に設けられてバイポーラモノリシツク半導
    体集積回路によつて構成されるテレビジヨン受像
    機の信号処理回路において、 前記映像中間周波増幅器と前記映像検波回路は
    それぞれ平衡出力回路を含み、 前記映像検波回路と前記インターキヤリア音声
    中間周波検波器と前記自動局部発振周波数制御器
    は、それぞれ交流的に平衡な差動増幅回路で構成
    された平衡入力回路を含み、 前記映像中間周波増幅器の出力と前記映像検波
    回路の入力とを交流的に平衡接続し、前記映像検
    波回路の出力と前記自動局部発振周波数制御器の
    入力とを交流的に平衡接続し、前記映像中間周波
    増幅器の出力と前記インターキヤリア音声中間周
    波増幅器の入力とを交流的に平衡接続するように
    したことを特徴とする、テレビジヨン受像機の信
    号処理回路。
JP56195406A 1981-12-03 1981-12-03 テレビジヨン受像機の信号処理回路 Granted JPS5896472A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56195406A JPS5896472A (ja) 1981-12-03 1981-12-03 テレビジヨン受像機の信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56195406A JPS5896472A (ja) 1981-12-03 1981-12-03 テレビジヨン受像機の信号処理回路

Publications (2)

Publication Number Publication Date
JPS5896472A JPS5896472A (ja) 1983-06-08
JPH045309B2 true JPH045309B2 (ja) 1992-01-31

Family

ID=16340574

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56195406A Granted JPS5896472A (ja) 1981-12-03 1981-12-03 テレビジヨン受像機の信号処理回路

Country Status (1)

Country Link
JP (1) JPS5896472A (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5432925A (en) * 1977-08-19 1979-03-10 Matsushita Electric Ind Co Ltd Signal processing circuit

Also Published As

Publication number Publication date
JPS5896472A (ja) 1983-06-08

Similar Documents

Publication Publication Date Title
US4080573A (en) Balanced mixer using complementary devices
US4492926A (en) Amplitude modulation detector
US5057788A (en) 2-stage differential amplifier connected in cascade
US4547744A (en) Integrated amplifier arrangement
US3430155A (en) Integrated circuit biasing arrangement for supplying vbe bias voltages
US3917991A (en) Differential circuit with improved signal balance
US3851269A (en) Hum reduction in transistor amplifiers
US2959640A (en) Push-pull amplifier circuits
US3555303A (en) Frequency converter circuit
US4327373A (en) Composite color signal processing circuit
US4110635A (en) Amplifying circuit
US4621206A (en) Level detector
JPH045309B2 (ja)
US6501259B1 (en) Analog phase frequency detecting apparatus and method
JPH02305205A (ja) 直流阻止増幅器
US4791325A (en) Class B clamp circuit
US7088184B2 (en) High frequency amplifier in an integrated circuit
JPH073929B2 (ja) Am検波回路
US3931576A (en) Automatic gain control circuit for radio receiver
JP3479334B2 (ja) ステレオとデュアル音声信号認識用回路
US3512098A (en) Transistor electrical circuit with collector voltage stabilization
US4201946A (en) AM-FM Detector circuit stabilized against fabrication and temperature variations
JPH0472411B2 (ja)
JPH0767050B2 (ja) 周波数変換回路
JPH0414902A (ja) ミキサagc回路