JPH0454507Y2 - - Google Patents
Info
- Publication number
- JPH0454507Y2 JPH0454507Y2 JP1987156739U JP15673987U JPH0454507Y2 JP H0454507 Y2 JPH0454507 Y2 JP H0454507Y2 JP 1987156739 U JP1987156739 U JP 1987156739U JP 15673987 U JP15673987 U JP 15673987U JP H0454507 Y2 JPH0454507 Y2 JP H0454507Y2
- Authority
- JP
- Japan
- Prior art keywords
- signal line
- power supply
- uninterruptible power
- rs232c
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Power Sources (AREA)
Description
【考案の詳細な説明】
(産業上の利用分野)
この考案はパソコン等の無停電電源装置と共に
使用されて好適な無停電電源装置インターフエー
スに関するものである。
使用されて好適な無停電電源装置インターフエー
スに関するものである。
(従来の技術)
従来、パソコン等のコンピユータの稼働中に商
用電源の停電又は電圧の異常低下等の電源事故が
生ずるコンピユータソフトウエア又はプログラム
の例えばデータフアイル等が破壊されるので、こ
の様な事態を防ぐために、無停電電源装置を商用
電源とコンピユータの間に設置して上記のような
問題点に対処している。つまり、無停電電源装置
を用いていてオペレータが就業中の場合は停電が
生じても、問題は少なくなつている。
用電源の停電又は電圧の異常低下等の電源事故が
生ずるコンピユータソフトウエア又はプログラム
の例えばデータフアイル等が破壊されるので、こ
の様な事態を防ぐために、無停電電源装置を商用
電源とコンピユータの間に設置して上記のような
問題点に対処している。つまり、無停電電源装置
を用いていてオペレータが就業中の場合は停電が
生じても、問題は少なくなつている。
(考案が解決しようとする問題点)
しかし、上記のような情況では必ずしもなく、
そのオペレータが就業中ではない時や、無人工場
等で深夜などに無人的にコンピユータを稼働する
時、また通常の場合でも稼働中に短時間一時的に
オペレータが席を外す時などには問題があつた。
即ち、この様にパソコン等のコンピユータから担
当オペレータが離れている間に停電等の電源事故
が生じ、そしてその停電が比較的長く続く場合、
例えばそれが10分以上となる場合は停電でも、バ
ツクアツプされるままにそのコンピユータが通常
の稼働状態を継続するので、ついには無停電電源
装置のバツテリー容量を超過してこの無停電電源
装置のバツテリーを損傷する等の問題点があつ
た。又バツテリー容量以内でも影響がない訳では
なく、商用電源によるそれと比較してバツテリー
稼働により不経済ということもある。
そのオペレータが就業中ではない時や、無人工場
等で深夜などに無人的にコンピユータを稼働する
時、また通常の場合でも稼働中に短時間一時的に
オペレータが席を外す時などには問題があつた。
即ち、この様にパソコン等のコンピユータから担
当オペレータが離れている間に停電等の電源事故
が生じ、そしてその停電が比較的長く続く場合、
例えばそれが10分以上となる場合は停電でも、バ
ツクアツプされるままにそのコンピユータが通常
の稼働状態を継続するので、ついには無停電電源
装置のバツテリー容量を超過してこの無停電電源
装置のバツテリーを損傷する等の問題点があつ
た。又バツテリー容量以内でも影響がない訳では
なく、商用電源によるそれと比較してバツテリー
稼働により不経済ということもある。
本考案の目的は上記に鑑み、コンピユータの無
人的な稼働のものとでも無停電電源装置の損傷を
防ぎ、かつバツテリー使用の経済性を高めた無停
電電源装置インターフエースを提供することにあ
る。
人的な稼働のものとでも無停電電源装置の損傷を
防ぎ、かつバツテリー使用の経済性を高めた無停
電電源装置インターフエースを提供することにあ
る。
(問題点を解決するための手段)
本考案の無停電電源装置インターフエースは無
停電電源装置から停電信号を受信してその停電状
態を検知すると、この停電状態をRS232C、ライ
トペン又はマウスの各信号線を経由してプログラ
ム機能を有する電子機器等に通報すると共に、前
記プログラム機能を有する電子機器等から前記
RS232C信号線を経由してパワーダウンの通報を
受信し、又は設定時間が経過すると電源線上の電
流をカツトオフすることに特徴を有するものであ
る。
停電電源装置から停電信号を受信してその停電状
態を検知すると、この停電状態をRS232C、ライ
トペン又はマウスの各信号線を経由してプログラ
ム機能を有する電子機器等に通報すると共に、前
記プログラム機能を有する電子機器等から前記
RS232C信号線を経由してパワーダウンの通報を
受信し、又は設定時間が経過すると電源線上の電
流をカツトオフすることに特徴を有するものであ
る。
(作用)
この考案の無停電電源装置インターフエースは
第3図に示すように無停電電源装置とパソコン等
のコンピユータとの間に配置して使用される。即
ち、無停電電源装置→本考案の無停電電源装置イ
ンターフエース→コンピユータ等の機器、の順序
で各機器が接続されるのであるが、ここで商用電
源が停電した状態を説明する前に、まず停電でな
い平常の状態の場合から説明する。すなわち、電
源入力端子は無停電電源装置の電源出力端子に接
続され、そしてこの無停電電源装置の停電検出回
路の出力端子と、本考案の無停電電源装置インタ
ーフエースの停電入力端子と接続されるが、この
状態ではこの考案の無停電電源装置インターフエ
ースには第2図のようなプログラムが搭載されて
あるので電流カツトオフ手段は閉止の状態にあり
電流はスルー回路を経て電源出力端子にそのまま
出力され、RS232C端子、ラインペン信号線端子
及びマウス信号線端子に出力はない。前記
RS232C端子、ライトペン信号線端子及びマウス
信号線端子のいずれかは前述の様にパソコン等に
接続され、一方このパソコン等には第4図に示す
ようなプログラムを与えてあるが、このように前
述のRS232C端子、ライトペン信号線端子及びマ
ウス信号線端子に出力がないので、割込みによる
停電通報がなく、従つて第4図の通常の処理が実
行される。
第3図に示すように無停電電源装置とパソコン等
のコンピユータとの間に配置して使用される。即
ち、無停電電源装置→本考案の無停電電源装置イ
ンターフエース→コンピユータ等の機器、の順序
で各機器が接続されるのであるが、ここで商用電
源が停電した状態を説明する前に、まず停電でな
い平常の状態の場合から説明する。すなわち、電
源入力端子は無停電電源装置の電源出力端子に接
続され、そしてこの無停電電源装置の停電検出回
路の出力端子と、本考案の無停電電源装置インタ
ーフエースの停電入力端子と接続されるが、この
状態ではこの考案の無停電電源装置インターフエ
ースには第2図のようなプログラムが搭載されて
あるので電流カツトオフ手段は閉止の状態にあり
電流はスルー回路を経て電源出力端子にそのまま
出力され、RS232C端子、ラインペン信号線端子
及びマウス信号線端子に出力はない。前記
RS232C端子、ライトペン信号線端子及びマウス
信号線端子のいずれかは前述の様にパソコン等に
接続され、一方このパソコン等には第4図に示す
ようなプログラムを与えてあるが、このように前
述のRS232C端子、ライトペン信号線端子及びマ
ウス信号線端子に出力がないので、割込みによる
停電通報がなく、従つて第4図の通常の処理が実
行される。
ここで停電等になると、電源入力端子は電圧な
し又は電圧低下の状態となり、停電入力端子に停
電信号があると、RS232C端子、ライトペン信号
線端子又はマウス信号線端子を経由して、停電通
報がパソコン側に出力される。以上のような停電
通報があると、パソコン等のコンピユータ内の第
4図のプログラムによつて、前記フアイルの緊急
退避が実行されついでフアイルがクローズされ
る。こうして、その処理が完了してパソコンがパ
ワーダウンの指示をRS232C端子を経由して出力
するが、この指示を受信すると、本考案の無停止
電源装置インターフエースはその内蔵する電流カ
ツトオフ手段を開放にする。上記RS232C信号線
を使用していない場合は、設定時間の経過後にお
いても同様に電流カツトオフ手段で、電源線路を
遮断する。
し又は電圧低下の状態となり、停電入力端子に停
電信号があると、RS232C端子、ライトペン信号
線端子又はマウス信号線端子を経由して、停電通
報がパソコン側に出力される。以上のような停電
通報があると、パソコン等のコンピユータ内の第
4図のプログラムによつて、前記フアイルの緊急
退避が実行されついでフアイルがクローズされ
る。こうして、その処理が完了してパソコンがパ
ワーダウンの指示をRS232C端子を経由して出力
するが、この指示を受信すると、本考案の無停止
電源装置インターフエースはその内蔵する電流カ
ツトオフ手段を開放にする。上記RS232C信号線
を使用していない場合は、設定時間の経過後にお
いても同様に電流カツトオフ手段で、電源線路を
遮断する。
(実施例)
次に、この考案の一実施態様の無停電電源装置
インターフエースを図面を参照しながら説明す
る。
インターフエースを図面を参照しながら説明す
る。
第1図は本考案の一実施態様の無停電電源装置
インターフエースのブロツク図、第2図は本考案
の無停電電源装置インターフエースで搭載するプ
ログラムのアルゴリズムを示すフローチヤート、
第3図はその使用状況を説明するブロツク図第4
図は例えばパソコン側で使用するプログラムのア
ルゴリズムを示すフローチヤートである。
インターフエースのブロツク図、第2図は本考案
の無停電電源装置インターフエースで搭載するプ
ログラムのアルゴリズムを示すフローチヤート、
第3図はその使用状況を説明するブロツク図第4
図は例えばパソコン側で使用するプログラムのア
ルゴリズムを示すフローチヤートである。
第1図及び第3図において、1はこの考案の無
停電電源装置インターフエース2の電源入力端子
であつて、ここに無停電電源装置3の電源出力が
入力される。4はスルー回路であつて、その途中
に例えば電磁リレー等による電流カツトオフ手段
5が設けられる。そしてこの電流カツトオフ手段
が閉止の時は、その入力された電流は、そのまま
電源出力端子6に出力されるが、この電流出力端
子6にはパンコン、FA機器等7の電源入力端子
が接続される。8は停電入力端子であつてこれは
前記無停電電源装置3の多くが有している停電信
号出力端子等に接続される。9はマイクロプロセ
ツサであり、電源装置10により動作され、その
メモリ11には例えば第2図に示すアルゴリズム
によるプログラムが搭載されて、停電入力を検出
し、そして後記のRS232Cインターフエース、ラ
イトペンインターフエース又はマウスインターフ
エースに送信し又は交信して前記電流カツトオフ
手段5を操作又は制御する。実際の使用において
は前記マイクロプロセツサ9において用いられる
第2図に示すプログラムに対して、パソコン側で
は例えば第4図に示すアルゴリズムのプログラム
が実行される。12はRS232Cインターフエス、
13はライトペンインターフエースそして14は
マウスインターフエースであり、信号のパラレル
−シリアル変換をしてRS232C端子15、ライト
ペン信号線端子16又はマウス信号線端子17に
入出力する。前記RS232C端子15、ライトペン
信号線端子16そしてマウス信号線端子17はパ
ソコン等7のRS232C端子ライトペン端子又はマ
ウス信号線端子と接続される。
停電電源装置インターフエース2の電源入力端子
であつて、ここに無停電電源装置3の電源出力が
入力される。4はスルー回路であつて、その途中
に例えば電磁リレー等による電流カツトオフ手段
5が設けられる。そしてこの電流カツトオフ手段
が閉止の時は、その入力された電流は、そのまま
電源出力端子6に出力されるが、この電流出力端
子6にはパンコン、FA機器等7の電源入力端子
が接続される。8は停電入力端子であつてこれは
前記無停電電源装置3の多くが有している停電信
号出力端子等に接続される。9はマイクロプロセ
ツサであり、電源装置10により動作され、その
メモリ11には例えば第2図に示すアルゴリズム
によるプログラムが搭載されて、停電入力を検出
し、そして後記のRS232Cインターフエース、ラ
イトペンインターフエース又はマウスインターフ
エースに送信し又は交信して前記電流カツトオフ
手段5を操作又は制御する。実際の使用において
は前記マイクロプロセツサ9において用いられる
第2図に示すプログラムに対して、パソコン側で
は例えば第4図に示すアルゴリズムのプログラム
が実行される。12はRS232Cインターフエス、
13はライトペンインターフエースそして14は
マウスインターフエースであり、信号のパラレル
−シリアル変換をしてRS232C端子15、ライト
ペン信号線端子16又はマウス信号線端子17に
入出力する。前記RS232C端子15、ライトペン
信号線端子16そしてマウス信号線端子17はパ
ソコン等7のRS232C端子ライトペン端子又はマ
ウス信号線端子と接続される。
(考案の効果)
この考案の無停電電源装置インターフエースは
以上のように構成され、フアイルがオープンされ
ている等の処理の中途の状態で停電が生じても自
動的にそのフアイルがクローズされ、そしてフア
イルクローズの後はパワーダウンの支持を受信し
たりして本考案の無停電電源装置インターフエー
ス中にあるスルー回路をカツトオフするものであ
り、パソコン等のコンピユータを無人でもソフト
を破壊することなく稼働することができると共に
そのバツテリーの損傷を避けることができ産業上
顕著な効果を奏する。
以上のように構成され、フアイルがオープンされ
ている等の処理の中途の状態で停電が生じても自
動的にそのフアイルがクローズされ、そしてフア
イルクローズの後はパワーダウンの支持を受信し
たりして本考案の無停電電源装置インターフエー
ス中にあるスルー回路をカツトオフするものであ
り、パソコン等のコンピユータを無人でもソフト
を破壊することなく稼働することができると共に
そのバツテリーの損傷を避けることができ産業上
顕著な効果を奏する。
第1図は、この考案の無停電電源装置インター
フエースの一実施態様のブロツク図、第2図はそ
のインターフエース搭載のプログラムのアルゴリ
ズムを示すフローチヤート、第3図は使用状況に
ついての説明図、第4図はパソコン等で実行され
るプログラムのアルゴリズムの一例のフローチヤ
ートである。 図において、1……電源入力端子、4……スル
ー回路、5……電流カツトオフ手段、6……電源
出力端子、8……停電信号入力端子、9……マイ
クロプロセツサ、15……RS232C端子、16…
…ライトペン信号線端子、17……マウス信号線
端子。
フエースの一実施態様のブロツク図、第2図はそ
のインターフエース搭載のプログラムのアルゴリ
ズムを示すフローチヤート、第3図は使用状況に
ついての説明図、第4図はパソコン等で実行され
るプログラムのアルゴリズムの一例のフローチヤ
ートである。 図において、1……電源入力端子、4……スル
ー回路、5……電流カツトオフ手段、6……電源
出力端子、8……停電信号入力端子、9……マイ
クロプロセツサ、15……RS232C端子、16…
…ライトペン信号線端子、17……マウス信号線
端子。
Claims (1)
- プログラム機能を有する電子機器と無停電電源
装置が配設されているシステムにおいて、前記無
停電電源装置と前記端子機器との間に設け、前記
電子機器にRS232C信号線、ライトペン信号線又
はマウス信号線を経由し停電を通報するインター
フエイス及び前記各信号線端子と、前記無停電電
源よりの停電検出により作動開始し設定時間を可
変可能なタイマと、前記電子機器から前記
RS232C信号線を介し通報されるパワーダウンの
受信、或いは前記タイマ設定時間の設定時間後に
前記無停電電源からの電流供給をカツトオフする
電流カツトオフ手段と、前記停電検出並びに前記
各信号線インターフエースの通報を受信制御し前
記電流カツトオフ手段を操作するマイクロプロセ
ツサからなることを特徴とする無停電電源装置イ
ンターフエース。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1987156739U JPH0454507Y2 (ja) | 1987-10-15 | 1987-10-15 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1987156739U JPH0454507Y2 (ja) | 1987-10-15 | 1987-10-15 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0161726U JPH0161726U (ja) | 1989-04-19 |
| JPH0454507Y2 true JPH0454507Y2 (ja) | 1992-12-21 |
Family
ID=31435547
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1987156739U Expired JPH0454507Y2 (ja) | 1987-10-15 | 1987-10-15 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0454507Y2 (ja) |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5431940A (en) * | 1977-08-15 | 1979-03-09 | Nippon Tetrapod Co | Upright structure for breaking waves |
| JPS6155735U (ja) * | 1984-09-13 | 1986-04-15 | ||
| JPS61143228U (ja) * | 1985-02-22 | 1986-09-04 | ||
| JPS61267810A (ja) * | 1985-05-22 | 1986-11-27 | Mitsubishi Electric Corp | 停電検出判定回路 |
-
1987
- 1987-10-15 JP JP1987156739U patent/JPH0454507Y2/ja not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0161726U (ja) | 1989-04-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0824233A3 (en) | Method and apparatus for secure execution of software prior to a computer system being powered down or entering a low energy consumption mode | |
| JPH0833790B2 (ja) | コンピユ−タにおける電源遮断装置 | |
| JPH0454507Y2 (ja) | ||
| JPH0454508Y2 (ja) | ||
| JPH0454505Y2 (ja) | ||
| JPH0454506Y2 (ja) | ||
| JP2002041189A (ja) | 無停電電源装置 | |
| JPS6316314A (ja) | 無停電電源装置のインタ−フエイス装置 | |
| JPS58168118A (ja) | 自動電源切断制御方式 | |
| JPS5941027A (ja) | 計算機システム | |
| JPS6073753A (ja) | マイクロプロセツサの暴走処理方式 | |
| KR910010317A (ko) | Cpu의 동작모드를 체크하면서 리쥼처리를 하는 리쥼제어 시스템 및 방법 | |
| JP2529707B2 (ja) | 停電検知方式 | |
| JPS6384338A (ja) | 電源投入/遮断制御方式 | |
| JPS61187003A (ja) | プログラマブルコントロ−ラのホツト・コ−ルドスタ−ト自動切替方法 | |
| JPH07104893A (ja) | 電源切断装置 | |
| JPH0736458Y2 (ja) | 無停電電源装置 | |
| JPH054025Y2 (ja) | ||
| JPS6336320A (ja) | プログラマブルコントロ−ラ | |
| JPS6017123B2 (ja) | デ−タ処理装置の無人運転装置 | |
| JPH05224784A (ja) | コンピュータ装置 | |
| JP2536046Y2 (ja) | プログラマブルコントローラの電源回路 | |
| JPS61145617A (ja) | 電源切断回路 | |
| JPS6237746A (ja) | 制御システム | |
| JPS62256162A (ja) | デユ−プレツクス計算機システムの切替制御装置 |