JPH0479627A - 独立同期データ転送方式 - Google Patents
独立同期データ転送方式Info
- Publication number
- JPH0479627A JPH0479627A JP2193518A JP19351890A JPH0479627A JP H0479627 A JPH0479627 A JP H0479627A JP 2193518 A JP2193518 A JP 2193518A JP 19351890 A JP19351890 A JP 19351890A JP H0479627 A JPH0479627 A JP H0479627A
- Authority
- JP
- Japan
- Prior art keywords
- data
- frame
- clock
- network
- frames
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、時分割多重化装置のデータ転送方式に関し、
特に、時分割多重化装置を高速回線の網クロックに従属
されないで運用するシステムに有効な独立同期データ転
送方式に関する。
特に、時分割多重化装置を高速回線の網クロックに従属
されないで運用するシステムに有効な独立同期データ転
送方式に関する。
従来の技術
従来、時分割多重化装置の高速回線データ転送は、高速
回線の網クロックにクロック従属して動作する様になっ
ていた。
回線の網クロックにクロック従属して動作する様になっ
ていた。
また、複数の高速回線を収容することの可能な時分割多
重fヒ装置の場合には、いずれが1つの高速回線の網ク
ロックに従属して、全ての高速回線のデータ転送が行わ
れていた。
重fヒ装置の場合には、いずれが1つの高速回線の網ク
ロックに従属して、全ての高速回線のデータ転送が行わ
れていた。
発明が解決しようとする課題
しかしながら、上述した従来の時分割多重化装置の高速
回線データ転送方式では、網クロックが時分割多重化装
置のタロツク引き込み範囲以上の周波数偏差がある場合
には従属不能であるという欠点と、複数高速回線を収容
することの可能な時分割多重化装置の場合にはいずれか
1つの高速回線の網クロックに従属することになるので
、従属している高速回線の網クロックと他の高速回線の
網クロックの間に周波数誤差があれば、他の高遠回線の
データ転送においてデータスリップが発生するという欠
点がある。
回線データ転送方式では、網クロックが時分割多重化装
置のタロツク引き込み範囲以上の周波数偏差がある場合
には従属不能であるという欠点と、複数高速回線を収容
することの可能な時分割多重化装置の場合にはいずれか
1つの高速回線の網クロックに従属することになるので
、従属している高速回線の網クロックと他の高速回線の
網クロックの間に周波数誤差があれば、他の高遠回線の
データ転送においてデータスリップが発生するという欠
点がある。
本発明は従来の上記実情に鑑みてなされたものであり、
従って本発明の目的は、従来の技術に内在する上記諸欠
点を解消することを可能とした新規な独立同期−データ
転送方式を提供することにある。
従って本発明の目的は、従来の技術に内在する上記諸欠
点を解消することを可能とした新規な独立同期−データ
転送方式を提供することにある。
課題を解決するための手段
上記目的を達成する為に、本発明に係る独立同期データ
転送方式は、内部発振部を有する時分割多重化装置で内
部クロックを高速回線の網クロックに従属しないで運用
し、かつ内部クロックと網クロックを比較した場合に内
部クロックの方が高周波数であるシステムにおいて、n
を任意の整数とすると、送信側では、内部クロックによ
る多重化フレームのフレームのフレーム周期時間当たり
に網クロックで送出できるビット数以下に装置内のフレ
ーム又はサブフレームのフレム同期ビットおよび多重化
データの割付を禁止することにより網クロックに乗り替
えるときに各フレーム又は各サブフレームの有効データ
のみを内部クロックによりnフレーム又はnサブフレー
ム分バッファリングし、バッファリングされたデータを
網クロックにより送出し、送信終了後に次のnフレーム
又はnサブフレーム分の有効データがバッファリングさ
れるまでの時間、つまり内部クロックによるnフレーム
又はnサブフレーム周期時間当たりに網クロックで送出
できるビット数に対する有効データ不足ビット数の送出
時間に網クロックによりダミーデータを送出し、nフレ
ーム又はnサブフレーム周期ではダミーデータによる整
数補正できない小数点以下のビット補正はnフレーム又
はnサブフレームの2倍以上の周期でダミーデータ送出
ビット数のプラス・マイナス制御を行う手段を有し、受
信側では、nフレーム又はnサブフレーム単位にダミー
データの付加されたデータを網クロックにより受信し、
網クロックにより受信データのフレーム同期検出を行い
、受信データを網クロックから内部クロックに乗り替え
るときにダミーデータを除いてnフレーム又はnサブフ
レームの有効データ部のみをバッファリングし、バッフ
ァリングされたデータを内部クロックにより1フレーム
単位で有効データを読出し、 かつ送信側で禁止領域を転送していないので有効データ
の読出し終了後にダミーを挿入することによりフレーム
を再生する手段を備えて構成される。
転送方式は、内部発振部を有する時分割多重化装置で内
部クロックを高速回線の網クロックに従属しないで運用
し、かつ内部クロックと網クロックを比較した場合に内
部クロックの方が高周波数であるシステムにおいて、n
を任意の整数とすると、送信側では、内部クロックによ
る多重化フレームのフレームのフレーム周期時間当たり
に網クロックで送出できるビット数以下に装置内のフレ
ーム又はサブフレームのフレム同期ビットおよび多重化
データの割付を禁止することにより網クロックに乗り替
えるときに各フレーム又は各サブフレームの有効データ
のみを内部クロックによりnフレーム又はnサブフレー
ム分バッファリングし、バッファリングされたデータを
網クロックにより送出し、送信終了後に次のnフレーム
又はnサブフレーム分の有効データがバッファリングさ
れるまでの時間、つまり内部クロックによるnフレーム
又はnサブフレーム周期時間当たりに網クロックで送出
できるビット数に対する有効データ不足ビット数の送出
時間に網クロックによりダミーデータを送出し、nフレ
ーム又はnサブフレーム周期ではダミーデータによる整
数補正できない小数点以下のビット補正はnフレーム又
はnサブフレームの2倍以上の周期でダミーデータ送出
ビット数のプラス・マイナス制御を行う手段を有し、受
信側では、nフレーム又はnサブフレーム単位にダミー
データの付加されたデータを網クロックにより受信し、
網クロックにより受信データのフレーム同期検出を行い
、受信データを網クロックから内部クロックに乗り替え
るときにダミーデータを除いてnフレーム又はnサブフ
レームの有効データ部のみをバッファリングし、バッフ
ァリングされたデータを内部クロックにより1フレーム
単位で有効データを読出し、 かつ送信側で禁止領域を転送していないので有効データ
の読出し終了後にダミーを挿入することによりフレーム
を再生する手段を備えて構成される。
実施例
次に本発明をその好ましい一実施例について図面を参照
して具体的に説明する。
して具体的に説明する。
第1図は本発明の一実施例を示すブロック構成図である
。
。
第1図を参照するに、内部発振部1の出力クロックを基
に、装置内クロック制御部2は装置内の各種タイミング
を生成する6 多1・分離部3は装置内クロック制御部2からのタイミ
ングにより多重化フレームを組み立て送出する1但しこ
の場合には、多重化フレームのフレーム周期時間当たり
に網クロックタイミングで送出可能なビット数以下に多
重化フレーム内削付けを制限して送出する。送出データ
クロック乗り替え部4は、一部側付禁止された多重化フ
レームの割付禁止部分以外のデータのみを装置内クロッ
ク制御部2からのタイミングにより、フレーム管理され
た形でバッファリングして行く。これに対し、送信側網
クロック制御部5は、網クロックタイミングをラインイ
ンタフェース部6から供給されることにより送出データ
クロック乗り替え部4に対して各フレーム単位でフレー
ム内有効データビット数だけ網クロックにより読出して
いき、nフレーム読出したところで装置内クロックによ
るnフレーム周期時間当たりに網クロックにより送出す
べきビット数に足りないビット数分だけ網クロックによ
る読出しを行わないで次のrlフレームデータが全てセ
ットされるのを待つ。
に、装置内クロック制御部2は装置内の各種タイミング
を生成する6 多1・分離部3は装置内クロック制御部2からのタイミ
ングにより多重化フレームを組み立て送出する1但しこ
の場合には、多重化フレームのフレーム周期時間当たり
に網クロックタイミングで送出可能なビット数以下に多
重化フレーム内削付けを制限して送出する。送出データ
クロック乗り替え部4は、一部側付禁止された多重化フ
レームの割付禁止部分以外のデータのみを装置内クロッ
ク制御部2からのタイミングにより、フレーム管理され
た形でバッファリングして行く。これに対し、送信側網
クロック制御部5は、網クロックタイミングをラインイ
ンタフェース部6から供給されることにより送出データ
クロック乗り替え部4に対して各フレーム単位でフレー
ム内有効データビット数だけ網クロックにより読出して
いき、nフレーム読出したところで装置内クロックによ
るnフレーム周期時間当たりに網クロックにより送出す
べきビット数に足りないビット数分だけ網クロックによ
る読出しを行わないで次のrlフレームデータが全てセ
ットされるのを待つ。
但し、装置内クロックによるnフレーム周期時間当たり
に網クロックで送出すべきビット数は整数になることは
まれであり、かつジッタがあることを考慮して例えばジ
ッタが±1ビット以下である場合には3nフレーム周期
で各nフレーム当たりに網クロックによる読出し禁止ビ
ット数を+1.01−1という様に補正して読み出す、
この様にして送信データを網クロックに乗り替えた後に
ラインインタフェース部6に出力し、ラインインタフェ
ース部6より高速回線に送出する。
に網クロックで送出すべきビット数は整数になることは
まれであり、かつジッタがあることを考慮して例えばジ
ッタが±1ビット以下である場合には3nフレーム周期
で各nフレーム当たりに網クロックによる読出し禁止ビ
ット数を+1.01−1という様に補正して読み出す、
この様にして送信データを網クロックに乗り替えた後に
ラインインタフェース部6に出力し、ラインインタフェ
ース部6より高速回線に送出する。
逆にデータの受信は、ラインインタフェース部6からの
受信用網クロックによりフレーム同期処理部7でフレー
ム同期を検出し、フレーム有効領域情報を受信側網クロ
ック制御部8に通知する。
受信用網クロックによりフレーム同期処理部7でフレー
ム同期を検出し、フレーム有効領域情報を受信側網クロ
ック制御部8に通知する。
受信側網クロック制御部8では、網クロックとフレーム
有効領域情報を基に受信データクロック乗り換え部9に
受信データの有効データをフレーム管理された形でバッ
ファリングして行く、これに対して、装置内クロック制
御部2は各フレーム単位に有効データビット数だけ内部
クロックにより読み出していき、無効ビット数だけ読み
出しをやめることにより多重化フレームを内部のフレー
ム長に再生し、多重・分離部3に渡す、多重・分離部3
では、装置内クロック制御部2からの内部クロックタイ
ミングにより、多重化フレームを受信し、多重化フレー
ムを分離処理する。
有効領域情報を基に受信データクロック乗り換え部9に
受信データの有効データをフレーム管理された形でバッ
ファリングして行く、これに対して、装置内クロック制
御部2は各フレーム単位に有効データビット数だけ内部
クロックにより読み出していき、無効ビット数だけ読み
出しをやめることにより多重化フレームを内部のフレー
ム長に再生し、多重・分離部3に渡す、多重・分離部3
では、装置内クロック制御部2からの内部クロックタイ
ミングにより、多重化フレームを受信し、多重化フレー
ムを分離処理する。
発明の詳細
な説明したように、本発明によれば、内部クロックによ
る多重化フレームのフレーム又はサブフレーム周期時間
当たりに網クロックで送出できるビット数以下になる様
に各フレーム又は各サブフレームの使用禁止部分を設け
、送信側では内部クロックから網クロックに乗り替える
ときに各フレーム又は各サブフレームの使用禁止部分を
廃棄しnフレーム又はnサブフレーム単位で網クロック
に乗り換えて送出し、不足ビットに関してはダミービッ
トを送出し、受信側では、網クロックによりデータ受信
しフレーム同期をとり、網クロックから内部クロックに
乗り替えるときにダミービットを廃棄し、逆に各フレー
ム又は各サブフレーム単位で送信側で廃棄した使用禁止
部分を挿入し、フレーム又はサブフレームを復現するこ
とにより、内部クロックが網クロックより高い周波数で
ある場合に網クロックに従属する必要がないので、クロ
ックの引き込み範囲により制限をうけることがないとい
う点と、複数の高速回線を有する場合にどの高速回線の
網クロックに従属することもなく、全高速回線のデータ
転送においてエラーなしで転送できるという効果が得ら
れる。
る多重化フレームのフレーム又はサブフレーム周期時間
当たりに網クロックで送出できるビット数以下になる様
に各フレーム又は各サブフレームの使用禁止部分を設け
、送信側では内部クロックから網クロックに乗り替える
ときに各フレーム又は各サブフレームの使用禁止部分を
廃棄しnフレーム又はnサブフレーム単位で網クロック
に乗り換えて送出し、不足ビットに関してはダミービッ
トを送出し、受信側では、網クロックによりデータ受信
しフレーム同期をとり、網クロックから内部クロックに
乗り替えるときにダミービットを廃棄し、逆に各フレー
ム又は各サブフレーム単位で送信側で廃棄した使用禁止
部分を挿入し、フレーム又はサブフレームを復現するこ
とにより、内部クロックが網クロックより高い周波数で
ある場合に網クロックに従属する必要がないので、クロ
ックの引き込み範囲により制限をうけることがないとい
う点と、複数の高速回線を有する場合にどの高速回線の
網クロックに従属することもなく、全高速回線のデータ
転送においてエラーなしで転送できるという効果が得ら
れる。
第1図は本発明の一実施例を示すブロック構成図である
。 1・・・内部発振部、2・・・内部クロック制御部、3
・・・多重・分離部、4・・・送信データクロック乗り
替え部、5・・・送信側網クロック制御部、6・・・ラ
インインタフェース部、7・・・フレーム同期処理部、
8・・・受信側網クロック制御部、9・・・受信データ
クロツタ乗り換え部
。 1・・・内部発振部、2・・・内部クロック制御部、3
・・・多重・分離部、4・・・送信データクロック乗り
替え部、5・・・送信側網クロック制御部、6・・・ラ
インインタフェース部、7・・・フレーム同期処理部、
8・・・受信側網クロック制御部、9・・・受信データ
クロツタ乗り換え部
Claims (1)
- 【特許請求の範囲】 内部発振部を有する時分割多重化装置で内部クロックを
高速回線の網クロックに従属しないで運用し、かつ内部
クロックと網クロックを比較した場合に内部クロックの
方が高周波数であるシステムにおいて、nを任意の整数
とすると、 送信側では、内部クロックによる多重化フレームのフレ
ーム周期又はサブフレーム周期時間当たりに網クロック
で送出できるビット数以下に装置内のフレーム又はサブ
フレームのフレーム同期ビットおよび多重化データの割
付を禁止することにより網クロックに乗り替えるときに
各フレーム又は各サブフレームの有効データのみを内部
クロックによりnフレーム又はnサブフレーム分バッフ
ァリングし、バッファリングされたデータを網クロック
により送出し、送信終了後に次のnフレーム又はnサブ
フレーム分の有効データがバッファリングされるまでの
時間、つまり内部クロックによるnフレーム又はnサブ
フレーム周期時間当たりに網クロックで送出できるビッ
ト数に対する有効データ不足ビット数の送出時間に網ク
ロックによりダミーデータを送出し、nフレーム又はn
サブフレーム周期ではダミーデータによる整数補正でき
ない小数点以下のビット補正はnフレーム又はnサブフ
レームの2倍以上の周期でダミーデータ送出ビット数の
プラス・マイナス制御を行う手段を有し、 受信側では、nフレーム又はnサブフレーム単位にダミ
ーデータの付加されたデータを網クロックにより受信し
、網クロックにより受信データのフレーム同期検出を行
い、受信データを網クロックから内部クロックに乗り替
えるときにダミーデータを除いてnフレーム又はnサブ
フレームの有効データ部のみをバッファリングし、バッ
ファリングされたデータを内部クロックにより1フレー
ム単位で有効データを読出し、かつ送信側で禁止領域を
転送していないので有効データの読出し終了後にダミー
を挿入することによりフレームを再生する手段を有する ことを特徴とした時分割多重装置の独立同期データ転送
方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2193518A JPH0479627A (ja) | 1990-07-20 | 1990-07-20 | 独立同期データ転送方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2193518A JPH0479627A (ja) | 1990-07-20 | 1990-07-20 | 独立同期データ転送方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0479627A true JPH0479627A (ja) | 1992-03-13 |
Family
ID=16309402
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2193518A Pending JPH0479627A (ja) | 1990-07-20 | 1990-07-20 | 独立同期データ転送方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0479627A (ja) |
-
1990
- 1990-07-20 JP JP2193518A patent/JPH0479627A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4107469A (en) | Multiplex/demultiplex apparatus | |
| US4694472A (en) | Clock adjustment method and apparatus for synchronous data communications | |
| EP0156213B1 (en) | Apparatus and method for providing a transparent interface across a satellite communications link | |
| US4270203A (en) | Timing adjustment circuit for digital switching | |
| US5524107A (en) | Multiport multidrop digital system | |
| JPH0479627A (ja) | 独立同期データ転送方式 | |
| JP2001053705A (ja) | 伝送装置 | |
| US7058090B1 (en) | System and method for paralleling digital wrapper data streams | |
| US7372930B2 (en) | Method to synchronize data and a transmitter and a receiver realizing said method | |
| EP0252630B1 (en) | Transmission system using forward error correction | |
| CA1265271C (en) | BIT-INTERLADE MULTIPLEXING SYSTEM FOR BYTE SYNCHRONIZATION IN COMMUNICATION DEVICES | |
| US4769809A (en) | Method of and circuit arrangement for through-switching broadband digital signals without phase jump in a synchronous broadband communication network | |
| EP1451697B1 (en) | Data structure for data transmission on a time division multiplexed bus | |
| JPH03262225A (ja) | 通信装置 | |
| JPH0482338A (ja) | 多重分離装置 | |
| JP3341326B2 (ja) | フレーム同期方法及び伝送装置 | |
| JPH08172452A (ja) | パケット位相同期回路 | |
| JP3009901B2 (ja) | Isdnインターフェース方式 | |
| KR200202601Y1 (ko) | 시스템 유니트간 데이터전송에서 기준신호를 자체적으로생성하는 버퍼링 장치 | |
| JPH0461528A (ja) | 時分割多重分離装置 | |
| JPH0335632A (ja) | 中継局のスタッフ多重変換方式 | |
| KR100325133B1 (ko) | 에이유4 프레임의 씨4 데이터를 이4 데이터로 변환하는 회로 | |
| JPS5816772B2 (ja) | 同期方式 | |
| WO1993004541A1 (en) | Multiport multidrop digital system | |
| JPS6145649A (ja) | 回線多重型ル−プ状ネツトワ−クに於けるマルチドロツプ通信方式 |