JPH0523552B2 - - Google Patents

Info

Publication number
JPH0523552B2
JPH0523552B2 JP60099993A JP9999385A JPH0523552B2 JP H0523552 B2 JPH0523552 B2 JP H0523552B2 JP 60099993 A JP60099993 A JP 60099993A JP 9999385 A JP9999385 A JP 9999385A JP H0523552 B2 JPH0523552 B2 JP H0523552B2
Authority
JP
Japan
Prior art keywords
signal
video
television
address counter
video memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60099993A
Other languages
English (en)
Other versions
JPS61258580A (ja
Inventor
Ryukichi Wada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9999385A priority Critical patent/JPS61258580A/ja
Publication of JPS61258580A publication Critical patent/JPS61258580A/ja
Publication of JPH0523552B2 publication Critical patent/JPH0523552B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は受信できる複数のテレビ放送の映像
を、映像メモリを使用した簡易な構成で、ブラウ
ン管等に同時にコマ落とし状の静止画として表示
するようにしたテレビジヨン受信機に関するもの
である。
〔従来の技術〕
現在、テレビ放送はVHF局だけで大阪地区は
6局、東京地区は7局有り、UHF局も含めると
それ以上になる。これらのテレビ放送が現在どの
ような内容の放送をしているかを実際に視聴者が
見るにはテレビのチヤンネルを順に変えていく方
法、又は複数のテレビ受信機を備える以外にな
い。
〔発明が解決しようとする問題点〕
このように従来のテレビジヨン受信機では複数
の放送局のテレビ放送を同時に見ることはできな
い。この目的を達しようとすれば多くのテレビ受
信機を備えなければならず、不経済であり、実際
的ではない。
本発明は上記問題点を解消するためになされた
もので、簡易な構成で複数のテレビ放送局の放送
を1つのチユーナを使用するのみで、コマ落とし
状であるが、同時に表示でき、さらに各チヤンネ
ルをコマ落とし状に多画面表示していく際、信号
のないチヤンネルは飛ばして表示していく、即ち
例えばチヤンネル選局ポジジヨンに各放送チヤン
ネルをプリセツトして放送を受信選局する際チヤ
ンネルがプリセツトされていないポジシヨン、あ
るいはプリセツトされていても信号のないポジシ
ヨンは飛ばして表示していくテレビジヨン受信機
を得ることを目的とする。
〔問題点を解決するための手段〕
この発明に係るテレビジヨン受信機はそれぞれ
の領域がテレビ放送の1つの放送局の映像に対応
した複数の書き込み領域を有する映像メモリを持
ち、テレビ映像を水平、垂直時間軸上でサンプリ
ングして情報を間引き、同期の問題を解決するた
めに設けたバツフアメモリに一旦書き込み、この
内容を映像メモリが読み出しのためにアクセスさ
れていない時に映像メモリに転送し、1コマの転
送が終了すればテレビ映像を次のチヤンネルの放
送に変更し、この内容を同様にして映像メモリの
次の書き込み領域に転送し、この動作を順次繰り
返して映像メモリに多画面の情報を書き込み、同
時に読み出して表示するようにしたもので、映像
メモリの書き込み、読み出し用の同期信号として
は局部同期信号発生器の局部同期信号を用い、さ
らにテレビ放送チヤンネルを選局ポジシヨンの順
に順次変えて行く時チヤンネルがプリセツトされ
ていない選局ポジシヨンは飛ばして表示を行なう
ための信号有無検出回路を設けたものである。
〔作用〕
この発明においては、多画面表示の各テレビ放
送チヤンネルの画像を一定時間毎に順次変えるた
め、映像メモリを読み出して表示させる同期用信
号として局部同期信号発生器を設けている。また
同時にこのコマ落とし表示を自然に行なうため映
像メモリの読み出しと書き込みを同時に行なつて
いるが、それには書き込みと読み出しが同期がと
れていることが必要であり、この目的のためにバ
ツフアメモリを設け、テレビ信号を一旦これにテ
レビ放送信号の同期信号に従つて転送する。また
該バツフアメモリからの転送先を映像メモリに設
けた各領域に指定できるように、その先頭アドレ
ス値がセツト可能なアドレスカウンタを設けてお
り、このカウンタでは、書き込むべき1コマのテ
レビ信号の先頭(垂直同期信号)と転送用の局部
同期信号発生器による水平同期信号により初期値
が映像メモリの各領域に相当した番地にセツトさ
れ、クロツク信号が来る毎にそのセツトした値か
ら順に加算されていくこととなる。
〔実施例〕
以下、この発明の一実施例を図について説明す
る。この実施例は水平方向80画素、垂直方向ライ
ン数80本(インターレースで160本)の大きさに
1フイールドのテレビ映像をサンプリングし、こ
れをそれぞれ放送チヤンネルが異なる9枚の静止
画として、映像メモリに記憶し、ブラウン管に表
示するものであつて、それぞれの静止画を一定時
間毎に変化させることにより、内容を更新しコマ
落とし状に第8図のように放送されている最大9
つのチヤンネルの映像を表示させるものである。
第1図は本発明の一実施例によるテレビジヨン
受信機の全体ブロツク図、第3図は第1図の映像
メモリ周辺の詳細ブロツク図、第4図は第3図の
タイミングコントロール回路12の詳細図であ
る。
第1図においてアンテナ30で受けたテレビ信
号はチユーナ1で希望チヤンネルが選択され、映
像増幅復調回路2へ伝わる。復調映像信号出力A
はスイツチ回路4を経て映像出力回路6へ導か
れ、ブラウン管16をドライブする。一方映像信
号Aは同期分離回路3へも供給され、その出力で
ある垂直同期信号SV、水平同期信号SHはスイツ
チ回路5を経て偏向回路7に導かれ、偏向ヨーク
17をドライブするための鋸歯状波電流を発生す
る。そしてブラウン管16上にテレビ映像を表示
する。これは一般的なテレビ受信機の構成であ
る。一方破線で示した範囲は本発明による回路部
分である。
8は局部同期信号発生器であつて、局部垂直同
期信号MV、局部水平同期信号MHを生成し、こ
れらは1点鎖線内のブロツクのタイミングの基準
となると同時に映像メモリ10の内容が読み出さ
れてD/A変換器11によりアナログ信号Gとな
つたテレビ信号をスイツチ4を通してブラウン管
1に表示する際の偏向回路7のための同期信号と
なる。また14はコントロール用のマイクロプロ
セツサーであつて、押ボタン15、垂直同期信号
MV、信号有無検出回路39の出力IDを入力とし
て持つており、該信号MVを基準として、チヤン
ネルポジシヨンを初期の位置にするチヤンネルリ
セツトパルスCR、チヤンネルポジシヨンを1つ
ずつ順次シフトするチヤンネルシフトパルスCS、
また通常テレビ受信モードではローレベル、多画
面表示モードではハイレベルとなるモード信号M
(この信号Mに基づいてスイツチ回路4,5はロ
ーレベルのとき1側、ハイレベルのとき2側に切
換わる。)、1フイールド期間(1V期間)ハイレ
ベルであるタイミングパルスT、及びバツフアメ
モリ18の内容を映像メモリ10へ転送する際の
転送先頭アドレスPを出力する。9はA/D変換
器で、テレビ信号Aがデイジタルテレビ信号Eへ
変換され、それが順次バツフアメモリ18へ書き
込まれ、その内容が映像メモリ10へ転送され
る。13は以上の動作に必要なクロツク信号を発
生する発振器で、水平同期信号SH、垂直同期信
号SVに同期したバツフアメモリ書き込み用クロ
ツク、A/Dコンバータ9のサンプリングクロツ
クとして使われるクロツク信号CL2、及びバツ
フアメモリの読み出し、転送、及び映像メモリ1
0の読み出し用として使われる局部水平同期信号
MH、局部垂直同期信号MVに同期したクロツク
信号CL1を生成する。12はアドレスカウンタ
及び各メモリの制御を行なうタイミングコントロ
ール回路である。また15は表示コントロールキ
ーボタンであつて、通常テレビ表示モードと第8
図に示す9画面の多画面表示モードとをこれを押
す毎に交互に変化させるためのものである。
以下動作について詳細に説明する。第2図はマ
イクロプロセツサー14のフローチヤートを示し
たものである。
まず通常テレビモードにてキーボタン15を押
した場合について説明すると、第2図のステツプ
S2でキー15入力が有ると、多画面表示モード
(M=1)でないのでステツプS3からステツプS6
に進み信号Mをハイレベル、即ち1にセツトして
多画面表示モードにする。この信号Mは、第1図
のスイツチ4,5を2側に切換えて映像メモリ1
0からの映像信号を表示させる。次にステツプ
S7でチヤンネルポジシヨンリセツトパルスCRを
チユーナ1へ出力し、ポジシヨン1にプリセツト
されているテレビ放送を選局させると同時にプロ
セツサ14内部のRAMに構成されているポジシ
ヨンカウンタを1にリセツトする。続いてステツ
プS8でバツフアメモリ18の内容を映像メモリ
10へ転送する際の転送先初期アドレスPをポジ
シヨンカウンタの値に応じて出力する。このPの
値は映像メモリ10の書き込みアドレスカウンタ
の初期値としてセツトする訳であるが、例えば第
8図に示す多画面表示の各場所については下記の
ようになる。
画面 垂直アドレス 水平アドレス ポジシヨン カウンタ カウンタ 1 0 0 2 0 80 3 0 160 4 80 0 5 80 80 6 80 160 7 160 0 8 160 80 9 160 160 つまり映像メモリは全体として水平方向0〜
239、垂直方向0〜239のアドレスを持っており、
その中に構成される9枚の映像は前記のように水
平方向80、垂直方向80の画素で構成しているから
である。
続いてマイクロプロセツサ14はこれに入力さ
れているMVパルスをカウントし、一定時間の待
機(ウエイト)動作を行なう。これはステツプ
S7で値の変更指令を行なつてから、チユーナ1
の応答スピードにより、安定したテレビ信号Aが
出るまでに時間を要するからである。この時間は
約1秒前後の値になる。この時間が本発明の多画
面表示を実施した時の画面更新間隔となり、例え
ば1秒とするとポジシヨン1の映像内容が更新さ
れて、次のポジシヨン2の内容が更新されるまで
1秒、従つて同じチヤンネルの映像が更新される
のは9秒間隔となる。そしてステツプS16で信号
有無検出回路39の出力IDを読み取り、テレビ
放送があれば(IDがハイレベルであれば)ステ
ツプS10へ移る。
続いてステツプS10で安定した映像信号Aをデ
イジタル化したデイジタル映像信号をバツフアメ
モリへ書き込むタイミング、そして映像メモリへ
の転送のタイミングを決めるタイミングパルスT
を発生する。このパルスは信号MVに基づく1フ
イールド期間ハイレベルの信号である。
つまり映像メモリ10は局部同期信号発生器8
よりの同期信号MV,MHに同期して動いてい
る。従つてこれと全く同期のとれていない映像信
号Eを直接映像メモリに書くことはできない。直
接書こうとすれば映像メモリの同期系を書き込み
時、一時映像E側の同期信号SH,SVに切換えね
ばならない。しかしこうすれば映像メモリは連続
読み出しができず、表示画面は書き込み時同期の
乱れた不自然なものになる。このため一旦映像信
号E側の同期信号SH,SVに基づいて信号Eをバ
ツフアメモリに書き込む。つまり第4図において
タイミングパルスTは信号MVに同期している
が、クロツク入力がSVであるDフリツプフロツ
プ27は、この1フイード期間ローレベルの信号
SVに同期したバツフアメモリ書き込み制御パル
スを発生する。この間1フイールド分の映像
がバツフアメモリに書き込まれる訳である。次に
2個のDフリツプフロツプ28,29はタイミン
グパルスを2フイールド期間遅らせて映像メモリ
書き込み制御パルスを発生する。このパルス
はより時間的に後に位置し、がローレベ
ルの間にバツフアメモリに書き込まれた内容を映
像メモリへ転送する期間を示している。転送タイ
ミングは信号MVに同期しているので、映像メモ
リの読み出し空時間を利用して転送するのは容易
で、このような構成により読み出しと転送が並行
して行なわれ、自然な表示が可能となる。そして
ステツプS16でテレビ信号がなければ(IDがロー
レベルであれば)タイミングパルスTを出力せ
ず、次のチヤンネルへシフトするCS出力のみを
出しステツプS12へ進む。
続いてマイクロプロセツサ14はステツプS11
で次のチヤンネルポジシヨンへ進めるチヤンネル
シフトパルスCSを出力し、さらにポジシヨンカ
ウンタを1つカウントアツプする。この動作を繰
り返して第8図のように9画面の表示を構成す
る。次にステツプS12はポジシヨンカウンタが10
になつた時、初期のポジシヨン1にリセツトする
ためのもので、表示位置が1→2→3…7→8→
9→1→2となる様動作している。同時にステツ
プS13は表示位置1にいつもチヤンネルポジシヨ
ン1の映像が表示されるよう機能するものであ
る。ステツプS14の次はステツプS2→S5→S8へと
順次進んでいく。
次に多画面表示モード中キー入力15があつた
時はステツプS2→S3→S4へと進んでステツプS4
で通常テレビモードになるよう信号Mがローレベ
ルになる。この結果スイツチ回路4,5が1側に
切換わつて通常テレビ映像が表示される。これ以
後ステツプS2→S5→S2を繰り返す。
次に第1図の1点鎖線内の映像メモリ周辺詳細
図である第3図、この第3図のタイミングコント
ロール回路12の内部ブロツク図である第4図に
ついて説明する。
第3図の22はバツフアメモリ18のアドレス
カウンタである。デイジタル映像信号Eがバツフ
アメモリ18に書き込まれる時はアドレスカウン
タ22は書き込みアドレスカウンタとして働き、
又バツフアメモリ18の内容を映像メモリへ転送
する時は該カウンタ22は読み出しアドレスカウ
ンタとして働く。書き込み時のアドレスカウンタ
22のクロツクQはスイツチ25が1側になつて
Sである。この制御は前記の信号で行なわ
れ、がローレベルの時はメモリは書き込みモ
ードであり、かつスイツチ25を1側に切換え
る。
信号Sは次の3つで構成されている。即ちアド
レスカウンタ全体をリセツトする垂直同期信号
SV、水平アドレスカウンタのドツトクロツクCL
3(これはA/D変換器のサンプリングクロツク
と同じで1水平時間で80までカウントする)そし
て垂直アドレスカウンタのラインクロツクでこれ
は水平同期信号SHを1/3に分周したものであり、
これによつてテレビ映像信号の帰線部を除いた映
像部が240本で構成されているのを1/3の80本に間
引かれる。
次に23は映像メモリ10を読み出すための読
み出しアドレスカウンタで、そのクロツクKはカ
ウンタ全体をリセツトする垂直同期信号MV、水
平アドレスカウンタドツトクロツク、垂直アドレ
スカウンタのラインクロツクである水平同期信号
MHで構成され、それぞれ0から239までカウン
トする。そして24はバツフアメモリ18より映
像メモリ10への転送時の書き込みアドレスカウ
ンタで、そのアドレスクロツクRはバツフアメモ
リ23の読み出し時のアドレスカウンタクロツク
としても使用し、上記アドレスカウンタ23のク
ロツクKと同じく垂直同期信号MV,水平同期信
号MH,ドツトクロツクで構成される。
但し、アドレスカウンタ24の初期値は第8図
の画面位置1〜9に従つて前述のように0,80,
160と変えねばならないので、このアドレスカウ
ンタ24は初期値セツト可能なアドレスカウンタ
であり、垂直同期信号MVで垂直アドレスカウン
タの初期値を、水平同期信号で水平アドレスカウ
ンタの初期値を、それぞれ0,80,160にセツト
し、その値から80個をカウントする。
信号Wは映像メモリ10の読み/書き制御信号
で、ローレベルの時は書き込みモードである。そ
してこの時信号Wによつてスイツチ26は2側に
なり、アドレスカウンタ24よりのアドレスNが
映像メモリ10に供給される。
次に20はSCIをシフトクロツクとする直列/
並列変換器、21はLDをロード信号、SC2をシ
フトクロツクとする並列/直列変換器であり、こ
れらは映像メモリ10において、読み/書きモー
ドが並行して行なわれるので、読み出し信号Fが
時間的に連続しないのを連続信号に変換するため
に使われる。
以上の動作をタイミング図に示したのが第5
図、第6図、第7図である。第5図は垂直同期信
号MV,SV,水平同期信号MH,SHを基準とし
たタイミング図で、バツフアメモリへの書き込
み、そしてその内容の転送のタイミングを示して
いる。
前述のようにタイミングパルスTから信号
MV,SVにより長さ1フイールドの制御信号
BW,が作られ、がローレベルの間は信
号Qにより垂直アドレスカウンタ22が動作し、
1フイールドの映像を1/3に間引いた80ライン分
のデータEがバツフアメモリ18に書き込まれ
る。続く信号がローレベルの期間は、その前
に書き込まれたバツフアメモリ18の内容が信号
MHに同期して映像メモリ10へ転送される。こ
の間常に映像メモリ10はアドレス信号Mにより
読み出し動作が並行して行なわれている。
第6図はドツトクロツクの単位で示した映像信
号Eのバツフアメモリへの書き込みタイミングを
示している。第3図の基準発振器13のクロツク
CL2(5MHz)を1/3分周した信号CL3でA/D
変換器9を動作させ、デイジタル映像信号Eを生
成し、同じクロツクで動作する水平アドレスカウ
ンタ22により、1水平ライン80画素のデータが
書き込まれる。第7図は映像メモリの読み出しと
バツフアメモリからの転送による書き込みが並行
して行なわれる様子を示している。
SC2は基準クロツク信号で5MHz、信号19は
それを1/3分周した信号で、バツフアメモリ18
の読み出しクロツクと、映像メモリ10の書き込
みクロツクである信号Rと、並列/直列変換器2
1のデータロードパルスLDとして使われている。
そして信号SC1は20/3MHzのクロツクで、映像
メモリ10からのデータEを一旦シフトレジスタ
20に入れるためのシフトクロツクである。
シフトレジスタ(直列/並列変換器)20内の
データは信号LDでシフトレジスタ(並列/直列
変換器)21にロードされ、シフトクロツクSC
2で連続した信号Uを生成する。この信号Uが
D/A変換器11に導かれる。
信号Wは信号SC1を1/4分周したもので、この
信号がローレベルの間に転送データが映像メモリ
10へ書き込まれる。
以上のような動作で数多くあるテレビ放送を1
つの画面に合成して同時に見られる装置を提供で
きる。
〔発明の効果〕
以上のようにこの発明によれば、各チヤンネル
のテレビ画像を記憶するための映像メモリ、同期
の問題を解決するためテレビ信号を一旦記憶する
映像バツフアメモリ、映像メモリの各領域の先頭
番地をセツトできる書き込み用アドレスカウン
タ、映像メモリ全体を読み出すための読み出しア
ドレスカウンタ、及び該書き込み、読み出しの同
期用の局部同期信号発生器を用いて装置を構成し
たので、画像書き換えのため表示が中断したり、
同期が乱れることなく、性能のよい、コマ落とし
状に画面更新が自然に行なえる多画面表示装置を
提供でき、しかも信号のないチヤンネルは飛ばし
て多画面表示ができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例によるテレビジヨン
受信機の全体構成図、第2図は上記実施例に使用
したマイクロプロセツサのフローチヤート図、第
3図は第1図の詳細図、第4図は第3図のタイミ
ングコントロール回路12の詳細図、第5図,第
6図及び第7図は上記実施例の動作タイミング
図、第8図は上記実施例の多画面表示例を示す図
である。 1はテレビ放送を選局するチユーナ、10は映
像メモリ、18は映像バツフアメモリ、8は局部
同期信号発生器、24は先頭アドレスがセツト可
能な書き込みアドレスカウンタ、14はマイクロ
プロセツサ(制御手段)、39は信号有無検出回
路。

Claims (1)

    【特許請求の範囲】
  1. 1 テレビ放送チヤンネルを選択する手段と、複
    数の書き込み領域を有する映像主メモリと、局部
    同期信号を発振する局部同期信号発生器と、テレ
    ビ映像信号の有無を検出し有無信号を出力する検
    出回路と、該有無信号に基づいてテレビ信号を一
    時的に記憶する映像バツフアメモリと、上記映像
    主メモリの個々の領域の先頭番地をセツトできる
    上記局部同期信号発生器の同期信号に同期して上
    記映像バツフアメモリの信号を上記映像主メモリ
    の複数の書き込み領域の1つに転送する書き込み
    用第1のアドレスカウンタと、上記局部同期信号
    に同期して上記転送空時間に上記映像主メモリ全
    体を読み出す読み出し用第2のアドレスカウンタ
    と、上記各要素を制御し上記映像バツフアメモリ
    から映像主メモリの各領域への各領域毎に異なる
    チヤンネルのテレビ信号の信号のないチヤンネル
    を飛ばしてのチヤンネル順の転送動作及び該転送
    の空時間での映像主メモリの読み出し動作を行な
    わしめ複数チヤンネルのテレビ映像を同時に一画
    面に表示させる制御手段とを備えたことを特徴と
    するテレビジヨン受信機。
JP9999385A 1985-05-10 1985-05-10 テレビジヨン受信機 Granted JPS61258580A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9999385A JPS61258580A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9999385A JPS61258580A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Publications (2)

Publication Number Publication Date
JPS61258580A JPS61258580A (ja) 1986-11-15
JPH0523552B2 true JPH0523552B2 (ja) 1993-04-05

Family

ID=14262158

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9999385A Granted JPS61258580A (ja) 1985-05-10 1985-05-10 テレビジヨン受信機

Country Status (1)

Country Link
JP (1) JPS61258580A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0827186B2 (ja) * 1986-12-04 1996-03-21 キヤノン株式会社 距離分布測定方法及びこれに用いる輻輳合せ機構
JPH04365278A (ja) * 1991-06-13 1992-12-17 Matsushita Electric Ind Co Ltd 多画面表示回路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5837751B2 (ja) * 1972-09-05 1983-08-18 松下電器産業株式会社 テレビジヨンジユゾウキ
JPS5836553B2 (ja) * 1974-06-07 1983-08-10 ソニー株式会社 チヤンネルスキツプシンゴウケイセイカイロ
JPS55117381A (en) * 1979-03-01 1980-09-09 Sony Corp Channel display unit of television picture receiver
JPS5651171A (en) * 1979-10-02 1981-05-08 Sharp Corp Television receiver
JPS56120276A (en) * 1980-02-28 1981-09-21 Toshiba Corp Television receiver for multichannel simultaneous display
JPS5879385A (ja) * 1981-11-04 1983-05-13 Sharp Corp テレビジヨン受像機
NL8203282A (nl) * 1982-08-23 1984-03-16 Philips Nv Televisie-ontvanger met een schakeling voor het achtereenvolgens afstemmen van de ontvanger op verschillende frequenties.
JPS5997274A (ja) * 1982-11-26 1984-06-05 Nec Corp マルチム−ブ画像効果装置

Also Published As

Publication number Publication date
JPS61258580A (ja) 1986-11-15

Similar Documents

Publication Publication Date Title
US5969769A (en) Television set having a multiple-division screen
JP4240785B2 (ja) 受信装置、及び受信装置の制御方法
US4768095A (en) Apparatus for processing image
MXPA02008943A (es) Metodo y aparato para grabar y desplegar en forma simultanea dos diferentes programas de video.
JPH0418507B2 (ja)
US6397386B1 (en) Decimation method for providing pig windows
EP0717562B1 (en) Method and apparatus for displaying two video pictures simultaneously
JPH0523552B2 (ja)
JPS61258583A (ja) テレビジヨン受信機
JPS6213172A (ja) テレビジヨン受像機
JPS61258581A (ja) テレビジヨン受信機
JPS6213174A (ja) テレビジヨン受像機
JPH0654269A (ja) テレビジョン受像機
JPS61205080A (ja) 静止画装置
JPS6152080A (ja) テレビジヨン受像機
JPS61258578A (ja) テレビジヨン受信機
KR100253228B1 (ko) 디지탈 위성방송 수신기의 더블화면 디스플레이장치
JP3033797B2 (ja) 文字放送受信機
JP2911133B2 (ja) ハイビジョン受信機の時間圧縮装置
JP2629715B2 (ja) メッセージ受信機
FI98679C (fi) Järjestelmä videokuvan siirtämiseksi
JP2672584B2 (ja) 文字放送受信機
US20050190297A1 (en) Video signal processor and video display device
JPH0998389A (ja) 文字多重放送用テレビジョン受像機
JPS6222317B2 (ja)