JPH05323902A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPH05323902A JPH05323902A JP4124395A JP12439592A JPH05323902A JP H05323902 A JPH05323902 A JP H05323902A JP 4124395 A JP4124395 A JP 4124395A JP 12439592 A JP12439592 A JP 12439592A JP H05323902 A JPH05323902 A JP H05323902A
- Authority
- JP
- Japan
- Prior art keywords
- data
- liquid crystal
- circuit
- display
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】
【目的】 コンピュータ等の画像表示装置において、マ
トリクス型液晶画像表示装置の駆動方式において長寿命
化の実現を目的とする。 【構成】 互いに交差する複数本ずつのデータラインと
アドレスラインで駆動されるマトリックス型液晶表示パ
ネルと、前記データラインとアドレスラインの端部にそ
れぞれ設けられたデータライン駆動回路とアドレスライ
ン駆動回路と、表示内容をビット数単位で記憶する表示
データメモリと、表示データをデータライン駆動回路に
転送する回路と、データライン駆動回路内に外部信号の
制御により所定の法則に基づき表示データを変換する回
路とを備えたことを特徴とする液晶画像表示装置。 【効果】 本発明では、液晶表示装置の表示画面の焼き
付きを防止するスクリーンセイバーが動作時おいて、本
来液晶パネルを駆動する電圧よりも低い電圧でかつ平均
化された電圧値で液晶表示装置を駆動することができ、
液晶表示装置の寿命劣化が著しく低減できる。
トリクス型液晶画像表示装置の駆動方式において長寿命
化の実現を目的とする。 【構成】 互いに交差する複数本ずつのデータラインと
アドレスラインで駆動されるマトリックス型液晶表示パ
ネルと、前記データラインとアドレスラインの端部にそ
れぞれ設けられたデータライン駆動回路とアドレスライ
ン駆動回路と、表示内容をビット数単位で記憶する表示
データメモリと、表示データをデータライン駆動回路に
転送する回路と、データライン駆動回路内に外部信号の
制御により所定の法則に基づき表示データを変換する回
路とを備えたことを特徴とする液晶画像表示装置。 【効果】 本発明では、液晶表示装置の表示画面の焼き
付きを防止するスクリーンセイバーが動作時おいて、本
来液晶パネルを駆動する電圧よりも低い電圧でかつ平均
化された電圧値で液晶表示装置を駆動することができ、
液晶表示装置の寿命劣化が著しく低減できる。
Description
【0001】
【産業上の利用分野】本発明は、コンピュータ等の画像
を表示する液晶表示装置に関するものであり、液晶表示
装置の長寿命化を目的とするマトリクス型液晶画像表示
装置の駆動方式に関するものである。
を表示する液晶表示装置に関するものであり、液晶表示
装置の長寿命化を目的とするマトリクス型液晶画像表示
装置の駆動方式に関するものである。
【0002】
【従来の技術】従来よりコンピュータ等に使用されてい
る液晶画像表示装置は、互いに交差する複数本ずつのデ
ータラインとアドレスラインとで駆動されるマトリック
ス型液晶表示パネルと、前記データラインとアドレスラ
インの端部にそれぞれ設けられたデータライン駆動回路
とアドレスライン駆動回路と、表示内容を任意のビット
数単位で記憶するデータメモリと、そのデータメモリか
らデータを読み出す回路と、読み出したデータをデータ
ライン駆動回路へ転送する回路から構成されている。さ
らに、このデータライン駆動回路がアナログ駆動方式で
は、データメモリからデータを読み出したデータをアナ
ログ・デジタル変換回路(以下、D/Aコンバータと省
す)でアナログ値に変換し、データライン駆動回路へ送
る回路で構成されている。
る液晶画像表示装置は、互いに交差する複数本ずつのデ
ータラインとアドレスラインとで駆動されるマトリック
ス型液晶表示パネルと、前記データラインとアドレスラ
インの端部にそれぞれ設けられたデータライン駆動回路
とアドレスライン駆動回路と、表示内容を任意のビット
数単位で記憶するデータメモリと、そのデータメモリか
らデータを読み出す回路と、読み出したデータをデータ
ライン駆動回路へ転送する回路から構成されている。さ
らに、このデータライン駆動回路がアナログ駆動方式で
は、データメモリからデータを読み出したデータをアナ
ログ・デジタル変換回路(以下、D/Aコンバータと省
す)でアナログ値に変換し、データライン駆動回路へ送
る回路で構成されている。
【0003】また、これらの基本構成に加え、コンピュ
ータ等の画像表示装置においては、液晶画像表示装置の
長寿命化及び低消費電力化および液晶画像表示装置の表
示画面の焼き付きを防止するため、所定時間内にコンピ
ュータ等のキーボード入力が行われない場合のみ、ソフ
トウェア的あるいはハードウェア的にスクリーンセイバ
ー的な機能を働かせる手法が用いられている。
ータ等の画像表示装置においては、液晶画像表示装置の
長寿命化及び低消費電力化および液晶画像表示装置の表
示画面の焼き付きを防止するため、所定時間内にコンピ
ュータ等のキーボード入力が行われない場合のみ、ソフ
トウェア的あるいはハードウェア的にスクリーンセイバ
ー的な機能を働かせる手法が用いられている。
【0004】現在、使用されているソフトウェア的ある
いはハードウェア的なスクリーンセイバーは、バックラ
イトの点灯を自動的に解除することによりバックライト
の長寿命化及び低消費電力化を行ったり、幾何学模様の
パターンの映像をランダムに表示する方法で液晶画面の
焼き付きを防止したり、まったく液晶表示画面に映像を
表示しない方法を用いることにより液晶画面の焼き付き
を防止し、かつ液晶表示装置の長寿命化をはかる手法が
行われている。
いはハードウェア的なスクリーンセイバーは、バックラ
イトの点灯を自動的に解除することによりバックライト
の長寿命化及び低消費電力化を行ったり、幾何学模様の
パターンの映像をランダムに表示する方法で液晶画面の
焼き付きを防止したり、まったく液晶表示画面に映像を
表示しない方法を用いることにより液晶画面の焼き付き
を防止し、かつ液晶表示装置の長寿命化をはかる手法が
行われている。
【0005】
【発明が解決しようとする課題】しかしながら、長寿命
化及び液晶画像表示装置の表示画面の焼き付きを防止す
るための従来からのスクリーンセイバーは、液晶パネル
に印加する駆動電圧としては、通常駆動しているときの
ものと同一レベルであるため、液晶パネルに印加される
駆動電圧による液晶表示装置の長寿命化をはかることが
できない。
化及び液晶画像表示装置の表示画面の焼き付きを防止す
るための従来からのスクリーンセイバーは、液晶パネル
に印加する駆動電圧としては、通常駆動しているときの
ものと同一レベルであるため、液晶パネルに印加される
駆動電圧による液晶表示装置の長寿命化をはかることが
できない。
【0006】また、スクリーンセイバーとして、まった
く表示画面に映像を表示しない方法を用いることは、長
寿命化及び液晶画像表示装置の表示画面の焼き付きを防
止する手法として非常に有効であるが、表示目的に使用
されているコンピュータ等が現在使用中であるのかの判
別が困難な状況がある。
く表示画面に映像を表示しない方法を用いることは、長
寿命化及び液晶画像表示装置の表示画面の焼き付きを防
止する手法として非常に有効であるが、表示目的に使用
されているコンピュータ等が現在使用中であるのかの判
別が困難な状況がある。
【0007】
【課題を解決するための手段】本発明によると、液晶表
示装置の長寿命化及び表示画面の焼き付きを防止するス
クリーンセイバーが動作時おいて、実際に、液晶表示装
置に表示される表示内容を所定の法則に基づく変換を行
ったり、一旦データメモリに記憶されたものをを所定の
法則に基づき変換したりする。この変換された表示内容
を液晶パネルに印加される駆動電圧値に換算したとき、
通常表示されるときの電圧値と比較すると、低い電圧値
であり、平均化された電圧値となる。つまり、本来駆動
する電圧値よりも低く、かつ平均化された電圧で液晶表
示装置を駆動する。
示装置の長寿命化及び表示画面の焼き付きを防止するス
クリーンセイバーが動作時おいて、実際に、液晶表示装
置に表示される表示内容を所定の法則に基づく変換を行
ったり、一旦データメモリに記憶されたものをを所定の
法則に基づき変換したりする。この変換された表示内容
を液晶パネルに印加される駆動電圧値に換算したとき、
通常表示されるときの電圧値と比較すると、低い電圧値
であり、平均化された電圧値となる。つまり、本来駆動
する電圧値よりも低く、かつ平均化された電圧で液晶表
示装置を駆動する。
【0008】
【作用】したがって、液晶表示装置の表示画面の焼き付
きを防止するスクリーンセイバーが動作時おいて、本来
駆動する電圧よりも低く、かつ平均化された電圧値で液
晶パネルを駆動するため、液晶表示装置を表示目的とし
て使用していないとき、印加電圧による液晶表示装置の
寿命劣化が著しく低減できる。
きを防止するスクリーンセイバーが動作時おいて、本来
駆動する電圧よりも低く、かつ平均化された電圧値で液
晶パネルを駆動するため、液晶表示装置を表示目的とし
て使用していないとき、印加電圧による液晶表示装置の
寿命劣化が著しく低減できる。
【0009】
【実施例】つぎに、本発明の実施例を図面を参照して詳
しく説明する。
しく説明する。
【0010】(実施例1) (図1)は、本願第1の発明の一実施例を示すブロック
図である。1はコンピュータ等の表示データコントロー
ル回路、2は液晶表示装置に表示される表示データの表
示データメモリ回路、3は表示データをコントロールす
る表示データ制御回路、4は液晶表示装置のデータライ
ン駆動回路、5は液晶表示装置のアドレスライン駆動回
路、6は液晶表示パネルである。
図である。1はコンピュータ等の表示データコントロー
ル回路、2は液晶表示装置に表示される表示データの表
示データメモリ回路、3は表示データをコントロールす
る表示データ制御回路、4は液晶表示装置のデータライ
ン駆動回路、5は液晶表示装置のアドレスライン駆動回
路、6は液晶表示パネルである。
【0011】上記のデータライン駆動回路4において、
7はラッチ回路、9はライン・ラッチ回路、11はビッ
トデータ変換回路、12はレベルシフト回路、13はD
/Aコンバータ、15は出力回路、16はデータライン
である。
7はラッチ回路、9はライン・ラッチ回路、11はビッ
トデータ変換回路、12はレベルシフト回路、13はD
/Aコンバータ、15は出力回路、16はデータライン
である。
【0012】表示データコントロール回路1より出力さ
れたnビットの表示信号は表示データメモリ回路2に送
られ、一旦、表示データメモリ回路2内に格納される。
次に、表示データ制御回路3により格納された表示デー
タを必要とされるデータ構造に変換し、データライン駆
動回路4へ送り、データライン駆動回路4とアドレスラ
イン駆動回路5とで液晶表示パネル6に映像が表示され
る。
れたnビットの表示信号は表示データメモリ回路2に送
られ、一旦、表示データメモリ回路2内に格納される。
次に、表示データ制御回路3により格納された表示デー
タを必要とされるデータ構造に変換し、データライン駆
動回路4へ送り、データライン駆動回路4とアドレスラ
イン駆動回路5とで液晶表示パネル6に映像が表示され
る。
【0013】このデータライン駆動回路4内では、送ら
れてきた表示データをラッチ回路7でタイミング調整を
行いnビット表示データ8として出力され、ラインラッ
チ回路9で複数本存在するデータライン16に対応した
表示データに分割される。データラインに対応したnビ
ットデータライン信号10は、ビットデータ変換回路1
1に送らる。このビットデータ変換回路11は、スリク
ーンセイバー制御信号18が入力された時のみnビット
表示データのビット変換を行い、レベルシフト回路12
へ表示データを送る回路で、スクリーンセイバー制御信
号18が入力されなければ表示データのビット変換を行
わずにレベルシフト回路12へ表示データを送る。
れてきた表示データをラッチ回路7でタイミング調整を
行いnビット表示データ8として出力され、ラインラッ
チ回路9で複数本存在するデータライン16に対応した
表示データに分割される。データラインに対応したnビ
ットデータライン信号10は、ビットデータ変換回路1
1に送らる。このビットデータ変換回路11は、スリク
ーンセイバー制御信号18が入力された時のみnビット
表示データのビット変換を行い、レベルシフト回路12
へ表示データを送る回路で、スクリーンセイバー制御信
号18が入力されなければ表示データのビット変換を行
わずにレベルシフト回路12へ表示データを送る。
【0014】レベルシフト回路12に送られてきた表示
データは、次のD/Aコンバータ13にで必要とされる
信号レベルに表示データを変換し、D/Aコンバータ1
3でディジタル値をアナログ値に変換し、データライン
信号14として出力される。このデータライン信号14
は、出力回路15で増幅され、データライン16へ送ら
れる。この送られてきた信号とアドレスライン駆動回路
5の駆動信号により、液晶表示パネル6に表示データが
表示される。
データは、次のD/Aコンバータ13にで必要とされる
信号レベルに表示データを変換し、D/Aコンバータ1
3でディジタル値をアナログ値に変換し、データライン
信号14として出力される。このデータライン信号14
は、出力回路15で増幅され、データライン16へ送ら
れる。この送られてきた信号とアドレスライン駆動回路
5の駆動信号により、液晶表示パネル6に表示データが
表示される。
【0015】上記のスクリーンセイバーが動作時には、
ビットデータ変換回路11内でnビットの奇数番目のビ
ット値サンプリングし、このサンプリングしたデータ値
を下位ビットから順番に格納し、残りの上位ビットを全
てゼロとする法則で表示データの変換を行う。
ビットデータ変換回路11内でnビットの奇数番目のビ
ット値サンプリングし、このサンプリングしたデータ値
を下位ビットから順番に格納し、残りの上位ビットを全
てゼロとする法則で表示データの変換を行う。
【0016】つまり、nビットで表される表示データa
(0) 、a(1) 、a(2) 、a(3) 、……、a(n-1) の奇数
番目のデータa(0) 、a(2) 、……をサンプリングし、
このデータをa(0) 、a(1) 、a(2) 、a(3) 、……、
a(n/2) の下位ビットに格納し、a(n/2+1) 、a(n/2+
2) 、……、a(n-1) の上位ビットのデータ値を全てゼ
ロとする変換を行う。
(0) 、a(1) 、a(2) 、a(3) 、……、a(n-1) の奇数
番目のデータa(0) 、a(2) 、……をサンプリングし、
このデータをa(0) 、a(1) 、a(2) 、a(3) 、……、
a(n/2) の下位ビットに格納し、a(n/2+1) 、a(n/2+
2) 、……、a(n-1) の上位ビットのデータ値を全てゼ
ロとする変換を行う。
【0017】このように変換を行った表示データを液晶
表示装置に表示した場合、この表示データのディジタル
値を液晶パネルの印加電圧値であるアナログ値に換算す
ると、その印加電圧値は平均化されかつ電圧値も低く抑
えられたものとなる。
表示装置に表示した場合、この表示データのディジタル
値を液晶パネルの印加電圧値であるアナログ値に換算す
ると、その印加電圧値は平均化されかつ電圧値も低く抑
えられたものとなる。
【0018】したがって、液晶表示装置の表示画面の焼
き付きを防止するスクリーンセイバーが動作時おいて、
本来駆動する電圧よりも低い電圧でかつ平均化された電
圧で液晶表示装置を駆動するため、印加電圧による液晶
表示装置の寿命劣化が著しく低減される。
き付きを防止するスクリーンセイバーが動作時おいて、
本来駆動する電圧よりも低い電圧でかつ平均化された電
圧で液晶表示装置を駆動するため、印加電圧による液晶
表示装置の寿命劣化が著しく低減される。
【0019】ここで示したビットデータ変換回路11
は、(図2)に示すようなスイッチ等の簡単な回路構成
で実現できる。仮に、表示データのビット数を8ビット
と仮定して考えると、ラインラッチ回路9から送られて
きた8ビットのデータライン信号をa(0) 、a(1) 、a
(2) 、a(3) 、……、a(7) とし、ビットデータ変換回
路11の出力信号をb(0) 、b(1) 、b(2) 、b(3) 、
……、b(7) とする。
は、(図2)に示すようなスイッチ等の簡単な回路構成
で実現できる。仮に、表示データのビット数を8ビット
と仮定して考えると、ラインラッチ回路9から送られて
きた8ビットのデータライン信号をa(0) 、a(1) 、a
(2) 、a(3) 、……、a(7) とし、ビットデータ変換回
路11の出力信号をb(0) 、b(1) 、b(2) 、b(3) 、
……、b(7) とする。
【0020】ここで、a(0) 、a(1) 、a(2) 、a(3)
、とb(0) 、b(1) 、b(2) 、b(3) 、を信号の下位
ビットとし、a(4) 、a(5) 、a(6) 、a(7) 、とb
(4) 、b(5) 、b(6) 、b(7) 、を上位ビットとし、そ
れぞれの8ビットの信号ライン間にスイッチ回路がもう
けられている。このスイッチ回路は、8ビットの信号ラ
インにおいて、すべてが同時に動作するスイッチであ
る。
、とb(0) 、b(1) 、b(2) 、b(3) 、を信号の下位
ビットとし、a(4) 、a(5) 、a(6) 、a(7) 、とb
(4) 、b(5) 、b(6) 、b(7) 、を上位ビットとし、そ
れぞれの8ビットの信号ライン間にスイッチ回路がもう
けられている。このスイッチ回路は、8ビットの信号ラ
インにおいて、すべてが同時に動作するスイッチであ
る。
【0021】通常動作時、つまり液晶表示装置を表示目
的で使用している場合には、(図2)のスイッチ回路の
スイッチが図に示すように通常動作時側21にあり、デ
ータライン信号はa(0) →b(0) 、a(1) →b(1) 、a
(2) →b(2) 、……、a(7)→b(7) のようになり、表
示データが変換されずに出力される。
的で使用している場合には、(図2)のスイッチ回路の
スイッチが図に示すように通常動作時側21にあり、デ
ータライン信号はa(0) →b(0) 、a(1) →b(1) 、a
(2) →b(2) 、……、a(7)→b(7) のようになり、表
示データが変換されずに出力される。
【0022】しかし、スクリーンセイバー動作時には、
(図2)のスイッチ回路のスイッチがすべてスクリーン
セイバー動作時側22となり、データライン信号は、a
(0)→b(0) 、a(2) →b(1) 、a(4) →b(2) 、a(6)
→b(3) 、0→b(4) 、0→b(5) 、0→b(6) 、0
→b(7) と変換され、ビットデータ変換回路11より出
力される。
(図2)のスイッチ回路のスイッチがすべてスクリーン
セイバー動作時側22となり、データライン信号は、a
(0)→b(0) 、a(2) →b(1) 、a(4) →b(2) 、a(6)
→b(3) 、0→b(4) 、0→b(5) 、0→b(6) 、0
→b(7) と変換され、ビットデータ変換回路11より出
力される。
【0023】また、ビットデータ変換回路11内でのビ
ットデータ変換方法は、nビットの偶数番目のビット値
サンプリングし、このサンプリングしたデータ値を下位
ビットから順番に格納し、残りの上位ビットを全てゼロ
とする法則で表示データの変換を行う方式であってもよ
く、単に、ビットデータ変換回路11に送られてきたn
ビットデータライン信号10の下位あるいは上位のn/
2ビットのビット値サンプリングし、このサンプリング
したデータ値を下位ビットから順番に格納し、残りの上
位ビットを全てゼロとする法則で表示データの変換を行
う方式であってもよい。
ットデータ変換方法は、nビットの偶数番目のビット値
サンプリングし、このサンプリングしたデータ値を下位
ビットから順番に格納し、残りの上位ビットを全てゼロ
とする法則で表示データの変換を行う方式であってもよ
く、単に、ビットデータ変換回路11に送られてきたn
ビットデータライン信号10の下位あるいは上位のn/
2ビットのビット値サンプリングし、このサンプリング
したデータ値を下位ビットから順番に格納し、残りの上
位ビットを全てゼロとする法則で表示データの変換を行
う方式であってもよい。
【0024】(実施例2) (図3)は、本願第2の発明一実施例を示すブロック図
である。1はコンピュータ等に有する表示データコント
ロール回路、2は液晶表示装置に表示される表示データ
の表示データメモリ回路、31はソフトウェア的にビッ
ト変換の方法コントロールするビット変換法則制御信
号、11はビット変換法則制御信号31によりビット変
換を行うビットデータ変換回路、32は液晶表示装置に
表示される表示データを変換したデータを格納する変換
表示データメモリ回路、33は表示データメモリ回路2
あるいは変換表示データメモリ回路32のどちらかの表
示データを選択する表示データ選択回路、3は表示デー
タをコントロールする表示データ制御回路、4は液晶表
示装置のデータライン駆動回路、5は液晶表示装置のア
ドレスライン駆動回路、6は液晶表示パネルである。
である。1はコンピュータ等に有する表示データコント
ロール回路、2は液晶表示装置に表示される表示データ
の表示データメモリ回路、31はソフトウェア的にビッ
ト変換の方法コントロールするビット変換法則制御信
号、11はビット変換法則制御信号31によりビット変
換を行うビットデータ変換回路、32は液晶表示装置に
表示される表示データを変換したデータを格納する変換
表示データメモリ回路、33は表示データメモリ回路2
あるいは変換表示データメモリ回路32のどちらかの表
示データを選択する表示データ選択回路、3は表示デー
タをコントロールする表示データ制御回路、4は液晶表
示装置のデータライン駆動回路、5は液晶表示装置のア
ドレスライン駆動回路、6は液晶表示パネルである。
【0025】表示データコントロール回路1より出力さ
れたnビットの表示信号は表示データメモリ回路2に送
られ、表示データメモリ回路2に格納される。
れたnビットの表示信号は表示データメモリ回路2に送
られ、表示データメモリ回路2に格納される。
【0026】ここで、通常動作時である液晶表示装置を
表示目的に使用している場合、表示データ選択回路33
は表示データメモリ回路2に格納された表示データを選
択し、この選択された表示データは、表示データ制御回
路3で表示データ構造を必要とされるデータ構造に変換
し、データライン駆動回路4へ送られ、データライン駆
動回路4とアドレスライン駆動回路5とで液晶表示パネ
ル6に映像が表示される。
表示目的に使用している場合、表示データ選択回路33
は表示データメモリ回路2に格納された表示データを選
択し、この選択された表示データは、表示データ制御回
路3で表示データ構造を必要とされるデータ構造に変換
し、データライン駆動回路4へ送られ、データライン駆
動回路4とアドレスライン駆動回路5とで液晶表示パネ
ル6に映像が表示される。
【0027】また、随時、表示データメモリ回路2に格
納された表示データは、ビット変換法則制御信号31で
コントロールされているビットデータ変換回路11によ
りビット変換され、変換表示データメモリ回路32内に
格納される。
納された表示データは、ビット変換法則制御信号31で
コントロールされているビットデータ変換回路11によ
りビット変換され、変換表示データメモリ回路32内に
格納される。
【0028】しかし、スクリーンセイバー動作時には、
スクリーンセイバー制御信号18により表示データ選択
回路33は変換表示データメモリ回路32に格納されて
いる表示データを選択し、表示データ制御回路3で表示
データ構造を必要とされるデータ構造に変換し、データ
ライン駆動回路4へ送られ、データライン駆動回路4と
アドレスライン駆動回路5とで液晶表示パネル6にスク
リーンセイバー動作時の映像が表示される。
スクリーンセイバー制御信号18により表示データ選択
回路33は変換表示データメモリ回路32に格納されて
いる表示データを選択し、表示データ制御回路3で表示
データ構造を必要とされるデータ構造に変換し、データ
ライン駆動回路4へ送られ、データライン駆動回路4と
アドレスライン駆動回路5とで液晶表示パネル6にスク
リーンセイバー動作時の映像が表示される。
【0029】上記のビットデータ変換回路11内では、
コンピュータからのソフトウェアでコントロールできる
ビット変換法則制御信号31により、nビットの表示デ
ータの下位ビットのみを使用して、スクリーンセイバー
動作時の表示画面を表示データメモリ回路2に格納され
ている表示データから作ることができる。
コンピュータからのソフトウェアでコントロールできる
ビット変換法則制御信号31により、nビットの表示デ
ータの下位ビットのみを使用して、スクリーンセイバー
動作時の表示画面を表示データメモリ回路2に格納され
ている表示データから作ることができる。
【0030】したがって、スクリーンセイバー動作時の
表示画面は、ソフトウェアでコントロールすることがで
き、(実施例1)では実現できないスクリーンセイバー
動作時の表示画面の自由度を広げ、コンピュータ利用者
の好みが限定付きではあるが反映したスクリーンセイバ
ー表示画面が表示できる。
表示画面は、ソフトウェアでコントロールすることがで
き、(実施例1)では実現できないスクリーンセイバー
動作時の表示画面の自由度を広げ、コンピュータ利用者
の好みが限定付きではあるが反映したスクリーンセイバ
ー表示画面が表示できる。
【0031】このような変換を行った表示データを液晶
表示装置に表示した場合、(実施例1)と同様に、表示
データは下位ビットのみで構成されているため、この表
示データを液晶パネルの印加電圧値に換算すると、その
印加電圧値は平均化されかつ電圧値も低く抑えられたも
のとなっている。
表示装置に表示した場合、(実施例1)と同様に、表示
データは下位ビットのみで構成されているため、この表
示データを液晶パネルの印加電圧値に換算すると、その
印加電圧値は平均化されかつ電圧値も低く抑えられたも
のとなっている。
【0032】また、ビットデータ変換回路11内でのビ
ットデータ変換方法は、(実施例1)と同様に、nビッ
トの奇数番目あるいは偶数番目のビット値サンプリング
し、このサンプリングしたデータ値を下位ビットから順
番に再度格納し、残りの上位ビットを全てゼロとする法
則で表示データの変換を行う方法でもよく、単に、変換
表示データメモリ回路13内でのビットデータ変換方法
が、nビットの下位あるいは上位のn/2ビットのビッ
ト値サンプリングし、このサンプリングしたデータ値を
下位ビットから順番に再度格納し、残りの上位ビットを
全てゼロとする法則で表示データの変換を行う方式であ
ってもよい。
ットデータ変換方法は、(実施例1)と同様に、nビッ
トの奇数番目あるいは偶数番目のビット値サンプリング
し、このサンプリングしたデータ値を下位ビットから順
番に再度格納し、残りの上位ビットを全てゼロとする法
則で表示データの変換を行う方法でもよく、単に、変換
表示データメモリ回路13内でのビットデータ変換方法
が、nビットの下位あるいは上位のn/2ビットのビッ
ト値サンプリングし、このサンプリングしたデータ値を
下位ビットから順番に再度格納し、残りの上位ビットを
全てゼロとする法則で表示データの変換を行う方式であ
ってもよい。
【0033】さらに、データライン駆動回路4がアナロ
グ入力の駆動回路である場合、表示データ選択回路33
により選択され表示データは、表示データ制御回路3で
必要とされるデータ構造に変換し、D/Aコンバータに
よりアナログ値に変換され、データライン駆動回路4に
送られ、液晶表示パネル6に表示される。
グ入力の駆動回路である場合、表示データ選択回路33
により選択され表示データは、表示データ制御回路3で
必要とされるデータ構造に変換し、D/Aコンバータに
よりアナログ値に変換され、データライン駆動回路4に
送られ、液晶表示パネル6に表示される。
【0034】
【発明の効果】以上のように本発明では、液晶表示装置
の表示画面の焼き付きを防止するスクリーンセイバーが
動作時おいて、本来液晶パネルを駆動する電圧よりも低
い電圧あるいは平均化された電圧で液晶表示装置を駆動
することができる。したがって、液晶表示装置を表示目
的に使用していないとき、液晶表示装置の寿命劣化が著
しく低減できる。
の表示画面の焼き付きを防止するスクリーンセイバーが
動作時おいて、本来液晶パネルを駆動する電圧よりも低
い電圧あるいは平均化された電圧で液晶表示装置を駆動
することができる。したがって、液晶表示装置を表示目
的に使用していないとき、液晶表示装置の寿命劣化が著
しく低減できる。
【図1】本発明の第1の実施例の回路ブロック図
【図2】第1の実施例におけるビットデータ変換回路図
【図3】本発明の第2の実施例の回路ブロック図
1 表示データコントロール回路 2 表示データメモリ回路 3 表示データ制御回路 4 データライン駆動回路 5 アドレスライン駆動回路 6 液晶表示パネル 7 ラッチ回路 8 nビット表示データ 9 ラインラッチ回路 10 nビットデータライン信号 11 ビットデータ変換回路 12 レベルシフト回路 13 D/Aコンバータ 14 データライン信号 15 出力回路 16 データライン 21 通常動作時側 22 スクリーンセイバー動作時側 31 ビット変換法則制御信号 32 変換データメモリ回路 33 表示データ選択回路
Claims (2)
- 【請求項1】互いに交差する複数本ずつのデータライン
とアドレスラインで駆動されるマトリックス型液晶表示
パネルと、前記データラインとアドレスラインの端部に
それぞれ設けられたデータライン駆動回路とアドレスラ
イン駆動回路と、表示内容をビット数単位で記憶する表
示データメモリと、表示データをデータライン駆動回路
に転送する回路と、データライン駆動回路内に外部信号
の制御により所定の法則に基づき表示データを変換する
回路とを備えたことを特徴とする液晶表示装置。 - 【請求項2】互いに交差する複数本ずつのデータライン
とアドレスラインで駆動されるマトリックス型液晶表示
パネルと、前記データラインとアドレスラインの端部に
それぞれ設けられたデータライン駆動回路とアドレスラ
イン駆動回路と、表示内容をビット数単位で記憶する表
示データメモリと、前記表示データメモリの表示データ
を所定の法則に基づき変換する回路と、変換した表示デ
ータを記憶する表示データメモリと、この2つの表示デ
ータメモリのどちらかを選択するコントロール回路と、
選択された表示データをデータライン駆動回路に転送す
る回路とを備えたことを特徴とする液晶表示装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4124395A JPH05323902A (ja) | 1992-05-18 | 1992-05-18 | 液晶表示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4124395A JPH05323902A (ja) | 1992-05-18 | 1992-05-18 | 液晶表示装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH05323902A true JPH05323902A (ja) | 1993-12-07 |
Family
ID=14884372
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP4124395A Pending JPH05323902A (ja) | 1992-05-18 | 1992-05-18 | 液晶表示装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH05323902A (ja) |
-
1992
- 1992-05-18 JP JP4124395A patent/JPH05323902A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5613103A (en) | Display control system and method for controlling data based on supply of data | |
| EP0295689B1 (en) | Display controller for CRT/plasma display apparatus | |
| US20020011979A1 (en) | Liquid crystal driving device for controlling a liquid crystal panel and liquid crystal display apparatus | |
| JPH075853A (ja) | 液晶表示装置のソース駆動装置 | |
| KR100428651B1 (ko) | 액정표시소자의 소오스 드라이버 및 액정표시소자 구동방법 | |
| KR19980083732A (ko) | 디지탈방식의 액정표시판넬 구동회로 | |
| EP0359234B1 (en) | Display control apparatus for converting CRT resolution into PDP resolution by hardware | |
| US5475808A (en) | Display control apparatus | |
| US6151002A (en) | Display device and converting apparatus thereof | |
| JPH05323902A (ja) | 液晶表示装置 | |
| JPH0695618A (ja) | 液晶駆動装置 | |
| KR100640894B1 (ko) | 이동통신 단말기용 컬러 액정 표시 장치의 제어 장치 및 제어방법 | |
| JPH06138844A (ja) | 階調表示装置 | |
| KR100694475B1 (ko) | 액정표시소자의 소오스 드라이버 | |
| JPH1055157A (ja) | ディスプレイ・データの水平スクロール方式 | |
| EP1528534A1 (en) | Driving circuit of a liquid crystal display and driving method thereof | |
| JP2003015609A (ja) | 表示装置およびそれを用いた携帯機器 | |
| JP2501462B2 (ja) | 液晶階調表示を行なう装置 | |
| US4841298A (en) | Bit pattern conversion system | |
| JP3809283B2 (ja) | 表示装置 | |
| KR890007638Y1 (ko) | Lcd 콘트롤러의 드라이브 선택신호 발생회로 | |
| JPS5893097A (ja) | 色切換回路 | |
| JPH02132490A (ja) | 液晶ディスプレイ駆動装置 | |
| JPH06259035A (ja) | 画像信号処理装置 | |
| JPS63113196U (ja) |