JPH0566930A - ハードウエアレビジヨン管理装置 - Google Patents

ハードウエアレビジヨン管理装置

Info

Publication number
JPH0566930A
JPH0566930A JP3228964A JP22896491A JPH0566930A JP H0566930 A JPH0566930 A JP H0566930A JP 3228964 A JP3228964 A JP 3228964A JP 22896491 A JP22896491 A JP 22896491A JP H0566930 A JPH0566930 A JP H0566930A
Authority
JP
Japan
Prior art keywords
revision
card
hardware
hardware revision
screen
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3228964A
Other languages
English (en)
Other versions
JP3057835B2 (ja
Inventor
Takeshi Koike
毅 小池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3228964A priority Critical patent/JP3057835B2/ja
Priority to US07/945,209 priority patent/US5446454A/en
Publication of JPH0566930A publication Critical patent/JPH0566930A/ja
Application granted granted Critical
Publication of JP3057835B2 publication Critical patent/JP3057835B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/006Identification
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1438Back panels or connecting means therefor; Terminals; Coding means to avoid wrong insertion
    • H05K7/1459Circuit configuration, e.g. routing signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】 【目的】 ハードウェアレビジョンの変更を容易に行な
うことができ、かつハードウェアレビジョンを集中管理
するハードウェアレビジョン管理装置を提供する。 【構成】 装置本体1に実装されたカード2上にハード
ウェアレビジョン設定手段3が設けられている。ハード
ウェアレビジョン設定手段3の内容はデコーダ4によっ
てデコードされ数値情報に置き換えられる。数値化され
たハードウェアレビジョンはコネクタ5を介して装置本
体1に取り込まれてSVPによりSVP画面6に表示さ
れる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は情報処理装置に関し、特
にハードウェアのレビジョン管理装置に関する。
【0002】
【従来の技術】従来の情報処理装置では、ハードウェア
のレビジョンをカード上に捺印して人手による管理が行
なわれていた。また、ハードウェアのレビジョン情報を
SVPから得ようとした場合、カード上の任意のLSI
のメモリ内にレビジョンを書込んでおいて、そのメモリ
の値をSVPから読出す方法が取られていた。
【0003】
【発明が解決しようとする課題】上述した従来技術で
は、ハードウェアのレビジョンがカード上に捺印してあ
るため、捺印した場所によってはレビジョン確認のため
にカードを抜き差しする必要があった。また、LSIの
メモリ上に記憶させる方法を用いた場合でもハードウェ
アのレビジョンが変わった時にレビジョン情報が格納さ
れているLSIのメモリの内容を書き換える必要があ
り、多くの場合この情報はROM上に書かれているた
め、たとえばカード上の1つのLSIを交換した時で
も、レビジョンが格納されているROMの内容をLSI
の交換のたびに書き直す必要があった。
【0004】本発明の目的は、ハードウェアのレビジョ
ンの変更を容易に行なうことができ、かつハードウェア
のレビジョンを集中管理するハードウェアレビジョン管
理装置を提供することである。
【0005】
【課題を解決するための手段】本発明のハードウェアレ
ビジョン管理装置は、カード上に設けられたハードウェ
アレビジョン設定手段と、ハードウェアレビジョン設定
手段から読出されたハードウェアレビジョン情報を数値
化するデコーダと、デコーダから出力されたハードウェ
アレビジョン情報をSVP画面上に表示する表示手段を
有している。
【0006】
【作用】ハードウェアレビジョン設定手段の内容はデコ
ーダによってデコードされ数値情報に置き換えられる。
数値化されたハードウェアレビジョンはコネクタを介し
て装置本体に取り込まれてSVP画面に表示される。ハ
ードウェアレビジョンはCPU、IOP、MMU等の各
ユニット毎にそれぞれ設定され、SVP画面上にはカー
ドの抜き差しによってそのユニットのハードウェアレビ
ジョンが表示される。
【0007】このようにデコーダから出力されるレビジ
ョン情報をSVP画面上に表示することによって、現在
使用中のハードウェアのレビジョンを一括してSVPの
画面上で容易に確認することができ、従来ハードウェア
レビジョンの変更のたびに書き換えていた、レビジョン
情報を格納してあるLSIの交換作業を省くことができ
る。
【0008】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0009】図1は本発明の請求項1の一実施例の構成
を示すブロック図である。
【0010】装置本体1に実装されたカード2上にハー
ドウェアレビジョン設定手段3が設けられている。ハー
ドウェアレビジョン設定手段3の実現法として、ディッ
プスイッチやPLA(Programmable Logic Array)等が
あげられる。ハードウェアレビジョン設定手段3の内容
はデコーダ4によってデコードされ数値情報に置き換え
られる。数値化されたハードウェアレビジョンはコネク
タ5を介して装置本体1に取り込まれてSVP画面6に
表示される。ハードウェアレビジョンはCPU、IO
P、MMU等の各ユニット毎にそれぞれ設定され、SV
P画面6上にはカードの抜き差しによってそのユニット
のハードウェアレビジョンが表示される。
【0011】いま、ハードウェアレビジョン設定手段3
として8ビットのディップスイッチを用いた場合を考え
ると、ディップスイッチの各ビットを2進数表示に対応
させた場合、8ビットで28 個のレビジョン、つまり0
から255までのハードウェアレビジョンを表すことが
できる。この時デコーダ4には2進デコーダを用いる。
また、ディップスイッチの上位4桁と下位4桁をそれぞ
れBCD表現に対応させた場合、上位4桁をレビジョン
情報、下位4桁をコンポーネント情報とすると、ハード
ウェアレビジョンは0.0から9.9まで表すことがで
きる。この時デコーダ4には2桁のBCDデコーダを用
いる。ここでは8ビットのディップスイッチを用いた例
をあげたが、ディップスイッチのビット数は用途に合わ
せて任意のものを選ぶことによってハードウェアレビジ
ョンの最大値や表現方法を効率的に表すことができる。
表示手段であるSVPはデコーダ4から出力されるハー
ドウェアレビジョン情報をSVP画面6上にカード(ユ
ニット)名とともに表示することによって、現在使用中
のハードウェアのレビジョンを一括してSVP画面6上
で容易に確認することができ、従来ハードウェアレビジ
ョンの変更のたびに書き換えていた、レビジョン情報を
格納してあるLSIの交換作業を省くことができる。
【0012】図2は本発明の請求項2の一実施例の構成
を示すブロック図である。なお図1と同様の箇所には同
じ符号を付している。図1の装置に、各ユニットのファ
ームウェア7上に設けられたハードウェアの動作可能範
囲を記したフィールド8と、このフィールド8の出力情
報をカード2のハードウェアレビジョンと比較する比較
手段であるレビジョン比較器9が付加されている。ファ
ームウェア7上のハードウェア動作可能レビジョン範囲
を記したフィールド8には、動作可能な最も古いハード
ウェアレビジョンと動作可能な最も新しいハードウェア
レビジョンの2つの情報が数値化して格納されている。
ハードウェアレビジョン設定手段3から得られたハード
ウェアレビジョン情報はデコーダ4によって数値化され
て、コネクタ5を介して装置本体1の中に取り込まれ
る。一方、ファームウェア7から得られたハードウェア
の動作可能レビジョン範囲情報とハードウェアレビジョ
ン設定手段3から得られたハードウェアレビジョンをレ
ビジョン比較器9で比較することによって、もし実装さ
れたカード2のレビジョンが対応するファームウェア7
上に記された動作可能な最も古いハードウェアレビジョ
ンと最も新しいハードウェアレビジョンの間にある場合
は動作可能と判断して、実装されたカード2のハードウ
ェアレビジョン情報のみをカード(ユニット)名ととも
にSVP画面6に表示する(実装されたカード2が対応
するファームウェア7で動作することを表す)。また、
実装されたカード2のハードウェアレビジョンが対応す
るファームウェア7上に記された動作可能な最も古いハ
ードウェアレビジョンと最も新しいハードウェアレビジ
ョンの間にない場合は動作不可能と判断して、実装され
たカード(ユニット)名とカード2が対応するファーム
ウェア7では動作しない旨をSVP画面6に表示する。
【0013】図3は本発明の請求項3の一実施例の構成
を示すブロック図である。なお図1、図2と同様の箇所
には同じ符号を付している。図2の装置にカード2の接
続情報格納部10(立ち上げ手段)が設けられている。
また、レビジョン比較器9にカード2が動作可能か不可
能かを接続情報格納部10に通達する機能が付加されて
いる。図1、図2の実施例と同様ハードウェアレビジョ
ン設定手段3から得られたハードウェアレビジョン情報
はデコーダ4によって数値化されて、コネクタ5を介し
て装置本体1の中に取り込まれる。一方、ファームウェ
ア7から得られたハードウェアの動作可能レビジョン範
囲情報とカード2上のハードウェアレビジョン設定手段
3から得られたハードウェアレビジョンをレビジョン比
較器9で比較することによって、もし実装されたカード
2のハードウェアレビジョンが対応するファームウェア
7上に記されたハードウェア動作可能レビジョン範囲内
にある場合は動作可能と判断して、SVP画面6上にカ
ード(ユニット)名とハードウェアレビジョンを表示す
るとともに、動作可能である旨を接続情報格納部10に
伝達し、それを受けた接続情報格納部10はカード2の
論理接続情報を“接続状態”にする。また、実装された
カード2のハードウェアレビジョンが対応するファーム
ウェア7上に記されたハードウェア動作可能レビジョン
範囲内にない場合は動作不可能と判断して、SVP画面
6上にカード(ユニット)名とハードウェアレビジョン
およびカード2が対応するファームウェア7では動作し
ない旨を表示する。この時、レビジョン比較器9は、実
装されたカード2が対応するファームウェア7では動作
しない旨を接続情報格納部10にも通達し、それを受け
た接続情報格納部10はカード2の論理接続情報を“未
接続状態”にする。システムを立ち上げる際に接続情報
格納部10のハードウェア論理接続状態を参照し、“未
接続”と登録されているカードが論理的に存在しなくて
もシステムが支障なく立ち上がる場合はデグレードして
システムを立ち上げる。各ユニットで実装されたカード
2を使用する場合には処理の中で接続情報格納部10の
ハードウェア論理接続状態の内容を参照することによっ
て、そのカードが動作可能かどうか判定して処理を実行
する。
【0014】
【発明の効果】以上説明したように本発明は次のような
効果がある。 (1)請求項1の発明は、ハードウェアのレビジョンが
変わった場合にレビジョン情報設定手段の設定を変更す
るだけで、ハードウェアのレビジョンの変更が可能であ
り、カードが実装された状態でSVP画面を通してハー
ドウェアのレビジョンが集中管理できる。 (2)請求項2の発明は、請求項1の発明の効果に加
え、誤ったカードを実装した場合にSVP画面に警告が
表示されるため、正しいカードかどうかが直ちにわか
る。 (3)請求項3の発明は、請求項1、2の発明の効果に
加え、誤ったカードを実装した場合に、カードの論理的
接続を切り離してデグレードしてシステムを立ち上げる
ためハードウェアの保守・交換を効率的、かつ確実に行
うことができる。
【図面の簡単な説明】
【図1】本発明の請求項1の一実施例のハードウェアレ
ビジョン管理装置のブロック図である。
【図2】本発明の請求項2の一実施例のハードウェアレ
ビジョン管理装置のブロック図である。
【図3】本発明の請求項3の一実施例のハードウェアレ
ビジョン管理装置のブロック図である。
【符号の説明】
1 装置本体 2 カード 3 ハードウェアレビジョン設定手段 4 デコーダ 5 コネクタ 6 SVP画面 7 ファームウェア格納部 8 フィールド 9 レビジョン比較器 10 接続情報格納部

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 情報処理装置において、カード上に設け
    られたハードウェアレビジョン設定手段と、前記ハード
    ウェアレビジョン設定手段から読出されたハードウェア
    レビジョン情報を数値化するデコーダと、前記デコーダ
    から出力されたハードウェアレビジョン情報をSVP画
    面上に表示する表示手段を有するハードウェアレビジョ
    ン管理装置。
  2. 【請求項2】 前記カードで動作するファームウェア中
    に設けられ前記カードの動作可能レビジョン範囲を記し
    たフィールドと、該フィールドの出力情報を前記カード
    のハードウェアレビジョンと比較し、前記動作可能レビ
    ジョン範囲内に前記カードのハードウェアレビジョンが
    ない場合に動作不可能と判断して前記SVP画面上に警
    告を表示する比較手段を有する請求項1記載のハードウ
    ェアレビジョン管理装置。
  3. 【請求項3】 前記カードのハードウェアレビジョンが
    前記動作可能レビジョン範囲内になく、前記カードが動
    作不可能と判定され、かつ前記動作不可能と判断された
    カードがなくてもシステムが動作すると判断した場合に
    前記動作不可能と判断されたカードの論理的接続を切り
    離してデグレードして立ち上げる立ち上げ手段を有する
    請求項2記載のハードウェアレビジョン管理装置。
JP3228964A 1991-09-09 1991-09-09 ハードウェアレビジョン管理装置 Expired - Fee Related JP3057835B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP3228964A JP3057835B2 (ja) 1991-09-09 1991-09-09 ハードウェアレビジョン管理装置
US07/945,209 US5446454A (en) 1991-09-09 1992-09-09 Arrangement of detecting current revision levels of a plurality of plug-in boards

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3228964A JP3057835B2 (ja) 1991-09-09 1991-09-09 ハードウェアレビジョン管理装置

Publications (2)

Publication Number Publication Date
JPH0566930A true JPH0566930A (ja) 1993-03-19
JP3057835B2 JP3057835B2 (ja) 2000-07-04

Family

ID=16884629

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3228964A Expired - Fee Related JP3057835B2 (ja) 1991-09-09 1991-09-09 ハードウェアレビジョン管理装置

Country Status (2)

Country Link
US (1) US5446454A (ja)
JP (1) JP3057835B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008146548A (ja) * 2006-12-13 2008-06-26 Nec Access Technica Ltd 電子装置、fpgaのバージョン確認方法

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9603528D0 (en) * 1996-02-20 1996-04-17 Int Computers Ltd Electronic apparatus
US5987535A (en) * 1997-09-15 1999-11-16 Xerox Corporation User interface providing immediate status and capability indicators of an imaging system on a network by displaying channel connections, features in use, availability, and current operations
US6161151A (en) * 1998-01-30 2000-12-12 Object Technology Licensing Corporation Object-oriented global resource conflict resolver formatting resource requirements into a predetermined standard format and iteratively computing a resource assignment for each I/O function
US6636901B2 (en) 1998-01-30 2003-10-21 Object Technology Licensing Corp. Object-oriented resource lock and entry register
US6141712A (en) * 1998-01-30 2000-10-31 Object Technology Licensing Corporation Apparatus and method for modeling behavior of expansion boards in a computer system
US6161150A (en) * 1998-01-30 2000-12-12 Object Technology Licensing Corporation System for informing a computer user of a conflict encountered during resource allocation to expansion cards of different types having resource information in different format
TW200943062A (en) * 2008-04-10 2009-10-16 Inventec Corp Apparatus and method for automatically performing system configuration

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6472251A (en) * 1987-09-14 1989-03-17 Nec Corp Information processor
JPH01250075A (ja) * 1988-03-30 1989-10-05 Toshiba Corp 電子機器の基板管理システム
JPH02191031A (ja) * 1989-01-20 1990-07-26 Ricoh Co Ltd 情報処理装置
JPH031259A (ja) * 1989-05-29 1991-01-07 Fujitsu Ltd プリント板ユニット版数管理方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1270339A (en) * 1985-06-24 1990-06-12 Katsuya Nakagawa System for determining a truth of software in an information processing apparatus
FI99250C (fi) * 1989-01-10 1997-12-29 Nintendo Co Ltd Järjestelmä ulkoisen muistin luvattoman käytön estämiseksi

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6472251A (en) * 1987-09-14 1989-03-17 Nec Corp Information processor
JPH01250075A (ja) * 1988-03-30 1989-10-05 Toshiba Corp 電子機器の基板管理システム
JPH02191031A (ja) * 1989-01-20 1990-07-26 Ricoh Co Ltd 情報処理装置
JPH031259A (ja) * 1989-05-29 1991-01-07 Fujitsu Ltd プリント板ユニット版数管理方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008146548A (ja) * 2006-12-13 2008-06-26 Nec Access Technica Ltd 電子装置、fpgaのバージョン確認方法

Also Published As

Publication number Publication date
JP3057835B2 (ja) 2000-07-04
US5446454A (en) 1995-08-29

Similar Documents

Publication Publication Date Title
US6438668B1 (en) Method and apparatus for reducing power consumption in a digital processing system
US6195695B1 (en) Data processing system and method for recovering from system crashes
JPH0566930A (ja) ハードウエアレビジヨン管理装置
KR930007675B1 (ko) 확장 유닛이 접속가능한 컴퓨터 유닛의 리쥼처리의 제어 시스템
US7100032B2 (en) Method and apparatus for identifying hardware compatibility and enabling stable software images
JP2003196102A (ja) コンピュータシステム
JP4789958B2 (ja) 部品情報復元方法、部品情報管理方法及び電子装置
JP2004139329A (ja) 表示装置、表示画面を作るための作画プログラム、それを記録した記録媒体、及び作画装置
JPH0588795A (ja) データ処理装置
US6604194B1 (en) Program updating method and apparatus for communication terminal system
JP2003044307A (ja) 無線通信機と、そのブートプログラム書き換え方法及びプログラム
US20050102540A1 (en) Computer system and control method thereof
JP2005050079A (ja) サーバ装置、bios更新プログラム、初期起動プログラム、及びbios更新方法
JPH1027105A (ja) 起動用のプログラムをフラッシュromに格納するマイコン装置
JP2000235483A (ja) 情報処理装置
JP2005346473A (ja) 情報処理方法、情報処理装置、撮像装置
EP2391992B1 (en) Communication system and protocol
JP2008009799A (ja) 画像形成装置
GB2276257A (en) Configuration-sensitive program loading.
JP3366139B2 (ja) 画像形成装置
JPH06332809A (ja) 情報処理装置
JPH08137625A (ja) ディスク制御装置
JPH05128882A (ja) データ処理装置
JPH0619729A (ja) 装置固有情報の退避・復元処理方式
EP1768411A1 (en) Television camera system and respective configuring method

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees