JPH067573B2 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法

Info

Publication number
JPH067573B2
JPH067573B2 JP58149036A JP14903683A JPH067573B2 JP H067573 B2 JPH067573 B2 JP H067573B2 JP 58149036 A JP58149036 A JP 58149036A JP 14903683 A JP14903683 A JP 14903683A JP H067573 B2 JPH067573 B2 JP H067573B2
Authority
JP
Japan
Prior art keywords
region
silicon substrate
oxidation resistant
resistant material
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58149036A
Other languages
English (en)
Other versions
JPS6041242A (ja
Inventor
孝平 江原
進 村本
誠太郎 松尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NTT Inc
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP58149036A priority Critical patent/JPH067573B2/ja
Publication of JPS6041242A publication Critical patent/JPS6041242A/ja
Publication of JPH067573B2 publication Critical patent/JPH067573B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10PGENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
    • H10P90/00Preparation of wafers not covered by a single main group of this subclass, e.g. wafer reinforcement
    • H10P90/19Preparing inhomogeneous wafers
    • H10P90/1904Preparing vertically inhomogeneous wafers
    • H10P90/1906Preparing SOI wafers
    • H10P90/191Preparing SOI wafers using full isolation by porous oxide silicon [FIPOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W10/00Isolation regions in semiconductor bodies between components of integrated devices
    • H10W10/10Isolation regions comprising dielectric materials
    • H10W10/181Semiconductor-on-insulator [SOI] isolation regions, e.g. buried oxide regions of SOI wafers

Landscapes

  • Local Oxidation Of Silicon (AREA)
  • Drying Of Semiconductors (AREA)
  • Element Separation (AREA)

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は,微細化に好適でかつ表面段差のない素子間分
離構造を有する半導体装置及びその製造方法に関するも
のである。
〔発明の背景〕
従来の素子間分離の製造方法としては,耐酸化膜のパタ
ーンを基板上に形成し,これをマスクにしてシリコン基
板の表面を選択的に熱酸化する選択酸化法がよく知られ
ている。しかし,この選択酸化法およびその方法によっ
て製造された半導体装置には次のような欠点がある。
まず,第1の欠点は微細化の限界である。即ち,選択酸
化によって形成されるバーズビークの幅が選択酸化膜の
厚さと同程度であり,このバーズビーグの領域が素子面
積の有効な利用を妨げる。
第2の欠点は,長時間の熱酸化を必要とすることであ
る。例えば1μmの膜厚の選択酸化膜を形成するのに10
00℃のウェット酸化法で5〜7時間程度を必要とする。
これは生産性の妨げとなるばかりでなく,積層欠陥の発
生,不純物拡散層の不都合な拡散を引き起こす原因とな
る。
第3の欠点は,必ずしも充分な表面平坦化が図れないこ
とである。通常の選択酸化法では,酸化膜厚の約1/2
が,シリコン中に埋置されるため,表面段差は酸化膜厚
の約1/2となる。この表面段差を減少させるため,シリ
コン基板表面をあらかじめ一部エッチングした後,選択
酸化膜を形成することにより,この選択選化膜をシリコ
ン基板内に全部埋め込むという方法が提案されている。
しかし,この方法を用いると,選択酸化膜の周辺部に,
バーズビークの他にバーズヘッドとよばれる突出部が形
成されてしまう。このため,この方法によっても,表面
平坦化は,必ずしも充分には図れない。
[発明の目的] 本発明の目的は、バーズビーク、バーズヘッドがなく、
酸化膜厚が厚く、結晶欠陥や不純物拡散層の不都合な拡
散がなく、かつ、表面段差のない微細な素子間分離構造
を有する半導体装置、及びそのような構造を低温短時間
で実現できる製造方法を提供することにある。
[発明の概要] 上記目的を達成するために、本発明の半導体装置は、シ
リコン基板の表面の半導体素子が作り込まれている素子
領域であるシリコン領域の周辺に、シリコン酸化膜が上
記シリコン基板の表面から上記シリコン基板の内部に向
かって存在し、上記シリコン領域と上記シリコン酸化膜
領域との境界に絶縁層が介在する構造を有し、上記素子
領域の上記シリコン基板表面からの深さよりも深い領域
まで上記絶縁層が存在しかつ、上記絶縁層の表面に近い
部分が酸化シリコンからなり、残りの深い部分が上記シ
リコン基板の一部領域の熱酸化防止のため、上記一部領
域の表面側に形成された薄膜である耐酸化性材料からな
ることを特徴とする。
また、本願発明の半導体装置の製造方法は、第1の耐酸
化性材料を表面に有するシリコン基板上に、第1の材料
を堆積した後パターン形成して半導体素子が作り込まれ
る領域以外の領域にある上記第1の材料を除去する第1
の工程と、この上に方向性を有する膜堆積法によって第
2の材料を全面に堆積する第2の工程と、エッチングに
よって上記第1の材料のパターンの縁に付着した上記第
2の材料を除去することにより、上記第1の材料と上記
第2の材料によって第1の溝を形成する第3の工程と、
上記第1の溝の底に露出した上記第1の耐酸化性材料を
表面に有するシリコン基板を上記半導体素子が作り込ま
れる領域の上記シリコン基板表面からの深さよりも深い
領域までエッチングして上記シリコン基板に第2の溝を
形成する第4の工程と、上記第2の材料を除去する第5
の工程と、上記第1の材料をマスクにしてこれに覆われ
ていない領域の上記第1の耐酸化性材料を除去する第6
の工程と、上記第1の材料を除去した後上記シリコン基
板に第2の耐酸化性材料を堆積することにより、上記シ
リコン基板の上記第2の溝の中に上記第2の耐酸化性材
料を充填するとともに、パターン形成された上記第1の
耐酸化性材料の上も上記第2の耐酸化性材料で被覆する
第7の工程と、方向性エッチングを行うことにより、パ
ターン形成された上記第1の耐酸化性材料の側壁および
上記第2の溝の中に充填した上記第2の耐酸化性材料を
残し、それ以外の領域に堆積された上記第2の耐酸化性
材料をエッチングして上記シリコン基板を露出する第8
の工程と、上記第1の耐酸化性材料で被覆していない上
記シリコン基板を陽極化成によって多孔質化する第9の
工程と、熱酸化によって上記多孔質シリコン領域を多孔
質シリコン酸化膜にする第10の工程と、上記第2の溝
の中に充填した上記第2の耐酸化性材料の一部を上記半
導体素子が作り込まれる領域の上記シリコン基板表面か
らの深さよりも深い領域まで除去する第11の工程と、
上記シリコン基板を熱酸化する第12の工程と、上記第
2の溝の中に薄膜堆積法によって絶縁物または半導体材
料を充填し、表面を平坦にする第13の工程を含むこと
を特徴とする。
[発明の実施例] 以下、図面により本発明の実施例を説明する。第1図
(a)〜(j)は本発明の半導体装置の製造方法の実施例を示
す工程図の一部である。まず,第1図(a)に示す様に,
シリコン基板1の上に熱酸化膜すなわちSiO2膜2を形成
し,その上に第1の耐酸化性材料としてCVD Si3N4膜3
を,さらに第1の材料としてレジストパターン4を形成
する。SiO2膜2の膜厚は500Å,CVD Si3N4膜3の膜厚は
1000Å,レジスト4の膜厚は1〜1.5μmとする。この
上にECR形プラズマ堆積法,イオンビームスパッタ法,
マグネトロンスパッタ法等の方向性をもった膜堆積法で
第2の材料すなわちSiO2膜5を堆積して第1図(b)の構
造を得る。これらの膜堆積法はいずれも基板温度を100
℃以下に保持して良質のSiO2膜が形成できるため,第1
図(b)に示すようにレジスト4の上に堆積してもレジス
トパターンの変形の問題は生じない。又,方向性を有し
ているためレジスト4の段差側壁には粗な膜質をもつ薄
膜5′が堆積し,この膜はライトエッチングによって容
易に除去される。この性質を利用してライトエッチング
を施すことによって第1図(c)の構造を得る。レジスト
4の側壁に溝aが生じその底の幅は0.1〜0.2μm程度に
容易に制御して形成できる。SiO2膜5が分離されてでき
たSiO2膜6,7とレジスト4をマスクにしてRIEによっ
てSi3N4膜3,SiO2膜2,基板シリコン1をエッチング
して第1図(d)の構造を得る。シリコン基板1に形成し
た溝の深さを3μmとする。エッチングガスとしては例
えばCBrF3を用いる。この時,溝bの上端の幅は,SiO2
膜6,7とレジスト膜4がエッチングされるため0.6μ
m程度に広がる。溝bの下端の幅は0.1〜0.2μmであ
る。SiO2膜6と7を除去して第1図(e)の構造を得る。
レジスト4をマスクとしてSi3N4膜3とSiO2膜2を除去
して第1図(f)の構造を得る。レジスト4を除去した
後,この上に第2の耐酸化性材料としてCVD Si3N4膜8
を0.3μmの膜厚で堆積して第1図(g)の構造を得る。RI
Eでエッチングして第1図(h)の構造を得る。陽極化成法
によって第1図(i)に示す様にSi3N4膜3と8をマスクに
して多孔質シリコン膜9を形成する。多孔質シリコン膜
9の厚さはSi3N4膜8のシリコン基板1内に埋め込まれ
た底よりも浅くなる様に形成する。
多孔質シリコン膜9の生成条件としては,陽極化成液に
濃度が20〜50%の弗酸を用い,電流密度30〜100mA/cm2
の電流を通常使用する。多孔質シリコン膜9の酸化工
程,その他の熱処理工程に伴って生ずるウェハの反りや
基板内の欠陥の発生を防止するため,プロセスによって
最適な多孔質シリコンの形成条件を選択する。これを熱
酸化しSi3N4膜3,SiO2膜2を除去して第1図(j)の構造
を得る。この時,既によく知られているように多孔質シ
リコンの特性により,低温かつ短時間で厚い多孔質シリ
コンの酸化膜10が得られる。絶縁層としてのSi3N4膜8
が存在するためLOCOS法にみられるバーズビークやバー
ズヘッドは生じない。勿論,酸化膜10とSi基板1の表面
が第1図(j)において平坦となる様に,多孔質シリコン
膜およびその酸化条件を設定することも容易である。
又,レジスト4のかわりにSiO2膜を用いることも勿論可
能である。
第2図(a)〜(e)は本発明の半導体装置の製造方法の他の
実施例を示す工程図である。第2図(a)は,第1図(d)に
示した試料をリフトオフしてレジスト4とその上のSiO2
膜6を除去し,SiO2膜7をマスクにして,Si3N4膜3と
その下のSiO2膜2を除去した構造である。第2図(b)はS
iO2膜7を除去した後,CVD Si3N4膜8を堆積した構造で
ある。第2図(c)〜(e)は前述の実施例の工程(第1図
(h)〜(j))と同様にして行う。
第3図(a)〜(c)は、第1図(j)又は第2図
(e)では、Si膜8とシリコン基板1の界面特
性がシリコン領域A又はBに製作した素子に隣接して悪
影響を与えるので、さらに行うプロセスを示す。第1図
(j)の試料のSi膜8の一部を上方から熱リン
酸でエッチングして除去し、残りのSi膜13を
溝の底に残して第3図(a)の構造を得る。これを洗浄
して熱酸化し第3図(b)の構造を得る。14は熱酸化
膜である。これにCVD法によって例えばCVDSiO
膜又はCVDポリSi膜12を堆積する。上方から基
板表面までエッチングし第3図(c)の構造を得る。本
実施例においては、シリコン領域Eと多孔質シリコン酸
化膜10との境界に介在する絶縁層8の表面に近い部分が
CVD SiO2膜又はCVDポリSi膜12からなり,残りの部分が
耐酸化性材料すなわちCVD Si3N4膜13からなる。熱リン
酸に対するSi3N4膜のエッチング速度は遅いため,この
方法は工程時間の短縮につながる。素子は熱酸化膜14に
接するのみであるため良好な素子特性が得られる。上記
の熱酸化膜11,14の厚さは高々500Åで十分である。
上記具体例においては耐酸化性材料としてCVD Si3N4
を取り上げて説明したが,他の耐酸化性材料例えばAl2O
3等でも使用可能であることは言うまでもない。又,以
上述べた具体例の中の各寸法や諸条件は一例であって,
個々のデバイスに応じてそれぞれ種々の値をとれる様に
設定可能なことは勿論である。又,シリコン基板もp
型,n型どちらでもよい。ただし,n型の場合はよく知
られている通り,陽極化成時にたとえば光照射をして正
孔を発生させる必要がある。
〔発明の効果〕
以上説明した様に、本発明によれば、バーズビーク、バ
ーズヘッドがなく、かつ、膜厚の厚い多孔質シリコン酸
化膜を有し、隣接するSi面と平坦な構造の半導体装置
を実現でき、かつ、このような半導体装置を高密度に形
成できる。したがって、LSIの素子間分離構造として
好適である。また、本発明の半導体装置では、素子領域
に接する部分の耐酸化性材料を除去して素子領域は熱酸
化膜と接するようにしそれよりも深い部分は耐酸化性材
料としているので、良好な素子特性と生産性の向上の両
立を図ることができる。さらに、一般に耐酸化性材料は
不純物を通しにくいので、溝の底に耐酸化性材料を残す
ことにより、仮に溝の底が汚染された場合でも汚染物質
が表面に出てきにくく、製作される素子の特性が安定す
る。また、多孔質シリコン酸化膜は低温でかつ短時間で
厚い酸化膜が形成できるため、生産性が向上し、結晶欠
陥や不純物拡散層の不都合な拡散の発生を防止できるの
で、本発明による素子間分離方法はC−MOS LSI
の高密度化に大きな効果を有する。
【図面の簡単な説明】
第1図(a)〜(j)は本発明の半導体装置の製造方法
の一実施例の一部を示す工程図,第2図(a)〜(e)
は本発明の半導体装置の製造方法の別の一実施例の一部
を示す工程図,第3図(a)〜(c)は第1図(j)ま
たは第2図(e)は本発明の半導体装置の製造方法の別
の一実施例を示す工程図,第3図(a)〜(c)および第4図
(a)〜(c)はそれぞれ第1図(j)または第2図(e)の工程の
後に引き続いて行われる製造方法の一実施例を示す工程
図である。 1…シリコン基板 2…SiO2膜 3,8…CVD Si3N4膜 4…レジスト(第1の材料) 5,6,7…SiO2膜(第2の材料) 9…多孔質シリコン膜 10…多孔質シリコンの熱酸化膜 14…熱酸化膜 12…CVD SiO2膜又はCVDポリSi膜 13…CVD Si3N4膜 A,B,C,E…シリコン領域 a,b…溝
───────────────────────────────────────────────────── フロントページの続き (72)発明者 松尾 誠太郎 神奈川県厚木市小野1839番地 日本電信電 話公社厚木電気通信研究所内 (56)参考文献 特開 昭57−111042(JP,A)

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】シリコン基板の表面の半導体素子が作り込
    まれている素子領域であるシリコン領域の周辺に、シリ
    コン酸化膜が上記シリコン基板の表面から上記シリコン
    基板の内部に向かって存在し、 上記シリコン領域と上記シリコン酸化膜の領域との境界
    に絶縁層が介在する構造を有し、上記素子領域の上記シ
    リコン基板表面からの深さよりも深い領域まで上記絶縁
    層が存在しかつ、上記絶縁層の表面に近い部分の少なく
    とも前記素子領域に接する部分が酸化シリコンからな
    り、残りの深い部分が耐酸化性材料からなることを特徴
    とする半導体装置。
  2. 【請求項2】第1の耐酸化性材料を表面に有するシリコ
    ン基板上に、第1の材料を堆積した後パターン形成して
    半導体素子が作り込まれる領域以外の領域にある上記第
    1の材料を除去する第1の工程と、この上に方向性を有
    する膜堆積法によって第2の材料を全面に堆積する第2
    の工程と、エッチングによって上記第1の材料のパター
    ンの縁に付着した上記第2の材料を除去することによ
    り、上記第1の材料と上記第2の材料によって第1の溝
    を形成する第3の工程と、上記第1の溝の底に露出した
    上記第1の耐酸化性材料を表面に有するシリコン基板を
    上記半導体素子が作り込まれる領域の上記シリコン基板
    表面からの深さよりも深い領域までエッチングして上記
    シリコン基板に第2の溝を形成する第4の工程と、上記
    第2の材料を除去する第5の工程と、上記第1の材料を
    マスクにしてこれに覆われていない領域の上記第1の耐
    酸化性材料を除去する第6の工程と、上記第1の材料を
    除去した後上記シリコン基板に第2の耐酸化性材料を堆
    積することにより、上記シリコン基板の上記第2の溝の
    中に上記第2の耐酸化性材料を充填するとともに、パタ
    ーン形成された上記第1の耐酸化性材料の上も上記第2
    の耐酸化性材料で被覆する第7の工程と、方向性エッチ
    ングを行うことにより、パターン形成された上記第1の
    耐酸化性材料の側壁および上記第2の溝の中に充填した
    上記第2の耐酸化性材料を残し、それ以外の領域に堆積
    された上記第2の耐酸化性材料をエッチングして上記シ
    リコン基板を露出する第8の工程と、上記第1の耐酸化
    性材料で被覆していない上記シリコン基板を陽極化成に
    よって多孔質化する第9の工程と、熱酸化によって上記
    多孔質シリコン領域を多孔質シリコン酸化膜にする第1
    0の工程と、上記第2の溝の中に充填した上記第2の耐
    酸化性材料の少なくとも上記半導体素子が作り込まれる
    領域に接する部分を除去し、残りの部分を上記第2の溝
    の底に残す第11の工程と、上記シリコン基板を熱酸化
    する第12の工程と、上記第2の溝の中に薄膜堆積法に
    よって絶縁物または半導体材料を充填し、表面を平坦に
    する第13の工程を含むことを特徴とする半導体装置の
    製造方法。
JP58149036A 1983-08-15 1983-08-15 半導体装置及びその製造方法 Expired - Lifetime JPH067573B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58149036A JPH067573B2 (ja) 1983-08-15 1983-08-15 半導体装置及びその製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58149036A JPH067573B2 (ja) 1983-08-15 1983-08-15 半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
JPS6041242A JPS6041242A (ja) 1985-03-04
JPH067573B2 true JPH067573B2 (ja) 1994-01-26

Family

ID=15466253

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58149036A Expired - Lifetime JPH067573B2 (ja) 1983-08-15 1983-08-15 半導体装置及びその製造方法

Country Status (1)

Country Link
JP (1) JPH067573B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5028559A (en) * 1989-03-23 1991-07-02 Motorola Inc. Fabrication of devices having laterally isolated semiconductor regions

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57111042A (en) * 1980-12-27 1982-07-10 Fujitsu Ltd Manufacture of semiconductor device

Also Published As

Publication number Publication date
JPS6041242A (ja) 1985-03-04

Similar Documents

Publication Publication Date Title
US4857477A (en) Process for fabricating a semiconductor device
GB2128400A (en) Isolation and wiring of a semiconductor integrated circuit device and method of manufacturing the same
JPS60147133A (ja) 半導体基板内に溝を形成する方法
KR100234408B1 (ko) 반도체장치의 소자분리방법
JPS63107119A (ja) ステップ絶縁層を有する集積回路の製造方法
KR960005552B1 (ko) 반도체 소자의 분리막 형성 방법
KR100442852B1 (ko) 트렌치 소자분리 영역 형성방법
KR100209714B1 (ko) 반도체소자의 격리막 및 이의 형성방법
JPH067573B2 (ja) 半導体装置及びその製造方法
JP2688090B2 (ja) 半導体装置の製造方法
JPH0258778B2 (ja)
JPS63299361A (ja) 半導体装置の製造方法
JPH079930B2 (ja) 半導体装置の製造方法
KR100303438B1 (ko) 반도체장치의소자분리방법
JP3923584B2 (ja) 半導体装置の素子分離膜形成方法
JP2786259B2 (ja) 半導体素子の製造方法
KR100226483B1 (ko) 반도체장치의 소자분리방법
JPS5950540A (ja) 半導体装置の製造方法
KR0167260B1 (ko) 반도체 소자의 격리구조 제조방법
JPS62232143A (ja) 半導体装置の製造方法
JPS6116545A (ja) 半導体集積回路装置の製造方法
JPS61107740A (ja) 半導体装置の製造方法
JPH08250582A (ja) 半導体装置の製造方法
JPS59177941A (ja) 素子分離領域の製造方法
JPH08236475A (ja) コンタクト窓の形成方法