JPH0786884A - パルス変換回路 - Google Patents
パルス変換回路Info
- Publication number
- JPH0786884A JPH0786884A JP22423293A JP22423293A JPH0786884A JP H0786884 A JPH0786884 A JP H0786884A JP 22423293 A JP22423293 A JP 22423293A JP 22423293 A JP22423293 A JP 22423293A JP H0786884 A JPH0786884 A JP H0786884A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- pulse
- count
- circuit
- reference trigger
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 2
- 238000006243 chemical reaction Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Pulse Circuits (AREA)
Abstract
(57)【要約】
【目的】所定のパルス幅を有するパルス信号を精度良く
発生させる。 【構成】外部からの基準トリガ信号により信号を保持す
る保持回路(1)と、同信号によりクロック信号のカウ
ントを開始し、カウントアップするカウンタ部(2)
と、このカウントアップ信号とカウントアップの上限値
とを比較し、一致したときに出力を出す比較部(3)か
ら成り、この一致信号で保持回路1をリセットすること
により所定のパルス幅の精度の良いパルス信号が発生で
きる。
発生させる。 【構成】外部からの基準トリガ信号により信号を保持す
る保持回路(1)と、同信号によりクロック信号のカウ
ントを開始し、カウントアップするカウンタ部(2)
と、このカウントアップ信号とカウントアップの上限値
とを比較し、一致したときに出力を出す比較部(3)か
ら成り、この一致信号で保持回路1をリセットすること
により所定のパルス幅の精度の良いパルス信号が発生で
きる。
Description
【0001】
【産業上の利用分野】本発明は、自動制御装置等の制御
時間の設定に関し、特に制御用ディジタル回路に使用す
るパルス変換回路に関する。
時間の設定に関し、特に制御用ディジタル回路に使用す
るパルス変換回路に関する。
【0002】
【従来の技術】従来、基準トリガ信号から一定のパルス
幅を有するパルス信号に変換させるには、抵抗とコンデ
ンサによる充放電の時定数を利用した単安定型マルチバ
イブレータを使用し、抵抗とコンデンサの定数を設定す
ることにより所定のパルス幅を有するパルス信号を発生
させる方式がもちいられているのが現状であった。
幅を有するパルス信号に変換させるには、抵抗とコンデ
ンサによる充放電の時定数を利用した単安定型マルチバ
イブレータを使用し、抵抗とコンデンサの定数を設定す
ることにより所定のパルス幅を有するパルス信号を発生
させる方式がもちいられているのが現状であった。
【0003】
【発明が解決しようとする課題】この従来の方式では、
抵抗とコンデンサの定数による時定数でパルス幅が決ま
るため、素子の定数誤差及び温度等の環境条件の変化に
よる影響が受け易いため、精度の良いパルス幅を有する
パルス信号が得られない欠点があった。
抵抗とコンデンサの定数による時定数でパルス幅が決ま
るため、素子の定数誤差及び温度等の環境条件の変化に
よる影響が受け易いため、精度の良いパルス幅を有する
パルス信号が得られない欠点があった。
【0004】
【課題を解決するための手段】本発明は、所定のパルス
幅を決定するのに精度のクロック信号を使用し、基準ト
リガ信号を外部から入力した時点からクロック信号をカ
ウントアップするカウンタ部と、所定のカウントアップ
の上限値を設定し、カウントアップ上限値を検知する比
較部とを有し、この検知信号にて基準トリガ信号にて信
号保持を行う保持回路をリセットすることにより、所定
のパルス幅を有するパルス信号を発生させるものであ
る。
幅を決定するのに精度のクロック信号を使用し、基準ト
リガ信号を外部から入力した時点からクロック信号をカ
ウントアップするカウンタ部と、所定のカウントアップ
の上限値を設定し、カウントアップ上限値を検知する比
較部とを有し、この検知信号にて基準トリガ信号にて信
号保持を行う保持回路をリセットすることにより、所定
のパルス幅を有するパルス信号を発生させるものであ
る。
【0005】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
て説明する。
【0006】図1は、所定のパルス幅を有するパルス信
号を発生させるためのパルス変換回路の一実施例のブロ
ック図である。
号を発生させるためのパルス変換回路の一実施例のブロ
ック図である。
【0007】本図において、外部からの基準トリガ信号
により信号を保持する保持回路1と、同信号によりクロ
ック信号のカウントを開始し、カウントアップするカウ
ンタ部2と、このカウンタ部2のカウントアップ信号と
カウントアップ上限値とを比較し、一致したときに出力
を出す比較部3から成り、比較部3の一致出力信号によ
り保持回路1をリセットすることにより、保持回路1の
出力には基準トリガ信号を起点とする所定のパルス幅を
有するパルス信号が得られる。
により信号を保持する保持回路1と、同信号によりクロ
ック信号のカウントを開始し、カウントアップするカウ
ンタ部2と、このカウンタ部2のカウントアップ信号と
カウントアップ上限値とを比較し、一致したときに出力
を出す比較部3から成り、比較部3の一致出力信号によ
り保持回路1をリセットすることにより、保持回路1の
出力には基準トリガ信号を起点とする所定のパルス幅を
有するパルス信号が得られる。
【0008】このとき、所定のパルス幅Tは次式により
求められる。
求められる。
【0009】T=n×1/f ここで、nはカウントアップの上限値、fはクロック信
号の繰り返し周波数である。
号の繰り返し周波数である。
【0010】
【発明の効果】以上説明したように本発明は、クロック
信号の繰り返し周波数fとカウントアップの上限値nと
で決まるパルス幅Tを有するパルス信号が得られるとい
う結果となる。従って、パルス幅Tの精度は、外部から
のクロック信号の繰り返し周波数の安定度のみで決まる
ために、本発明によるパルス変換回路では、パルス幅の
精度に影響しない効果がある。
信号の繰り返し周波数fとカウントアップの上限値nと
で決まるパルス幅Tを有するパルス信号が得られるとい
う結果となる。従って、パルス幅Tの精度は、外部から
のクロック信号の繰り返し周波数の安定度のみで決まる
ために、本発明によるパルス変換回路では、パルス幅の
精度に影響しない効果がある。
【図1】本発明のパルス変換回路の一実施例のブロック
図。
図。
1 保持回路 2 カウンタ部 3 比較部
Claims (1)
- 【請求項1】 基準となる外部からのトリガ信号を入力
して、信号を保持する保持回路と、同信号にてクロック
信号をカウントアップするカウンタ部と、カウントアッ
プ信号の上限値を検知する比較部とを備え、カウントア
ップの上限値を任意に設定することで、検知信号により
保持回路をリセットすると、基準トリガ信号により、任
意のパルス幅を有するパルス信号に変換することを特徴
とするパルス変換回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP22423293A JPH0786884A (ja) | 1993-09-09 | 1993-09-09 | パルス変換回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP22423293A JPH0786884A (ja) | 1993-09-09 | 1993-09-09 | パルス変換回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0786884A true JPH0786884A (ja) | 1995-03-31 |
Family
ID=16810577
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP22423293A Pending JPH0786884A (ja) | 1993-09-09 | 1993-09-09 | パルス変換回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0786884A (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115597184A (zh) * | 2022-10-21 | 2023-01-13 | 珠海格力电器股份有限公司(Cn) | 防接错线保护方法、装置、空调器及存储介质 |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5397119A (en) * | 1977-02-03 | 1978-08-25 | Nissan Motor Co Ltd | Temperature rise protecting device for float chamber |
-
1993
- 1993-09-09 JP JP22423293A patent/JPH0786884A/ja active Pending
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5397119A (en) * | 1977-02-03 | 1978-08-25 | Nissan Motor Co Ltd | Temperature rise protecting device for float chamber |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115597184A (zh) * | 2022-10-21 | 2023-01-13 | 珠海格力电器股份有限公司(Cn) | 防接错线保护方法、装置、空调器及存储介质 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6695475B2 (en) | Temperature sensing circuit and method | |
| JP2757600B2 (ja) | 時間a/d変換回路 | |
| US4521735A (en) | Battery voltage level detecting apparatus | |
| US4626621A (en) | Circuit for generating a position in digital form | |
| JPH04248475A (ja) | リモコン信号の波形幅の測定回路 | |
| US4041404A (en) | Apparatus and method for detecting when a measured variable represented by a string of digital pulses reaches a plateau | |
| JPH0786884A (ja) | パルス変換回路 | |
| US4135403A (en) | Electronic altitude encoder | |
| US4722094A (en) | Digital rate detection circuit | |
| RU2007854C1 (ru) | Устройство для измерения параметров флуктуирующих видеоимпульсов | |
| JP2793627B2 (ja) | アナログ―ディジタル変換器 | |
| JPH0430531B2 (ja) | ||
| SU1509946A1 (ru) | Устройство дл нелинейной коррекции дискретного сигнала | |
| JPS6055846B2 (ja) | キ−ボ−ドスイツチ装置 | |
| SU1597559A1 (ru) | Устройство дл измерени суммарного расхода жидкостей и газов | |
| SU1404995A1 (ru) | Устройство дл сортировки сердечников по магнитным свойствам | |
| RU1780053C (ru) | Устройство дл неразрушающего контрол прочности изол ции электрических цепей | |
| SU1667171A1 (ru) | Устройство дл определени параметров переходного процесса | |
| JPS6042530Y2 (ja) | アナログ・ディジタル変換装置 | |
| JPH0395484A (ja) | 電子時計の歩度計測装置 | |
| JPH0119656B2 (ja) | ||
| SU1193821A1 (ru) | Преобразователь частота-код | |
| SU1649465A1 (ru) | Устройство дл измерени девиации частоты | |
| SU1167625A1 (ru) | Логарифмический преобразователь | |
| SU970678A1 (ru) | Аналого-цифровой преобразователь |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 19960924 |