JPH0798645A - 共有画面メモリ方式及び制御装置 - Google Patents

共有画面メモリ方式及び制御装置

Info

Publication number
JPH0798645A
JPH0798645A JP5242384A JP24238493A JPH0798645A JP H0798645 A JPH0798645 A JP H0798645A JP 5242384 A JP5242384 A JP 5242384A JP 24238493 A JP24238493 A JP 24238493A JP H0798645 A JPH0798645 A JP H0798645A
Authority
JP
Japan
Prior art keywords
display
display device
screen memory
screen
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5242384A
Other languages
English (en)
Inventor
Shoji Ishiguro
昇治 石黒
Satoru Hikosaka
悟 彦坂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi High Tech Corp
Original Assignee
Hitachi Ltd
Hitachi Electronics Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Electronics Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP5242384A priority Critical patent/JPH0798645A/ja
Publication of JPH0798645A publication Critical patent/JPH0798645A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 (修正有) 【目的】ひとつの画面メモリを異機種表示装置への表示
ソースデータメモリとして使用することで、異機種表示
装置をもつシステム構成構築の容易化、および図面制御
の簡素化を図る。 【構成】画面メモリ13への描画は外部インタフェース
制御部18から受信された画像データをCPU19制御
配下のプログラムメモリ20内のプログラム制御により
行われる。外部インタフェース制御部より受信した画面
情報をディスプレイ装置に表示する(ライト処理)も
のであるがそれに加え、表示初期設定又は、外部からの
設定要求に応じ、画面メモリの切り出し領域を指定する
ことにより、自動的に画面メモリ内の一部をディスプレ
イ装置以外の表示装置に送出できる(ライト処理,リ
ード処理)。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ディスプレイ装置に表
示するための画面メモリの一部の画像データを別の各種
表示装置に送出する制御装置に関する。
【0002】
【従来の技術】従来は、一般的にディスプレイ装置へ表
示するための画面メモリは表示装置に対し1対1であ
り、ディスプレイ装置以外の各種表示装置、例えば、ニ
ュースボード、指標ボード、アナウンスボード等におい
てはディスプレイ装置用画面メモリとは別の表示編集用
メモリを使用し、専用のインタフェースを介して表示を
行っていた。
【0003】
【発明が解決しようとする課題】上記従来技術において
は、ニュース等のポップアップ画面や指標情報の様な固
定表示フォーマット画面をディスプレイ装置だけでなく
別の表示装置へ表示する際、ディスプレイ装置表示用の
画面メモリへの描画を行う一方、別の表示装置へ表示デ
ータを提供するためには当該の専用メモリ領域への描画
・編集処理が必要となる。
【0004】また、同一の表示制御ラインに複数種の表
示制御装置が接続される場合、表示データの転送制約
上、その制御が複雑になり、上位での表示管理を一本化
することを避ける方式となってしまう。
【0005】
【課題を解決するための手段】前記目的達成のため、一
般的にディスプレイ装置へ表示するための画面メモリは
表示装置に対し、1対1であったものを複数の表示装置
で一つの画面メモリを共用する方式とした。
【0006】本発明は、従来のディスプレイ装置への表
示用画面メモリ(マルチポートビデオRAM)制御にお
いて、通常のディスプレイ装置への表示インタフェース
(V,H_SINC信号に代表される同期信号に同期し
てメモリ内ドット信号を送信するインタフェース)制御
に加え、任意に指定された画面メモリ内の領域の画像デ
ータの自動複写、自動抽出および転送を並行処理するこ
とで、上位制御が関与せずにベース表示画面の一部を異
種表示装置へ切りだし表示させることができる。
【0007】また、異種表示装置への表示内容がそれぞ
れ異なる場合においても、同一画面メモリ内の描画エリ
アを分けることのみで可能とする。
【0008】
【作用】本発明により、異種の表示装置を同一画面メモ
リ制御させるため、メモリを含むハードウェア物量の削
減を施す。また、画面メモリ領域をフルサイズ活用し、
メモリの有効化を実現する。
【0009】上位からの描画インタフェースを一本化す
ることで上位での異機種表示装置のインタフェース作り
の意識を軽減し、低コスト、簡易構成での異機種表示装
置接続環境を実現する。
【0010】
【実施例】以下、本発明の一実施例を示す。
【0011】図1に本実施例に係る装置の構成ブロック
図を示す。また、図2に共用画面メモリ制御の詳細方式
図を示す。
【0012】図1において、10は画面メモリを有する
制御装置であり、大別すると11の表示系制御部、12
の主制御部に分けられる。
【0013】表示系制御部11は画面メモリ13、その
画面メモリ13を統括制御する画面メモリ制御部14、
またディスプレイインタフェース制御を司るCRTC
(カソードレイチューブコントローラ)15及びディス
プレイへの信号変換部16とディスプレイ以外の表示装
置へのインタフェース変換部17にて構成される。画面
メモリ13への描画は外部インタフェース制御部18か
ら受信された画像データをCPU19制御配下のプログ
ラムメモリ20内のプログラム制御により行われる。
【0014】以上の様に本制御装置内の基本的動作は、
外部インタフェース制御部より受信した画面情報をディ
スプレイ装置に表示するものであるがそれに加え、表示
初期設定又は、外部からの設定要求に応じ、画面メモリ
の切り出し領域を指定することにより、自動的に画面メ
モリ内の一部をディスプレイ装置以外の表示装置に送出
できることを特徴とする。その制御方式を図1,2に示
す。
【0015】通常、画面メモリ21内は有効表示データ
領域22と非表示データ領域23とに分かれる。本方式
はこの非表示データ領域23を有効化し、他表示装置へ
の描画データ領域化したことにある。
【0016】まず、画面メモリ13の共有化にあたり、
抽出領域の指定を行う本実施例の場合、縦方向のラスタ
抽出開始位置y1、ラスタ抽出サイズy2、及びカラム抽
出サイズx1を2の乗数で指定するものとする。指定は
プログラム処理により各レジスタa、b、cに設定さ
れ、設定した後、複写及び送出起動開始指示により以下
の自動処理を実行する。
【0017】外部から受信した画像データ(ドットデー
タ)は、そのラスタ位置、カラム位置でマッピングされ
た画面メモリアドレスに描画(ライト処理)される。
【0018】その際に前述したレジスタa、b、cで設
定された抽出メモリアドレスであるかのコンペアチェッ
クを行い、当該アドレスであり、かつ複写指示が有効で
ある場合、ライト処理終了後、ライト処理時の描画
アドレスの上位ラスタアドレスをレジスタdで指示した
アドレスx1に変換し、再度ライトシーケンス(ライト
処理)を自動的に繰り返す。この時のライトデータ
は、ライト処理時にデコードし、ライト処理実行終
了時まで有効化処理を施す。
【0019】以上の処理により、画面メモリ内指定領域
を同一メモリ内への自動複写を実現する。
【0020】複写したデータは、レジスタb、c、dで
設定される複写先画像データアドレス内をフリーランカ
ウンタにより順次自動指定し、読み出される(リード処
理)。
【0021】リード処理は、インタフェース変換部1
7とのハンドシェーク処理にて実行され、表示データを
必要に応じた転送速度によりパラレルデーダもしくはシ
リアルデータに変換して外部表示装置に自動提供する。
【0022】画面メモリへのアクセス処理は上記のライ
ト処理、ライト処理、リード処理のほかにCRT
C15からH−SYNC、V−SYNC毎に要求される
ディスプレイ装置への画像データ転送処理(リード転送
処理)があり、画面メモリコントローラ14はこれら
処理のアービトレーション機能を有することとなる。
【0023】また、それぞれの処理の有効化/無効化を
任意指定可とすることで複写先画像データの書替えプロ
テクト処理、つまり、他の表示装置への切り出し画像デ
ータを一端確保した後、ライト処理を無効化すること
で複写先の画像データはプロテクトされ、ディスプレイ
装置と他の表示装置は独立した画面表示を行うことがで
きる。そのほか、ライト処理の無効化を前提にして非
表示エリアへの直接描画を可能とすることで全く独立し
た表示内容を異種の表示装置へ表示させることも可能と
する。
【0024】そのほかに同一画面メモリ内での複写・転
送処理の有効化/無効化の組合せにより多様な表示形態
環境を容易に制御することができる。
【0025】以上を整理し、本実施例に基づく制御装置
10を応用したシステム構成例を図3に示す。
【0026】システムaは、制御装置10にディスプレ
イ装置33と別の表示装置34を接続し、その表示ソー
スデータを送信するホスト31、およびホスト31と共
に画面メモリへの領域設定等を指定するためのキーボー
ド32による。
【0027】本構成により画面切り出しや表示領域の設
定は上位ホスト31から遠隔設定できるとともにエンド
オペレータによるキーボード32からのオペレーション
処理においても画面編集を実現させることを目的とす
る。
【0028】システムbは、上位ホストとの表示データ
ラインに複数台の制御装置10を接続し、それぞれ表示
装置33、34、35を接続する。表示装置34はディ
スプレイ装置33の切り出し画面Aを表示し、表示装置
35はプロテクト画面Bを表示させたシステム例であ
る。
【0029】システムCは、前述した方法の拡張であ
り、抽出領域を複数個持たせることで画面メモリを多分
割し、複数の表示装置34〜37へ各々独立した表示デ
ータを転送させた例である。
【0030】
【発明の効果】本発明により、異機種表示装置の描画デ
ータを同一画面メモリ内に定義できるため画面情報のタ
ーゲット先が共通となり、上位での画面作りおよび編集
処理が一括管理できる。よって、ターゲット毎に画像デ
ータを編集し、個々に転送インタフェースを持つ様な無
駄な処理およびハードウェア構成が軽減できる。
【0031】また、同一表示情報を異機種表示装置へ提
供する様な場合においては単一の表示装置、すなわち、
基本のディスプレイ装置画面だけを意識した画面作りを
可能とする。
【0032】一方、ウィンドウ制御を有する様な高度な
画面編集能力を持つ装置を上位に置きその画像データを
本装置に提供し、固定ウィンドウを別表示装置への表示
領域としたり、時計モジュールを使用し定期的なポップ
アップ画面表示、リアルタイムなニュース情報の表示な
どの多彩な表示環境を安価に構成実現できる。
【図面の簡単な説明】
【図1】本発明の一実施例の構成を示すブロック図であ
る。
【図2】共有画面メモリ方式に関する制御具体例の説明
図である。
【図3】図1で示した制御装置を使用したシステム構成
例を示す図である。
【符号の説明】
10…制御装置、 11…表示系制御部、 12…主制御部、 13…画面メモリ、 14…画面メモリコントローラ、 15…CRTC(カソードレイチューブコントロー
ラ)、 16…ディスプレイ装置信号変換部、 17…外部表示装置インタフェース変換部、 18…外部入出力装置インタフェース制御部、 19…CPU、 20…プログラムメモリ、 21…画面メモリ、 22…画面メモリ内有効表示データ領域、 23…画面メモリ内非表示データ領域、 24〜27…画面メモリコントローラ内表示データ領域
指定用レジスタ群、 31…ホスト、 32…キーボード、 33…ディスプレイ装置、 34〜37…各種表示装置。

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】画面メモリを持つ装置であって、任意の領
    域の画像データを抽出し、ディスプレイインタフェース
    以外のインタフェースに変換して自動送出すると共に、
    抽出した画像データを同画面メモリ内の有効画像データ
    領域外に自動複写することを特徴とする制御装置。
  2. 【請求項2】前項1の特徴を持つ装置において、ディス
    プレイ装置およびキーボード等の入出力装置を接続する
    ことで、マンマシーンインタフェースによる抽出表示領
    域の任意指定ができ、抽出した画像データをディスプレ
    イ装置と別の表示制御装置に送出することを特徴とする
    制御装置。
  3. 【請求項3】前項1の特徴を持つ装置において、上位機
    器と接続し上位機器からの抽出表示領域の遠隔任意指定
    ができ、抽出した画像データをディスプレイ装置と別の
    表示制御装置に送出することを特徴とする制御装置。
  4. 【請求項4】前項1の特徴を持つ装置において、複数の
    抽出表示領域の任意指定ができ、抽出した画像データを
    ディスプレイ装置と別の複数の表示制御装置に送出する
    ことを特徴とする制御装置。
JP5242384A 1993-09-29 1993-09-29 共有画面メモリ方式及び制御装置 Pending JPH0798645A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5242384A JPH0798645A (ja) 1993-09-29 1993-09-29 共有画面メモリ方式及び制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5242384A JPH0798645A (ja) 1993-09-29 1993-09-29 共有画面メモリ方式及び制御装置

Publications (1)

Publication Number Publication Date
JPH0798645A true JPH0798645A (ja) 1995-04-11

Family

ID=17088366

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5242384A Pending JPH0798645A (ja) 1993-09-29 1993-09-29 共有画面メモリ方式及び制御装置

Country Status (1)

Country Link
JP (1) JPH0798645A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000072298A1 (en) 1999-05-20 2000-11-30 Seiko Epson Corporation Image display system and information storage medium

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000072298A1 (en) 1999-05-20 2000-11-30 Seiko Epson Corporation Image display system and information storage medium
US6839061B1 (en) 1999-05-20 2005-01-04 Seiko Epson Corporation Image display system and information storage medium
EP1895403A3 (en) * 1999-05-20 2009-03-18 Seiko Epson Corporation Image display system and information storage medium

Similar Documents

Publication Publication Date Title
JP3468288B2 (ja) ホスト装置、画像表示装置、画像表示システム、画像表示方法、パネル属性読み出し方法、および画像表示制御方法
US4757441A (en) Logical arrangement for controlling use of different system displays by main proessor and coprocessor
US20030184550A1 (en) Virtual frame buffer control system
US4897801A (en) Display terminal equipment with concurrently operable plural input devices
JPH06124183A (ja) マルチウィンドウシステム
JPH0798645A (ja) 共有画面メモリ方式及び制御装置
JPH11167479A (ja) 多入力モニタ装置
JP3177274B2 (ja) 情報処理装置
JP2846708B2 (ja) 入出力装置
JP2665836B2 (ja) 液晶表示制御装置
KR100382956B1 (ko) 화상처리장치 및 화상표시장치
JPH05197360A (ja) 画像処理システム及びその方法
JP2797653B2 (ja) 画像データ処理装置
JPH04492A (ja) ディスプレイ装置
JPH05205026A (ja) 同時ピック事象の処理方法及び装置
US5680646A (en) Input/output control system
JPH09134244A (ja) データ変換装置
JP2000242389A (ja) 表示装置、ウインドウ表示方法及び記憶媒体
JPH04259031A (ja) 情報処理装置
JPS61116387A (ja) 画像デ−タ書込み方式
JP2003091637A (ja) 固定資産情報管理システム
JP2002525684A (ja) 複数のディスプレイを制御する装置、該装置を有するシステム、ならびにそのための方法
JPH05324841A (ja) 画像制御装置における描画方式
JPH01233616A (ja) 画面フォーマット表示装置
JPS60245037A (ja) Crt表示方式