JPH09149097A - 警報発出装置 - Google Patents

警報発出装置

Info

Publication number
JPH09149097A
JPH09149097A JP7305746A JP30574695A JPH09149097A JP H09149097 A JPH09149097 A JP H09149097A JP 7305746 A JP7305746 A JP 7305746A JP 30574695 A JP30574695 A JP 30574695A JP H09149097 A JPH09149097 A JP H09149097A
Authority
JP
Japan
Prior art keywords
virtual path
end reception
reception failure
far
alarm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7305746A
Other languages
English (en)
Other versions
JP3156750B2 (ja
Inventor
Isao Daito
功 大東
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP30574695A priority Critical patent/JP3156750B2/ja
Publication of JPH09149097A publication Critical patent/JPH09149097A/ja
Application granted granted Critical
Publication of JP3156750B2 publication Critical patent/JP3156750B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

(57)【要約】 【課題】 アラーム検出中に初期的な仮想パス遠端受信
故障(VP−RDI)の発出を迅速且つ合理的に行い得
る警報発出装置を提供すること。 【解決手段】 この警報発出装置では、仮想パス(V
P)に対する仮想パス遠端受信故障(VP−RDI)発
出指示信号bに関する周期が短縮されて伝送指示規定数
が増加されており、しかも仮想パス遠端受信故障発出制
御用に排他的論理和を行う1/2カウンタ5及びこれに
よる1/2発出制御データを記憶する1/2カウンタ用
記憶部3が備えられている。仮想パス遠端受信故障発出
部4における仮想パス遠端受信故障の発出周期を従来と
同様に1秒間に1回の割合としたままで、仮想パスアラ
ーム表示信号aからのアラーム検出後、1/2カウンタ
用記憶部3は最大500ミリ秒以内の短時間で該当する
初期的な仮想パス遠端受信故障の発出に要する仮想パス
遠端受信故障発出制御信号d´を生成出力する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、非同期転送モード
(ATM)による伝送系で信号経路の仮想パス(VP)
における異常を表わす仮想パスアラーム表示信号(VP
−AIS)からのアラーム検出中に1秒間に1回の割合
で仮想パス遠端受信故障(VP−RDI)を発出する警
報発出装置に関する。
【0002】
【従来の技術】従来、この種の警報発出装置では、仮想
パスにおける仮想パスアラーム表示信号からアラーム検
出中に1秒間に1回の割合で仮想パス遠端受信故障を発
出するようになっている。
【0003】図3は、このような従来の警報発出装置の
基本構成を回路ブロック図により示したものである。
【0004】この警報発出装置は、伝送系信号経路の仮
想パスにおける異常を表わす仮想パスアラーム表示信号
aを入力してアラームを検出する仮想パスアラーム表示
信号検出部1と、アラーム検出結果から得られる遠端受
信故障(RDI)を発出するための発出データを記憶す
ると共に、仮想パス遠端受信故障発出指示信号eを受け
てこれの所定周期における特定の伝送指示規定数に従っ
て仮想パス遠端受信故障発出制御信号dを生成出力する
仮想パス遠端受信故障発出制御用データ記憶部2と、仮
想パス遠端受信故障発出制御信号dを受けて仮想パス遠
端受信故障発出制御用データ記憶部2から該当する仮想
パス毎の発出データを読み出し、この発出データを仮想
パス遠端受信故障発出信号cとして発出する仮想パス遠
端受信故障発出部4とから成っている。
【0005】各部の動作を具体的に説明すれば、仮想パ
スアラーム表示信号検出部1では、アラーム検出結果か
ら得られる遠端受信故障を発出するための発出データと
して、仮想パスアラーム表示信号aに基づくアラームの
未検出状態から検出状態へと変化するとき、仮想パスア
ラーム表示信号発出制御用データ記憶部2の該当する仮
想パス番号ビットに“1”を書き込み、アラームの検出
状態から未検出状態へと変化するとき、仮想パスアラー
ム表示信号発出制御用データ記憶部2の該当する仮想パ
ス番号ビットに“0”を書き込む。
【0006】仮想パス遠端受信故障発出制御用データ記
憶部2は、図4に示されるように、所定周期として1秒
中に1回ずつ表われる仮想パスの仮想パス遠端受信故障
発出指示信号eの伝送指示規定数,即ち、0〜255の
区画でのタイミング毎に仮想パス遠端受信故障発出制御
用データ記憶部2の該当する仮想パス番号ビットから仮
想パス遠端受信故障発出制御信号dを出力する。
【0007】仮想パス遠端受信故障発出部4では、仮想
パス遠端受信故障発出制御用データ記憶部2の該当する
仮想パス番号ビットから出力された仮想パス遠端受信故
障発出制御信号dのデータの値が“1”のとき、該当す
る仮想パスの仮想パス遠端受信故障発出信号cを発出す
る。
【0008】因みに、このようなアラーム検出中の仮想
パス遠端受信故障を発出する警報発出装置に関連する技
術としては、例えば特開平4−165846号公報に開
示された対局アラーム転送方法等が挙げられる。
【0009】
【発明が解決しようとする課題】上述した警報発出装置
による仮想パス遠端受信故障の発出の場合、所定周期と
して1秒中に1回ずつ表われる仮想パスの仮想パス遠端
受信故障発出指示信号の伝送指定規定数(255区画)
のタイミングに従って仮想パス遠端受信故障発出制御用
データ記憶部2が仮想パス遠端受信故障発出制御信号を
生成出力するようになっているため、仮想パスにおける
仮想パスアラーム表示信号からのアラーム検出後、最初
の仮想パス遠端受信故障が発出されるまでの時間が最大
1秒必要となっており、初期的な仮想パス遠端受信故障
の発出に要する時間がかかり過ぎ、装置内部におけるデ
ータ伝送上の迅速化及び合理化が求められている。
【0010】本発明は、このような問題点を解決すべく
なされたもので、その技術的課題は、アラーム検出中に
初期的な仮想パス遠端受信故障の発出を迅速且つ合理的
に行い得る警報発出装置を提供することにある。
【0011】
【課題を解決するための手段】本発明によれば、伝送系
信号経路の仮想パスにおける異常を表わす仮想パスアラ
ーム表示信号を入力してアラームを検出する仮想パスア
ラーム表示信号検出部と、アラーム検出結果から得られ
る遠端受信故障を発出するための発出データを記憶する
と共に、仮想パス遠端受信故障発出指示信号による所定
周期における特定の伝送指示規定数に従って仮想パス遠
端受信故障発出制御信号を生成出力する仮想パス遠端受
信故障発出制御用データ記憶部と、仮想パス遠端受信故
障発出制御信号を受けて仮想パス遠端受信故障発出制御
用データ記憶部から該当する仮想パス毎の発出データを
読み出し、該発出データを仮想パス遠端受信故障発出信
号として発出する仮想パス遠端受信故障発出部とから成
る警報発出装置において、発出データの発出周期を2回
につき1回として1/2発出制御信号を得るための1/
2カウンタと、1/2発出制御信号に含まれる1/2発
出制御データを記憶するための1/2カウンタ用データ
記憶部とを備え、更に、仮想パス遠端受信故障発出制御
用データ記憶部及び1/2カウンタ用データ記憶部は、
仮想パス遠端受信故障発出指示信号として所定周期より
も短縮された周期において伝送指示規定数が増加された
ものを入力し、仮想パス遠端受信故障発出部は、1/2
カウンタ用データ記憶部より上記仮想パス遠端受信故障
発出制御信号とは別個に生成出力された仮想パス遠端受
信故障発出制御信号を入力して仮想パス遠端受信故障発
出信号を発出する警報発出装置が得られる。
【0012】この警報発出装置において、1/2カウン
タ用データ記憶部は、短縮された周期で伝送指示規定数
が増加された仮想パス遠端受信故障発出指示信号及びア
ラームの検出結果を受けて上記別個な仮想パス遠端受信
故障発出制御信号を生成して仮想パス遠端受信故障発出
部へ出力するものであることや、更に、1/2カウンタ
は、1/2カウンタ用データ記憶部から生成された別個
な仮想パス遠端受信故障発出制御信号の一部と仮想パス
遠端受信故障発出制御用データ記憶部から生成された仮
想パス遠端受信故障発出制御信号とをそれぞれ入力して
1/2発出制御信号を生成出力する排他的論理和回路で
あることが好ましい。
【0013】
【発明の実施の形態】以下に実施例を挙げ、本発明の警
報発出装置について、図面を参照して詳細に説明する。
【0014】図1は、本発明の一実施例に係る警報発出
装置の基本構成を回路ブロック図により示したものであ
る。
【0015】この警報発出装置は、伝送系信号経路の仮
想パスにおける異常を表わす仮想パスアラーム表示信号
aを入力してアラームを検出する仮想パスアラーム表示
信号検出部1と、アラーム検出結果から得られる遠端受
信故障を発出するための発出データを記憶すると共に、
仮想パス遠端受信故障発出指示信号bによる所定周期に
おける特定の伝送指示規定数に従って仮想パス遠端受信
故障発出制御信号dを生成出力する仮想パス遠端受信故
障発出制御用データ記憶部2と、この仮想パス遠端受信
故障発出制御用データ記憶部2における発出データの発
出周期を2回につき1回として1/2発出制御信号fを
得るための1/2カウンタ5と、1/2発出制御信号f
に含まれる1/2発出制御データを記憶するための1/
2カウンタ用データ記憶部3と、仮想パス遠端受信故障
発出制御信号dと等価な1/2カウンタ用データ記憶部
3で生成出力された仮想パス遠端受信故障発出制御信号
d´を受けて1/2カウンタ用データ記憶部3から該当
する仮想パス毎の発出データを読み出し、この発出デー
タを仮想パス遠端受信故障発出信号cとして発出する仮
想パス遠端受信故障発出部4とを備えている。
【0016】この警報発出装置では、仮想パス遠端受信
故障発出制御用データ記憶部2及び1/2カウンタ用デ
ータ記憶部3が仮想パス遠端受信故障発出指示信号bと
して従来のものと比べて所定周期(1秒)よりも短縮さ
れた周期(500ミリ秒)において伝送指示規定数が増
加(倍増)されたものを入力する。
【0017】又、1/2カウンタ用データ記憶部3は、
短縮された周期で伝送指示規定数が倍増された仮想パス
遠端受信故障発出指示信号b及び仮想パスアラーム表示
信号aからのアラームの検出結果を受けて仮想パス遠端
受信故障発出制御信号dとは別個に仮想パス遠端受信故
障発出制御信号d´[仮想パス遠端受信故障発出制御信
号dと等価なもの]を生成して仮想パス遠端受信故障発
出部4へ出力する。
【0018】更に、1/2カウンタ5は、排他的論理和
回路から成り、1/2カウンタ用データ記憶部3から生
成された別個な仮想パス遠端受信故障発出制御信号d´
の一部と仮想パス遠端受信故障発出制御用データ記憶部
2から生成された仮想パス遠端受信故障発出制御信号d
とをそれぞれ入力して1/2発出制御データを含む1/
2発出制御信号fを生成出力する。
【0019】各部の動作について具体的に説明すれば、
仮想パスアラーム表示信号検出部1は、アラーム検出結
果から得られる遠端受信故障を発出するための発出デー
タとして、仮想パスアラーム表示信号aに基づくアラー
ムの未検出状態から検出状態へと変化するとき、仮想パ
ス遠端受信故障発出制御用データ記憶部2及び1/2カ
ウンタ用データ記憶部3の該当する仮想パス番号ビット
にそれぞれ“1”を書き込み、アラームの検出状態から
未検出状態へと変化するとき、仮想パス遠端受信故障発
出制御用データ記憶部2及び1/2カウンタ用データ記
憶部3の該当する仮想パス番号ビットにそれぞれ“0”
を書き込む。
【0020】仮想パス遠端受信故障発出制御用データ記
憶部2と1/2カウンタ用データ記憶部3とは、図2に
示されるように、それぞれ短縮された周期として500
ミリ秒中に1回ずつ表われる仮想パスの仮想パス遠端受
信故障発出指示信号bの倍増された伝送指示規定数,即
ち、2つの0〜255,0〜255の各区画でのタイミ
ング毎にそれぞれ仮想パス遠端受信故障発出制御用デー
タ記憶部2と1/2カウンタ用データ記憶部3との該当
する仮想パス番号ビットから仮想パス遠端受信故障発出
制御信号d,d´を出力する。
【0021】仮想パス遠端受信故障発出部4において
は、1/2カウンタ用データ記憶部3の該当する仮想パ
ス番号ビットから出力された仮想パス遠端受信故障発出
制御信号d´のデータの値が“1”のとき、該当する仮
想パスの仮想パス遠端受信故障発出信号cを発出する。
【0022】このとき、仮想パス遠端受信故障発出制御
用データ記憶部2と1/2カウンタ用データ記憶部3と
において該当する仮想パス番号ビットから出力された仮
想パス遠端受信故障発出制御信号d,d´によるデータ
値の排他的論理和を1/2カウンタ5で取り、その結果
を1/2発出制御信号fとして1/2カウンタ用データ
記憶部3の該当する仮想パス番号ビットに1/2発出制
御データとして書き込む。
【0023】即ち、この警報発出装置では、上述したよ
うに、1/2カウンタ用データ記憶部3が500ミリ秒
中に1回ずつ表われる仮想パスの仮想パス遠端受信故障
発出指示信号bの増加された伝送指示規定数に従ったタ
イミングで仮想パス遠端受信故障発出部4に対して仮想
パス遠端受信故障発出制御信号d´を生成出力するの
で、仮想パスアラーム表示信号aからのアラーム検出
後、初期的な仮想パス遠端受信故障の発出に要する仮想
パス遠端受信故障発出制御信号d´のデータ伝送を50
0ミリ秒以内の短時間で迅速化できる。
【0024】又、この警報発出装置の場合、1/2カウ
ンタ5で仮想パス遠端受信故障発出制御用データ記憶部
2及び1/2カウンタ用データ記憶部3の該当する仮想
パス番号ビットから出力された仮想パス遠端受信故障発
出制御信号d,d´によるデータ値の排他的論理和を取
ったものを1/2カウンタ用データ記憶部3の該当する
仮想パス番号ビットに1/2発出制御データとして書き
込むことにより、仮想パスアラーム表示信号検出部1で
のアラームの検出中に1/2カウンタ用データ記憶部3
から仮想パス遠端受信故障発出部4に対して500ミリ
秒毎にデータ値が“1”,“0”の仮想パス遠端受信故
障発出制御信号d´が繰り返して送られる。
【0025】これにより、仮想パス遠端受信故障の発出
周期を従来装置の場合と同様に1秒間に1回の割合とし
たままで、初期的な仮想パス遠端受信故障の発出,即
ち、装置内部のデータ伝送が合理的に迅速化される。
【0026】
【発明の効果】以上に説明したように、本発明の警報発
出装置によれば、仮想パスに対する仮想パス遠端受信故
障発出指示信号に関する周期を短縮して伝送指示規定数
を増加させると共に、仮想パス遠端受信故障発出制御用
に排他的論理和を行う1/2カウンタ及びこれによる1
/2発出制御データを記憶する1/2カウンタ用記憶部
を備えることにより、仮想パス遠端受信故障発出部にお
ける仮想パス遠端受信故障の発出周期を従来と同様に1
秒間に1回の割合としたままで、仮想パスにおいて仮想
パスアラーム表示信号からのアラーム検出後、最大50
0ミリ秒以内の短時間で該当する初期的な仮想パス遠端
受信故障の発出に要する仮想パス遠端受信故障発出制御
信号を生成出力することが可能となり、装置内部のデー
タ伝送の迅速化及び合理化が計られるようになる。
【図面の簡単な説明】
【図1】本発明の一実施例に係る警報発出装置の基本構
成を示した回路ブロック図である。
【図2】図1に示す警報発出装置の一部に入力される仮
想パス遠端受信故障発出指示信号のタイミングを示した
ものである。
【図3】従来の警報発出装置の基本構成を示した回路ブ
ロック図である。
【図4】図3に示す警報発出装置の一部に入力される仮
想パス遠端受信故障発出指示信号のタイミングを示した
ものである。
【符号の説明】
1 仮想パスアラーム表示信号(VP−AIS)検出部 2 仮想パス遠端受信故障(VP−RDI)発出制御用
データ記憶部 3 1/2カウンタ用データ記憶部 4 仮想パス遠端受信故障(VP−RDI)発出部 5 1/2カウンタ(排他的論理和回路) a 仮想パスアラーム表示信号(VP−AIS) b,e 仮想パス遠端受信故障(VP−RDI)発出タ
イミング指示信号 c 仮想パス遠端受信故障(VP−RDI)発出信号 d,d´ 仮想パス遠端受信故障(VP−RDI)発出
制御信号 f 1/2発出制御信号

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 伝送系信号経路の仮想パスにおける異常
    を表わす仮想パスアラーム表示信号を入力してアラーム
    を検出する仮想パスアラーム表示信号検出部と、前記ア
    ラーム検出結果から得られる遠端受信故障を発出するた
    めの発出データを記憶すると共に、仮想パス遠端受信故
    障発出指示信号による所定周期における特定の伝送指示
    規定数に従って仮想パス遠端受信故障発出制御信号を生
    成出力する仮想パス遠端受信故障発出制御用データ記憶
    部と、前記仮想パス遠端受信故障発出制御信号を受けて
    前記仮想パス遠端受信故障発出制御用データ記憶部から
    該当する仮想パス毎の発出データを読み出し、該発出デ
    ータを仮想パス遠端受信故障発出信号として発出する仮
    想パス遠端受信故障発出部とから成る警報発出装置にお
    いて、前記発出データの発出周期を2回につき1回とし
    て1/2発出制御信号を得るための1/2カウンタと、
    前記1/2発出制御信号に含まれる1/2発出制御デー
    タを記憶するための1/2カウンタ用データ記憶部とを
    備え、更に、前記仮想パス遠端受信故障発出制御用デー
    タ記憶部及び前記1/2カウンタ用データ記憶部は、前
    記仮想パス遠端受信故障発出指示信号として前記所定周
    期よりも短縮された周期において前記伝送指示規定数が
    増加されたものを入力し、前記仮想パス遠端受信故障発
    出部は、前記1/2カウンタ用データ記憶部より前記仮
    想パス遠端受信故障発出制御信号とは別個に生成出力さ
    れた仮想パス遠端受信故障発出制御信号を入力して前記
    仮想パス遠端受信故障発出信号を発出するものであるこ
    とを特徴とする警報発出装置。
  2. 【請求項2】 請求項1記載の警報発出装置において、
    前記1/2カウンタ用データ記憶部は、前記短縮された
    周期で伝送指示規定数が増加された仮想パス遠端受信故
    障発出指示信号及び前記アラーム検出結果を受けて前記
    別個な仮想パス遠端受信故障発出制御信号を生成して前
    記仮想パス遠端受信故障発出部へ出力するものであるこ
    とを特徴とする警報発出装置。
  3. 【請求項3】 請求項2記載の警報発出装置において、
    前記1/2カウンタは、前記1/2カウンタ用データ記
    憶部から生成された前記別個な仮想パス遠端受信故障発
    出制御信号の一部と前記仮想パス遠端受信故障発出制御
    用データ記憶部から生成された前記仮想パス遠端受信故
    障発出制御信号とをそれぞれ入力して前記1/2発出制
    御信号を生成出力する排他的論理和回路であることを特
    徴とする警報発出装置。
JP30574695A 1995-11-24 1995-11-24 警報発出装置 Expired - Fee Related JP3156750B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30574695A JP3156750B2 (ja) 1995-11-24 1995-11-24 警報発出装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30574695A JP3156750B2 (ja) 1995-11-24 1995-11-24 警報発出装置

Publications (2)

Publication Number Publication Date
JPH09149097A true JPH09149097A (ja) 1997-06-06
JP3156750B2 JP3156750B2 (ja) 2001-04-16

Family

ID=17948850

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30574695A Expired - Fee Related JP3156750B2 (ja) 1995-11-24 1995-11-24 警報発出装置

Country Status (1)

Country Link
JP (1) JP3156750B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6801504B1 (en) 1998-05-06 2004-10-05 Nec Corporation Node device of ATM communication network and method of failure alarm notification

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000215453A (ja) 1999-01-20 2000-08-04 Fujitsu Ltd 記録媒体への照射光のパワ―制御方法及び制御装置並びにこれを用いた情報記録装置
US10534331B2 (en) 2013-12-11 2020-01-14 Ademco Inc. Building automation system with geo-fencing
US10488062B2 (en) 2016-07-22 2019-11-26 Ademco Inc. Geofence plus schedule for a building controller

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6801504B1 (en) 1998-05-06 2004-10-05 Nec Corporation Node device of ATM communication network and method of failure alarm notification

Also Published As

Publication number Publication date
JP3156750B2 (ja) 2001-04-16

Similar Documents

Publication Publication Date Title
JPH04157692A (ja) メモリ装置
JPH09149097A (ja) 警報発出装置
US6188672B1 (en) Circuit arrangement for sensing errors in bit patterns
JPS6255110B2 (ja)
SU660053A1 (ru) Устройство дл контрол микропроцессора
JP2815041B2 (ja) Lsi内部状態確認回路
JP2906850B2 (ja) 時分割形スイッチ監視回路
SU643973A1 (ru) Устройство дл управлени накопителем на запоминающих элементах с неразрушающим считыванием информации
SU1249526A1 (ru) Графический дисплей с контролем
JP2603159B2 (ja) 直列制御装置のノ−ドチェック装置及びその方法
JP2978782B2 (ja) 交換装置のrnr試験方式
JPS6161427B2 (ja)
JP2871337B2 (ja) メモリ監視回路
SU1023399A1 (ru) Устройство дл коррекции адресных сигналов в пам ти последовательного действи
KR100186313B1 (ko) 통신 인터페이스 장치의 커넥터 자동 인식 장치 및 그 방법
JP2611644B2 (ja) 書き込み/読み出し制御装置
SU1377857A2 (ru) Имитатор канала
JPH0693231B2 (ja) キヤツシユ記憶装置の擬似障害発生方式
JPH077947B2 (ja) 誤り発生器
JPH1145213A (ja) Fifoメモリ監視方法及び回路
JPH0595387A (ja) 回線監視回路
JPH04321336A (ja) アラーム収集方式
JPS6273827A (ja) フレ−ム送受信方式
JPH04235637A (ja) クロック停止回路
JPH0556109A (ja) データ処理装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20010110

LAPS Cancellation because of no payment of annual fees