JPH0918364A - ダブルスーパーチューナ - Google Patents

ダブルスーパーチューナ

Info

Publication number
JPH0918364A
JPH0918364A JP7168476A JP16847695A JPH0918364A JP H0918364 A JPH0918364 A JP H0918364A JP 7168476 A JP7168476 A JP 7168476A JP 16847695 A JP16847695 A JP 16847695A JP H0918364 A JPH0918364 A JP H0918364A
Authority
JP
Japan
Prior art keywords
frequency
local oscillator
signal
filter
oscillation signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7168476A
Other languages
English (en)
Inventor
Fusahiro Kameoka
房浩 亀岡
Hiroshi Ito
洋 伊藤
Noriaki Oomoto
紀顕 大本
Takaaki Konishi
孝明 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP7168476A priority Critical patent/JPH0918364A/ja
Publication of JPH0918364A publication Critical patent/JPH0918364A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Noise Elimination (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

(57)【要約】 【目的】 ダブルスーパーチューナに於けるスプリアス
妨害を抑圧することを目的とする。 【構成】 ダブルスーパーチューナにおいて、第1中間
周波数信号を第2中間周波数信号に変換する第2の周波
数変換器7と、第2の周波数変換器7に発振信号を出力
する第2の局部発振器8との間に、第1の局部発振器2
の基本周波数またはその高次の周波数または第2の局部
発振器の高次の周波数に極を有するトラップ回路からな
るフィルタ回路9を設けることを特徴とするダブルスー
パーチューナ。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、テレビジョンチューナ
やCATVコンバータなどに使用されるダブルスーパチ
ューナに関するものである。
【0002】
【従来の技術】近年、テレビチューナ、CATVコンバ
ータのチューナとしてダブルスーパーチューナが用いら
れている。
【0003】以下に、従来のダブルスーパーチューナに
ついて説明する。図5は、従来のダブルスーパーチュー
ナの回路構成を示すものである。図5において、1は第
1の周波数変換器、2は第1の局部発振器、3は低域通
過フィルタ(LPF)、4は第1のバンドパスフィルタ
(BPF1)、5は第1中間周波増幅器、6は第2のバ
ンドパスフィルタ(BPF2)、7は第2の周波数変換
器、8は第2の局部発振器である。変調された高周波信
号は、第1の局部発振器2の発振信号と第1の周波数変
換器2で612.75MHzの第1中間周波数信号に変
換後、第2の局部発信器8の発振信号と第2の周波数変
換器7にて58.75MHzの第2中間周波数信号に周
波数変換され出力される。第1・第2のバンドパスフィ
ルタ4・6は周波数変換された信号を帯域制限するとと
もに、イメージ周波数を減衰させる。
【0004】
【発明が解決しようとする課題】しかしながら、上記の
ような構成では、第1の局部発振器2の発振信号と、第
2の局部発振器8の発振信号の各々の整数倍信号が第2
の局部発振器8で歪み、疑似の第2の局部発振信号(5
52.5〜558.5MHz)となり、第1の中間周波
数信号は第2の周波数変換器7で第2の中間周波数信号
帯域に妨害信号として周波数変換されるという問題を有
していた。上記妨害周波数はシステムとして第1.第2
中間周波数が決定されれば、妨害発生チャンネル.発生
周波数が特定できる。図4に上記従来システムでの妨害
周波数関係値を示す。
【0005】本発明は、上記従来の問題点を容易に解決
するダブルスーパーチューナを提供することを目的とす
る。
【0006】
【課題を解決するための手段】この目的を達成するため
に本発明のダブルスーパーチューナは、上記第2の周波
数変換器と第2の局部発振器間に、第1の局部発振器の
基本周波数及び高次の高調波周波数を減衰させるフィル
タとしてトラップ回路を配することを特徴とするように
構成したものである。
【0007】この目的を達成するために本発明のダブル
スーパーチューナは、上記第2の周波数変換器と第2の
局部発振器間に、第1の局部発振器の基本周波数及び高
次までの高調波周波数を減衰させる第1のフィルタとし
て低域通過フィルタをを配することを特徴とするように
構成したものである。
【0008】
【作用】この構成によって、上記第1のフィルタで、第
1の局部発振器の基本周波数及び数次の高調波周波数で
一定の減衰度を得ることができ、第2の局部発振器に入
力される第1局部発振信号の基本周波数と数次の周波数
の信号レベルが抑圧でき、スプリアス妨害を安定に抑圧
することができる。
【0009】この構成によって、上記第1のフィルタと
しての低域通過フィルタで、第1の局部発振器の基本周
波数及び高次までの高調波周波数で一定の減衰度を得る
ことができ、第2の局部発振器に入力される第1局部発
振信号の基本周波数と数次の周波数の信号レベルが抑圧
でき、スプリアス妨害を安定に抑圧することができる。
【0010】
【実施例】
(実施例1)以下本発明の一実施例について、図面を参
照しながら説明する。
【0011】図1、図2において、図5と同一作用のも
のは同一番号を付している。図4に上記従来システムで
のスプリアス妨害発生の周波数関係表を示す。図1にお
いて、1は第1の周波数変換器、2は第1の局部発振
器、3は低域通過フィルタ(LPF)、4は第1のバン
ドパスフィルタ(BPF1)、5は第1中間周波増幅
器、6は第2のバンドパスフィルタ(BPF2)、7は
第2の周波数変換器、9は第1のフィルタ、8は第2の
局部発振器である。図2は、第2の局部発振器8・第1
のフィルタ9の実回路を示す。16は共振回路部、17
は発振用トランジスタ21と共振回路部16の結合用コ
ンデンサ、17・18はトランジスタ21のバイアス抵
抗、24はエミッタ抵抗、20はコンデンサで発振周波
数帯の高周波成分接地用、22・23はコンデンサ、2
5は結合コンデンサ、26・27・28は抵抗で抵抗ア
ッテネイタを構成、29はインダクタンスで第2の局部
発振器8と第2の周波数変換器7のマッチングインダク
タンス、34はインダクタンスで第2中間周波数信号
(58.75MHz)をショートする。
【0012】36は第2中間周波バンドパスフィルタ、
30.37.39はインダクタンスで31.38.40
はコンデンサである。以上のように構成されたダブルス
ーパーチューナについて、以下その動作について説明す
る。
【0013】第1の局部発振器2は704.5MHz〜
1162.5MHzまで発振し、基準信号のレベルは1
5dBm、その発振信号はRF信号と第1の周波数変換
器1でミキシングされ、第1中間周波数信号(612.
75MHz)に周波数変換される。LPF4はカットオ
フ周波数1GHzで2GHz以上の帯域外特性は−40
dB以上である。第1のバンドパスフィルタ(BPF
1)4はイメージ周波数(495.25MHz)の減衰
度10dB、1〜2GHzまでの減衰度20dBであ
る。前記3つのフィルタ通過後第1中間周波数信号は第
1中間周波増幅器5で増幅後、第2のバンドパスフィル
タ(BPF2)6で帯域制限(1GHz以上減衰度30
dB以上)され第2の周波数変換器7で第2の局部発振
器8の発振信号(554MHz)とミキシングされ第2
中間周波数信号(58.75MHz)に周波数変換され
る。
【0014】インダクタンス30.37.39とコンデ
ンサ31.38.40で構成された第1のフィルタ14
のトラップの極周波数は第2局部発振器の発振信号(5
54MHz)の2・3・4倍の高調波(1.1GHz、
1.66GHz、2.22GHz)とし、減衰度15d
B以上確保する。上記第1のフィルタ9のトラップの極
周波数1.10GHzはC68チャンネルの第1の局部
発振器の発振信号の基本周波数であり、上記第1のフィ
ルタ9のトラップの極周波数1.66GHzは12チャ
ンネルの第1の局部発振器の発振信号の2倍の高調波、
上記第1のフィルタ14のトラップの極周波数2.22
GHzはC16チャンネルの第1の局部発振器の発振信
号の3倍の高調波且つ、C68チャンネルの第1の局部
発振器の発振信号の2倍の高調波となる。
【0015】(実施例2)以下本発明の一実施例につい
て、図面を参照しながら説明する。
【0016】図3において、図1.2.5と同一作用の
ものは同一番号を付している。図3は、第2の局部発振
器8・第1のフィルタ9の実回路を示す。図4に上記従
来システムでのスプリアス妨害発生の周波数関係表を示
す。16は共振回路部、17は発振用トランジスタ21
と共振回路部16の結合用コンデンサ、17・18はト
ランジスタ21のバイアス抵抗、24はエミッタ抵抗、
20はコンデンサで発振周波数帯の高周波成分接地用、
22・23はコンデンサ、25は結合コンデンサ、26
・27・28は抵抗で抵抗アッテネイタを構成、29は
インダクタンスで第2の局部発振器8と第2の周波数変
換器7のマッチングインダクタンス、34はインダクタ
ンスで第2中間周波数信号(58.75MHz)をショ
ートする。36は第2中間周波バンドパスフィルタ、4
1.42.43はインダクタンスで44.45.46.
47.48.49はコンデンサである。以上のように構
成されたダブルスーパーチューナについて、以下その動
作について説明する。
【0017】インダクタンス41.42.43とコンデ
ンサ44.45.46で構成された第1のフィルタ14
の並列共振のトラップの極周波数は1.10GHz、
1.66GHz、3.32GHzとし、上記第1のフィ
ルタ9のカットオフ周波数を600MHzにすること
で、1〜6GHzまでの帯域害減衰度35dB以上確保
する。上記第1のフィルタ9のトラップの極周波数1.
10GHzはC68チャンネルの第1の局部発振器の発
振信号の基本周波数であり、上記第1のフィルタ9のト
ラップの極周波数1.66GHzは12チャンネルの第
1の局部発振器の発振信号の2倍の高調波、上記第1の
フィルタ14のトラップの極周波数3.32GHzはC
68チャンネルの第1の局部発振器の発振信号の3倍の
高調波且つ、12チャンネルの第1の局部発振器の発振
信号の4倍の高調波となる。
【0018】
【発明の効果】以上の様に本発明によれば、第2の周波
数変換器7と第2の局部発振器8間に、第1の局部発振
器2の発振信号の基本周波数及び数次の高調波周波数を
て、衰させる第1のフィルタ9にトラップを配すること
で、第1の局部発振器2の基本周波数及び数次の高調波
周波数で一定の減衰度を得ることができ、第2の局部発
振器8における第1の局部発振器2の発振信号と第2の
局部発振器8の発振信号の各々の整数倍信号の差で発生
する歪み成分を抑圧でき、そのことでスプリアス妨害を
安定に抑圧実現することができる。
【0019】以上の様に本発明によれば、第2の周波数
変換器7と第2の局部発振器8間に、第1の局部発振器
2の発振信号の基本周波数及び数次までの高調波周波数
を、減衰させる第1のフィルタ9として低域通過フィル
タを配することで、第1の局部発振器2の基本周波数及
び高次までの高調波周波数で一定の減衰度を得ることが
でき、第2の局部発振器8における第1の局部発振器2
の発振信号と第2の局部発振器8の発振信号の各々の整
数倍信号の差で発生する歪み成分を抑圧でき、そのこと
でスプリアス妨局を安定に抑圧実現することができる。
【図面の簡単な説明】
【図1】本発明の一実施例におけるダブルスーパーチュ
ーナの構成図
【図2】本発明の第1の実施例の第1のトラップ・第2
の局部発振器・第2の周波数変換器の実回路を示す図
【図3】本発明の第1の実施例の第1のトラップ・第2
の局部発振器・第2の周波数変換器の実回路を示す図
【図4】スプリアス妨害発生の周波数関係表を示す図
【図5】従来のダブルスーパチューナの構成図
【符号の説明】
1 第1の周波数変換器 2 第1の局部発振器 3 低域通過フィルタ(LPF) 4 第1のバンドパスフィルタ(BPF1) 5 第1中間周波増幅器 6 第2のバンドパスフィルタ(BPF2) 7 第2の周波数変換器 8 第2の局部発振器 9 第1のフィルタ 16 共振回路部 17 25 結合コンデンサ 18 19 バイアス抵抗 20、22、23、31、38、40、44、45、4
6、47、48、49コンデンサ 21 発振用トランジスタ 24 エミッタ抵抗 26 27 28 抵抗 29、30、37、40、41、42、43 インダク
タンス 36 第2中間周波バンドパスフィルタ
フロントページの続き (72)発明者 小西 孝明 大阪府門真市大字門真1006番地 松下電器 産業株式会社内

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 高周波信号を入力して第1中間周波数信
    号に周波数変換する第1の周波数変換器と、前記第1の
    周波数変換器に入力する発振信号を生成する第1の局部
    発振器と、前記第1中間周波数信号を入力して第2中間
    周波数信号に周波数変換する第2の周波数変換器と、前
    記第2の周波数変換器に入力する発振信号を生成する第
    2の局部発振器と、前記第2の周波数変換器と前記第2
    の局部発振器の間に、前記第1の局部発振器の基本周波
    数または高次の周波数または前記第2の局部発振器の高
    次の周波数に極を有するトラップ回路からなるフィルタ
    を備えることを特徴とするダブルスーパーチューナ。
  2. 【請求項2】 フィルタを低域通過フィルタとしたこと
    を特徴とする請求項1記載のダブルスーパーチューナ。
JP7168476A 1995-07-04 1995-07-04 ダブルスーパーチューナ Pending JPH0918364A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7168476A JPH0918364A (ja) 1995-07-04 1995-07-04 ダブルスーパーチューナ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7168476A JPH0918364A (ja) 1995-07-04 1995-07-04 ダブルスーパーチューナ

Publications (1)

Publication Number Publication Date
JPH0918364A true JPH0918364A (ja) 1997-01-17

Family

ID=15868813

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7168476A Pending JPH0918364A (ja) 1995-07-04 1995-07-04 ダブルスーパーチューナ

Country Status (1)

Country Link
JP (1) JPH0918364A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020030379A (ko) * 2000-10-17 2002-04-25 송재인 트랩 회로를 이용한 더블 컨버젼 방식의 튜너

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020030379A (ko) * 2000-10-17 2002-04-25 송재인 트랩 회로를 이용한 더블 컨버젼 방식의 튜너

Similar Documents

Publication Publication Date Title
JP2005168035A (ja) ダイレクト変換受信機
JPH0614501Y2 (ja) Catv用コンバ−タにおけるバンドパスフィルタ
US7116961B2 (en) Image rejection quadratic filter
JP2004129076A (ja) 周波数変換回路ならびにそれを用いるチューナおよびcatv受信用セットトップボックス
JPH018037Y2 (ja)
JPH0918364A (ja) ダブルスーパーチューナ
JP2000013146A (ja) ミクサ―回路装置
JP2534982B2 (ja) Shf受信機の選択受信回路
JPH11298202A (ja) バンドパスフィルタ及び2逓倍回路
JPH0744388B2 (ja) 周波数変換ミクサ
JP2861393B2 (ja) 受信装置
EP0201986A2 (en) Intermodulation suppressing circuit
CA1149878A (en) Buffer amplifier circuit used in wideband tuner
JPS63313986A (ja) Catvコンバ−タチュ−ナの入力フイルタ回路
JPH0974362A (ja) 高周波選択回路
JPS59188242A (ja) 周波数変換回路
JPH0936771A (ja) 受信装置
KR910003172Y1 (ko) 유선 tv 튜너의 입력필터회로
JPH05183342A (ja) 受信機
JPH033004Y2 (ja)
JP3586060B2 (ja) 中間周波回路
JPH0744389B2 (ja) Uhf帯トランジスタミキサ回路
JPH08223064A (ja) 周波数変換用ic
EP1536557A1 (en) Intermediate frequency circuit
JPS5831622A (ja) 周波数変換回路