JPS6233391A - メモリ回路 - Google Patents

メモリ回路

Info

Publication number
JPS6233391A
JPS6233391A JP60173402A JP17340285A JPS6233391A JP S6233391 A JPS6233391 A JP S6233391A JP 60173402 A JP60173402 A JP 60173402A JP 17340285 A JP17340285 A JP 17340285A JP S6233391 A JPS6233391 A JP S6233391A
Authority
JP
Japan
Prior art keywords
write
writing
read
circuit
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60173402A
Other languages
English (en)
Inventor
Toshi Sano
佐野 東志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60173402A priority Critical patent/JPS6233391A/ja
Publication of JPS6233391A publication Critical patent/JPS6233391A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、メモリ回路に関し、特に、同時読み出し書き
込みを可能としたメモリ回路に関する。
〔従来の技術〕
従来のMO8メモリ回路は、!2図に示す様に、それぞ
れ、2個のインバータG111および2個のトランスフ
ァゲートQ13からなる、複数のメモリセルRM11〜
RMlnと、メモリセルRM11〜RM Inに接続シ
た1対のディジット線DI 、D2と、デイツク)、I
DI、D2に接続したプリチャージ回路12.読み出し
回路13.および書き込み回路14と、メモリセルRM
11〜RM1nに接続した1個のアドレスデコーダ回路
15とで構成されている。
〔発明が解決しようとする問題点〕
上述した従来のメモリ回路は、アドレスデコーダを1個
及びディジットラインを1対しか有していない為に読み
出しアドレスで読み出した後に書き込みアドレスで書き
込むか、または、書き込んだ後に読み出すかの、時系列
的にしか読み出しと書き込みが行えず、メモリ回路を高
速なコンビエータシステムに使用する場合、システムの
動作クロックの周波数が、メモリ回路の読み出しアクセ
ス時間と書き込み時間との和の時間により制約され、シ
ステムの動作速度が低く抑えられるという欠点がある。
〔問題点を解決するための手段〕
本発明のメモリ回路は、1対の読み出し専用ディジット
線と、1対の書き込み専用ディジット線と、第一のイン
バータ、人力、出力をそれぞれ前記第一のインバータの
出力2人力に接続した第二のインバータ、ナらびに、ソ
ースを前記第一のインバータの入力に接続しドレインを
前記読み出し専用ディジット線の一方に接続した第一一
のトランスファゲート、およびノースを前記第一のイン
バータの出力に接)枕しドレインを前記読み出し専用デ
ィジット1腺の他方に接続した第二のトランスファゲー
トからなる読み出しゲート、ならびにソースを前記第二
のインバータの出力に接続しドレインを前記書き込み専
用ディジット線の一方に接続した第三のトラスファゲー
ト、およびソースを前記第二のインバータの入力に接続
しドレインを前記書き込み専用ディジット線の他方に接
続した第四のトランスファゲートからなる書き込みゲー
トを有するメモリセルを複数個と、読み出しアドレスを
デコードした出力のそれぞれを前記読み出しゲートのそ
れぞれのゲートに接続する読み出しアドレスデコーダ回
路と、書き込みアドレスをデコードした出力のそれぞれ
を前記書き込みゲートのそれぞれのゲートに接続する書
き込みアドレスデコーダ回路と、前記読み出し専用ディ
ジット線に接続してディジット線を読み出し前にチャー
ジアップするプリチャージ回路と、前記読み出し専用デ
ィジット線に接続して前記メモリセルから読み出したデ
ータを出力する読み出し回路と、前記書き込み専用ディ
ジット線に接続してアドレスされたメモリセルにデータ
を書き込む書き込み回路とを具備し、読み出し時に読み
出しアドレスと異なる書きアドレスに同時に書き込みが
出来る様に構成したことを特徴とし、前記欠点を除去し
たものである。
〔実施例〕
第1図は本発明によるひとつの実施例を示す。
RM21〜RM2n (n :メモリワード数、1,2
゜3・・・・・・)は読み出しゲートと書き込みゲート
を有するメモリセルである。このメモリセルRM21〜
RM2nのそれぞれは、2個のインバータG21がリン
グ状に接続された情報記憶部と、2個のトランスファゲ
ートQ24.Q25で構成する読み出しゲートと、2個
のトランスファゲートQ26.Q27で構成する書き込
みゲートとを有する。
情報記憶部の真値側記憶部Tは、トランスファゲートQ
24を介して1対の読み出し専用ディジット線り几1.
DR2の真値側ラインDRxに接続されるとともに、ト
ランスファゲートQ26’を介して1対の書き込み専用
ディジット線DWI、DW2の真値側ラインDWIに接
続される。情報記憶部の偽値側記憶部Fは、トランス7
アゲー)Q25を介して1対の読み出し専用ディ・ジッ
ト線DRx、D几2の偽値側ラインDR2に接続される
とともに、トランスフアゲ−)Q27を介して1対の書
き込み専用ディジット線DWI、DW2の偽値側ライン
DW2に接続される。
22はプリチャージ回路であり、電源端子VDDおよび
読み出し専用ディジット線DRIが接続されたトランス
ファゲートQ21と、電源端子VDDおよび読み出し専
用ディジット線DR2が接続されたトランス7アグート
Q22と、読み出し専用ディジット線DRI、DR2が
接続され読み出し専用ディジット線DRI、DR2の電
位を同電位にすることを促進するだめのトランス7アゲ
ー1−G23と、トランスファゲートQ21.G22.
G23のゲート電極に接続されたプリチャージ端子PR
とから構成され、読み出し動作の開始前に読み出し専用
ディジット線DRI、DR2を予めある電位にチャージ
アップする。23は、読み出し回路であって、2個の2
人力NANDゲートG23.G24から成る。
2人力NANDゲートG23の一方の入力は読み出し専
用ディジット線り几1と接続され、その他方の入力は2
人力NANDゲートG24の出力に接続され、2人力N
ANDゲートG24の一方の入力は読み出し専用ディジ
ット線り几2と接続され、その他方の入力は2人力NA
NDゲー)G23の出力に接続され、その出力は読み出
し情報端子RDに接続されている。24は周知の読み出
しアドレスデコーダ回路であって、読み出しアドレス入
力端子RADO〜RADm(mはアドレスビット数で前
出のメモリワード数nとは2m+1=nなる関係がある
)から読み出しアドレスを入力して、デコードされた出
力A几1〜ARn(n:メモリワード数)を出力する。
デコードされた出力AR,1はメモリセルRM21の読
み出しゲートのゲート端子へ接続され、以下順次同様に
出力AR2〜A几nは、メモリセルRM22〜RM2n
の読み出しゲートのゲート端子へ接続される。
25は書き込み回路であって、2個の書き込みバッファ
G22と書き込みゲートを構成する2個のトランスファ
ゲートQ28.G29から成る。バッフ7G25の入力
は書き込み情報端子WDと接続され、その出力は、他方
のバッファG26の入力端子及び書き込みトランス77
ゲートQ28のノースへ接続される。他方のバッフ7G
26の出力は書き込みトランス7アゲー)G29のソー
スへ接続される。書き込みトランスファゲートQ28の
ドレインは、偽値側ラインDW2へ接続され、書き込み
トランスファゲートQ29のドレインは真値側ラインD
WIへ接続される。また、書き込みトランス7アゲー)
G28.G29のゲート端子は書き込みパルス端子WP
へ接続される。
26は、周知の書き込みアドレスデコーダ回路であって
、書き込みアドレス入力端子WADO〜WADm(mは
アドレスビット数で、メモリワード数nとは、2m+1
=nなる関係がある。)から書き込みアドレスを入力し
て、デコードされた出力AWL〜AWn (n :メモ
リワード数)t−出力する。デコードされた出力AWI
は、メモリセルRM21の書き込みゲートのゲート端子
へ接続され、以下順次同様に、出力AW2〜AWnはメ
モリセルRM22〜RM2nの書き込みトランスファゲ
ートのゲート端子へ接続される。
本実施例は、ワード数はn迄あるが、ビット数は1ビツ
トのみの例を示している。しかしながら、読み出しデコ
ーダ回路と書き込与デコーダ回路を除いた部分を11v
A(J=1.2.3・・・・・・:メモリビットa)な
らべて、1ビツトの場合と同様に、出力ARI〜A几n
、AW1〜AWnに並列に接続すれば、nワード×lビ
ットのメモリが構成出来ることは言うまでもない。
本実施例に示す様な回路構成にすれば、読み出しと書き
込みとを独立にアドレス指定出来る為、同時に読み出し
と書、き込みを行うことが出来る。
〔発明の効果〕
以上説明した様に不発明は、メモリ回路に於いて、読み
出し回路系統と書き込み回路系戊とを分離する仁とによ
シ、読み出し時に、読み出しアドレスと異なる書き込み
アドレスに同時に書き込みが出来る効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2図は従来
例のブロック図である。 12.22・−・・・・プリチャージ回路、RMII、
RMl 2 、 ・−−−−−FLMln 、 RM2
1 、几M22 、−−−−−−BJM 2 n ・−
・・・メモリセル、13.23・・・・・・読み出し回
路、14゜25・・・・・・書き込み回路、15,24
,26・・・・・・アドレスデコーダ回路、■ ・・・
・・・を原端子、PR・・・・・・プリチャージ端子、
RD・・・・・・読み出し情報端子、WD・・・・・・
書き込み情報端子、WP・・・・・・書き込みパルス端
子、 AI)0 、ADI 、・・・・・・ADm・・
・・・・アドレス端子、RADO,RADI 、・・・
・・・几ADm・・・・・・読み出しアドレス入力端子
、WADO,WADI、・・・・・・WADm・・・・
・・書き込みアドレス入力端子、DI 、D2・・・・
・・ディジット線、DRI、DR2・・・・・・読み出
し専用ディジット線、DWI、DW2・・・・・・書き
込み専用ディジット線、A1゜A2. ・−=An、A
R1、AR2,−・−ARn、AWI、AW2、・・・
・・・AWn・・・・・・アドレスデコーダの出力、Q
ll。 G12.G21 、G22.G23・・・・・・プリチ
ャージ用トランスファゲート、G13.G24.G25
.G26゜G27・・・・・・メモリセル用トランスフ
ァゲート、G14゜G28.G29・・・・・・書き込
み回路用トランス7アゲー)、Gll、G21・−・・
・・メモリセル用インバータ、G12.G25.G26
・・・・・・書き込みバッファ、Gl 3゜G23.G
24・・・・・・読み出し回路用2人力NANDゲート
。 代理人 弁理士  内 原   晋σ旨゛・ −一′

Claims (1)

    【特許請求の範囲】
  1. 1対の読み出し専用ディジット線と、1対の書き込み専
    用ディジット線と、第一のインバータ、入力、出力をそ
    れぞれ前記第一のインバータの出力、入力に接続した第
    二のインバータ、ならびに、ソースを前記第一のインバ
    ータの入力に接続しドレインを前記読み出し専用ディジ
    ット線の一方に接続した第一のトランスファゲート、お
    よびソースを前記第一のインバータの出力に接続しドレ
    インを前記読み出し専用ディジット線の他方に接続した
    第二のトランスファゲートからなる読み出しゲート、な
    らびにソースを前記第二のインバータの出力に接続しド
    レインを前記書き込み専用ディジット線の一方に接続し
    た第三のトランスファゲート、およびソースを前記第二
    のインバータの入力に接続しドレインを前記書き込み専
    用ディジット線の他方に接続した第四のトランスファゲ
    ートからなる書き込みゲートを有するメモリセルを複数
    個と、読み出しアドレスをデコードした出力のそれぞれ
    を前記読み出しゲートのそれぞれのゲートに接続する読
    み出しアドレスデコーダ回路と、書き込みアドレスをデ
    コードした出力のそれぞれを前記書き込みゲートのそれ
    ぞれのゲートに接続する書き込みアドレスデコーダ回路
    と、前記読み出し専用ディジット線に接続してディジッ
    ト線を読み出し前にチャージアップするプリチャージ回
    路と、前記読み出し専用ディジット線に接続して前記メ
    モリセルから読み出したデータを出力する読み出し回路
    と、前記書き込み専用ディジット線に接続してアドレス
    されたメモリセルにデータを書き込む書き込み回路とを
    具備することを特徴とするメモリ回路。
JP60173402A 1985-08-06 1985-08-06 メモリ回路 Pending JPS6233391A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60173402A JPS6233391A (ja) 1985-08-06 1985-08-06 メモリ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60173402A JPS6233391A (ja) 1985-08-06 1985-08-06 メモリ回路

Publications (1)

Publication Number Publication Date
JPS6233391A true JPS6233391A (ja) 1987-02-13

Family

ID=15959751

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60173402A Pending JPS6233391A (ja) 1985-08-06 1985-08-06 メモリ回路

Country Status (1)

Country Link
JP (1) JPS6233391A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03219493A (ja) * 1989-11-21 1991-09-26 Matsushita Electric Ind Co Ltd 半導体記憶装置
US5495444A (en) * 1993-07-14 1996-02-27 Ricoh Company, Ltd. Semiconductor memory device used as a digital buffer and reading and writing method thereof

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52129337A (en) * 1976-04-23 1977-10-29 Hitachi Ltd Memory circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52129337A (en) * 1976-04-23 1977-10-29 Hitachi Ltd Memory circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03219493A (ja) * 1989-11-21 1991-09-26 Matsushita Electric Ind Co Ltd 半導体記憶装置
US5495444A (en) * 1993-07-14 1996-02-27 Ricoh Company, Ltd. Semiconductor memory device used as a digital buffer and reading and writing method thereof

Similar Documents

Publication Publication Date Title
US7630230B2 (en) Static random access memory architecture
US6411128B2 (en) Logical circuit for serializing and outputting a plurality of signal bits simultaneously read from a memory cell array or the like
KR900008660B1 (ko) 메모리 테스트 패턴 발생회로를 포함한 반도체 장치
JPH079976B2 (ja) 半導体メモリ
EP0256935A3 (en) Read only memory device having memory cells each storing one of three states
JPH10510087A (ja) レジスタファイル読取/書込セル
KR880000968A (ko) 반도체 기억장치
TWI306604B (en) Methods and apparatus for reading a full-swing memory array
JPS6233391A (ja) メモリ回路
JPS62293596A (ja) 連想記憶装置
EP0381940A1 (en) Register bank circuit
JP3604861B2 (ja) 半導体記憶装置
JPH08161890A (ja) メモリセル回路及びマルチポート半導体記憶装置
JP2871967B2 (ja) デュアルポート半導体記憶装置
JP2595707B2 (ja) メモリ装置
JPH0485791A (ja) 半導体記憶装置
JPS58194193A (ja) メモリ回路
JPH02149997A (ja) スタテイツクramに対するアドレス増幅回路
JPS6363199A (ja) 半導体記憶装置
KR100558478B1 (ko) 반도체 메모리 장치 및 이 장치의 데이터 라이트 및 리드방법
SU932566A1 (ru) Буферное запоминающее устройство
JPS63263695A (ja) 半導体記憶装置
US20070121405A1 (en) Semiconductor memory device
JPS58115683A (ja) 半導体メモリ装置
SU1049968A1 (ru) Буферное запоминающее устройство