WO2010143369A1 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- WO2010143369A1 WO2010143369A1 PCT/JP2010/003580 JP2010003580W WO2010143369A1 WO 2010143369 A1 WO2010143369 A1 WO 2010143369A1 JP 2010003580 W JP2010003580 W JP 2010003580W WO 2010143369 A1 WO2010143369 A1 WO 2010143369A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- bump
- semiconductor element
- element substrate
- film
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/20—Interconnections within wafers or substrates, e.g. through-silicon vias [TSV]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
- H10W72/01231—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps using blanket deposition
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
- H10W72/01251—Changing the shapes of bumps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
- H10W72/01251—Changing the shapes of bumps
- H10W72/01255—Changing the shapes of bumps by using masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/072—Connecting or disconnecting of bump connectors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/072—Connecting or disconnecting of bump connectors
- H10W72/07231—Techniques
- H10W72/07232—Compression bonding, e.g. thermocompression bonding
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/072—Connecting or disconnecting of bump connectors
- H10W72/07231—Techniques
- H10W72/07236—Soldering or alloying
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/241—Dispositions, e.g. layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/251—Materials
- H10W72/252—Materials comprising solid metals or solid metalloids, e.g. PbSn, Ag or Cu
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/722—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between stacked chips
Definitions
- the present invention relates to a semiconductor device in which semiconductor elements of at least two stages or more are stacked and a manufacturing method thereof, and relates to a bump electrode structure of the semiconductor device and a bump electrode bonding method.
- the second semiconductor element is stacked on top of the first semiconductor element to construct a so-called three-dimensional structure to realize the shortest connection between the semiconductor elements, thereby trying to maximize the performance of each semiconductor element. Attempts to do so have been proposed.
- Patent Document 1 in order to connect two upper and lower semiconductor chips at the shortest distance, an interposer chip provided with a through hole is disposed between the upper and lower semiconductor chips, A structure has been proposed in which a protruding electrode provided on the surface of a semiconductor chip is pressed into a through hole.
- a plurality of semiconductor chips are three-dimensionally stacked to achieve connection with the shortest wiring length.
- the convex external connection terminal provided on the semiconductor chip arranged on the upper side is pressed and injected into the concave external connection terminal provided on the semiconductor chip arranged on the lower side.
- a technique of compositionally flowing the metal of the external connection terminal is employed.
- the vibration width of the bonding tool is required to be a minimum of about plus or minus 10 micrometers.
- the amplitude width of the bonding tool is less than plus or minus 10 micrometers, the amount of plastic deformation of the metal bumps is reduced, and as a result, the amount of composition flow is also reduced, so that a sufficient connection cross-sectional area is obtained at the contact portion between the external connection terminals. This is because it is difficult to ensure the above.
- the position displacement of the metal bumps is generated by about 10 micrometers, and such bump displacement reduces the position accuracy of the bonding.
- Patent Document 1 since a through hole is provided in a chip, a large pressing load is applied to a semiconductor chip having a hole (usually made of a brittle material such as silicon). It cannot be denied that there is a risk that the chip will brittlely break. In addition, it is not preferable to apply an excessive pressing load in a brittle material processing step even for a semiconductor chip having no holes.
- compound semiconductors other than silicon for example, semiconductor chips with low brittle fracture resistance such as SiC and GaN, needless to say, it is highly necessary to avoid an excessive pressing load from the viewpoint of suppressing brittle fracture of the chip.
- the above Patent Document 1 uses a ball bonding method using Au wires (see Paragraph 0034 of the above Patent Document 1).
- the tip of the Au wire is melted to form the Au ball part, and then the ultrasonic wave is applied by pressing the ball part against the desired electrode pad location on the chip surface.
- the bumps are made by a series of processes of thermocompression bonding and cutting the ball tip from the Au wire.
- Small-sized Au wires for example, small-diameter Au wires having a diameter of 20 micrometers or less, are difficult to handle and are therefore less expensive and therefore expensive.
- the plating bump method is known as a method for arranging a large number of Au bumps at a full grid and a narrow pitch.
- Au bumps often have poor adhesion to the underfill material, and as a result, there is a tendency for gaps to form at the interface between the underfill and Au bumps, leading to a decrease in insulation reliability.
- Patent Document 1 is not necessarily advantageous for application to a three-dimensional stack of semiconductor chips having a large number of bumps.
- the inventor of the present application has been able to obtain a good result by adopting the following structure, configuration, and means as a result of searching for a technique for improving the technique described in the above publication, and has reached the present invention.
- one structure / configuration of a semiconductor device is as follows.
- a convex metallic conductor bump formed on the surface of the first semiconductor element substrate and a convex metallic conductor bump formed on the surface of the second semiconductor element substrate are bonded to each other.
- the tip of the first convex metallic conductor bump formed on the surface of the first semiconductor element substrate is sharpened in advance.
- the second convex metallic conductor bump formed on the surface of the second semiconductor element substrate has a composite structure composed of at least three kinds of materials, that is, a top portion, a side wall portion, and a main body portion, and the main body portion is flexible. Metal.
- the tip portion of the first convex metallic conductor bump having a sharp tip is press-fitted into the soft metal layer that is the main body portion of the second convex metallic conductor bump.
- the first surface of the semiconductor element substrate has a first bump with a sharp tip
- the second surface is made of at least three kinds of materials including a top portion, a side wall portion, and a main body portion made of a soft metal.
- a semiconductor element substrate having a second bump having a composite structure is used.
- At least three semiconductor element substrates with double-sided bumps having such a structure are prepared, the 1-1st bump having a sharp tip formed in advance on the first surface of the first semiconductor element substrate, A tip formed beforehand on the first surface of the second semiconductor element substrate is bonded to the second surface of the second semiconductor element substrate bonded to the second bump 2-2 containing a soft metal formed in advance.
- the structure is such that the 2-1 bumps with sharp edges and the 3-2 bumps containing a soft metal formed in advance on the second surface of the third semiconductor element substrate are joined.
- the present invention also provides a method for manufacturing the semiconductor device according to the present invention.
- the manufacturing method of the semiconductor device provided by the present invention is as follows.
- a first metal conductor layer having a uniform thickness is formed on the surface of the first semiconductor element substrate, and a desired portion of the first uniform thickness metal conductor film is selectively processed and removed by a wet etching method.
- a first semiconductor element substrate with bumps is produced.
- a method such as photolithography is desirable.
- a second semiconductor element substrate is prepared separately from the first semiconductor element substrate, and a second metal conductor layer film is formed on the surface with a uniform film thickness.
- a conductor layer film (third conductor layer, fourth conductor layer) made of various types of conductors, it is selectively removed leaving a desired portion of the second to fourth metal conductor layer films.
- the method of forming the third conductor layer and the fourth conductor layer may be an etching method or a plating method.
- the second and second plating layers are formed after the third and fourth conductor layers are continuously formed only at the locations where the plating is selectively deposited using photolithography technology. By removing unnecessary portions of the conductor layer film, desired portions of the second to fourth metal conductor layer films can be left.
- the first bumped semiconductor element substrate and the second bumped semiconductor element substrate are arranged so that their relative positions are up and down, and the first bumped semiconductor element substrate The bump position of the substrate is matched with the bump position of the second bumped semiconductor element substrate.
- the first bumped semiconductor element is so pressed that the bump provided on the first bumped semiconductor element substrate is pressed into the bump provided on the second bumped semiconductor element substrate.
- the substrate and the second bumped semiconductor element substrate are moved relative to each other.
- the present invention provides a manufacturing method for realizing a chip laminated structure in which at least two semiconductor chips are laminated and joined.
- thermocompression bonding where multiple semiconductor chips stacked in three dimensions are connected with the shortest wiring length, a bump with a sharp tip is pressed into a soft metal bump. Reliable joining is possible.
- FIG. 6 is a schematic diagram for explaining a cross-sectional structure in one form of the partial process in the method for manufacturing a semiconductor device according to the example of the present invention.
- FIG. 10 is a schematic view for explaining a cross-sectional structure in one form of another partial process in the method for manufacturing a semiconductor device according to the example of the present invention.
- FIG. 10 is a schematic view for explaining a cross-sectional structure in one form of still another partial process in the method for manufacturing a semiconductor device according to the example of the present invention. It is the schematic which shows the cross section of another 1 form of the semiconductor device concerning the Example of this invention.
- FIG. 1 shows a schematic cross-sectional structure of the semiconductor device of this embodiment.
- a plurality of convex metal conductor bumps 2 are formed on the surface of the first semiconductor element substrate 1, and a plurality of convex metal conductor bumps 4 are formed on the surface of the second semiconductor element substrate 3. Is formed.
- the first semiconductor element substrate 1 and the second semiconductor element substrate 3 are arranged with their surfaces facing each other, and the convex metallic conductor bumps 2 provided on the first semiconductor element substrate 1 are second.
- the convex metallic conductor bumps 4 provided on the semiconductor element substrate 3 are press-fitted to electrically connect the convex metallic conductor bumps 2 and 4 to each other.
- the gap portion between the first semiconductor element substrate 1 and the second semiconductor element substrate 3 is filled with an underfill material 5 so as to fill the gap between the metallic conductor bumps.
- the second semiconductor element substrate 3 is fixed so as not to be separated.
- the underfill material 5 not only fixes the semiconductor element substrate 1 and the second semiconductor element substrate 3, but also ensures insulation reliability between the metallic conductor bumps, and the stress of the underfill material 5 itself. Distributing action contributes to securing connection reliability.
- the metallic conductor bump 4 provided on the second semiconductor element substrate 3 uses a composite structure made of at least three kinds of materials.
- a composite structure made of four kinds of materials that is, a height matching layer 4a, a soft metal layer 4b, a top layer 4c, and a side wall portion 4d was used.
- the height matching layer 4a employed in the present embodiment is a layer for controlling the press-fitting depth when the convex metallic conductor bump 2 is press-fitted into the convex metallic conductor bump 4.
- the gap between the semiconductor element substrate 1 and the semiconductor element substrate 3 is precisely controlled so as to have a desired value.
- the numerical variation range can also be controlled. More specifically, the variation range of the gap value between the semiconductor element substrate 1 and the semiconductor element substrate 3 is substantially the same as the thickness variation range of the height matching layer 4a. It is relatively easy to manufacture the thickness variation of the height matching layer 4a so that the average thickness of the height matching layer 4a is equal to or less than 10%.
- Control of the variation range of the gap value between the substrate 1 and the semiconductor element substrate 3 to plus or minus 10% or less is easily realized.
- the details of the manufacturing method of the height matching layer 4a will be described later, but if the manufacturing method of the height matching layer 4a is devised, the variation range of the gap value can be further suppressed. More specifically, when the average thickness of the height matching layer 4a is 5 micrometers, the variation range of the gap value between the semiconductor element substrate 1 and the semiconductor element substrate 3 is plus or minus 0.5 micrometers. Control is performed as follows.
- the height matching layer 4a as described above, precise control of the gap between the semiconductor element substrates is realized, and as a result, the occurrence of defects in the filling process of the underfill material 5 has been successfully reduced. .
- This is considered to be because the underfill filling conditions that are optimum for the desired gap value can be selected because the gap between the semiconductor element substrates can be precisely controlled.
- the gap between semiconductor element substrates is one of the main factors of flow path resistance in the filling process of the underfill 5.
- the height matching layer 4a for precisely controlling the gap between the semiconductor element substrates as in this embodiment.
- the height matching layer 4a is not provided, the flow resistance in the filling process of the underfill 5 is reduced unless another control method or manufacturing method for stabilizing the value of the gap between the semiconductor element substrates is employed. There is an increased risk of underfill filling problems due to instability.
- the soft metal layer 4 b is a main body portion of the metal conductor bump 4, and the metal conductor bump 2 is press-fitted to form a bonding interface with the metal conductor bump 2.
- the metal conductor bump 2 is press-fitted to form a bonding interface with the metal conductor bump 2.
- a wide variety of materials are known as easily deformable conductors, but the present inventors prefer a metal material or an alloy material rather than a conductive resin from the viewpoint of forming a reliable bonding interface with the metallic conductor bump 2. It was judged.
- the applicability to the technology of the present invention was examined, and a metallic material having a Brunel hardness of 100 MPa or less is desirable, and a guideline is obtained that the Brunel hardness is particularly preferably less than 50 MPa. It was. On the other hand, if the Brunner hardness is 50 MPa or more, the load required in the process of press-fitting the metallic conductor bump 2 becomes large, which may affect the operating characteristics of the semiconductor element.
- Sn does not fall within the category of the most preferable conductor metal as the soft metal layer 4b of the present invention because the Brunel hardness is 51 MPa.
- a bump top layer 4 c is provided on the top of the bump of the metal conductor bump 4, and serves as a film that prevents oxidation of the top of the metal conductor bump 4. Since the bump top layer 4c needs to be broken when the convex metallic conductor bump 2 is press-fitted into the convex metallic conductor bump 4, it is desirable that the bump top layer 4c be a film that can be easily broken. As a result of studying the applicability of the present invention to some materials that can be easily broken, the inventor of the present application press-fits the convex metallic conductor bump 2 if the film has a shear strength of 50 GPa or less.
- the guideline was obtained that it is difficult to cause an obstacle when the shear strength is 30 GPa or less and the film thickness is 1.0 micrometer or less.
- a metal thin film is desirable for the bump top layer 4c of the present invention.
- the thickness is limited to 1.0 ⁇ m or less at the maximum.
- the bump top layer 4c was fabricated in a thickness range of 0.05 to 0.40 micrometers. This is because if the thickness of the bump top layer 4c is less than 0.05 micrometers, there is a tendency that the effect of preventing the oxidation of the metallic conductor bump 4 cannot be sufficiently obtained. If the bump top layer 4c produced with a film thickness in the range of 0.05 to 0.40 micrometers is used, there will be no particular problem with the rupture when the convex metallic conductor bumps 2 are press-fitted. Further, if the bump top layer 4c is thick, a fractured fragment that becomes a remnant of the bump top layer 4c may be generated near the interface between the metal conductor bump 2 and the metal conductor bump 4.
- the film thickness is limited in the range of 0.05 to 0.40 micrometers, the generation of breakage fragments that become debris is negligible.
- a slightly broken piece reacts with In employed as the soft metal layer 4b to form an In—Ag eutectic (eutectic temperature of 141 ° C.) and diffuses into the soft metal layer 4b, so that the bump top layer
- In—Ag eutectic eutectic temperature of 141 ° C.
- the bump top layer 4c having an appropriate film thickness (0.05 to 0.40 micrometer)
- the fragments are the height of the conductor of the bump 2 and the inside of the conductor bump 4.
- the metal conductor bump 4 further has a side wall portion 4d formed on the side wall portion thereof.
- the side wall portion 4 d is a layer for ensuring adhesion with the underfill material 5, and may have a minimum thickness that can maintain adhesion with the underfill material 5. Therefore, depending on the material of the metal layer 4b, a natural oxide film that spontaneously forms on the side wall of the soft metal layer 4b may be used instead of actively forming a film.
- the sidewall portion 4d is an indium oxide film generated by natural oxidation of In used for the soft metal layer 4b. The indium oxide film is quickly formed on the surface of In in the air to form a thin and strong film, and has the effect of chemically stabilizing In.
- the natural oxide film of In naturally generated as described above as the side wall portion 4d.
- an Ag thin film that is less ionized than In used in the soft metal layer 4b that is the main body portion of the bump 4 is formed on the bump top layer 4c. The structure facilitates the formation of a natural oxide film of In.
- the convex metal conductor bumps 2 are press-fitted into the metal conductor bumps 4 made of four kinds of materials, that is, the height matching layer 4a, the soft metal layer 4b, the top layer 4c, and the side wall 4d shown in FIG.
- An example of a schematic cross-sectional structure in which the state is enlarged is shown in FIG.
- the convex metallic conductor bumps 2 do not penetrate deeper than they hit the top of the height matching layer 4a.
- the thickness of the height matching layer 4a is about 50% with respect to the metallic conductor bump 4
- the thickness of the soft metal layer 4b is about 48% with respect to the entire thickness of the metallic conductor bump 4, and the top layer 4c.
- the thickness of the convex metallic conductor bump 2 is slightly thicker than that of the soft metal layer 4b, and is about 50% of the thickness of the metallic conductor bump 4 in this embodiment.
- the thickness of the convex metallic conductor bump 2 should be equal to or greater than the thickness of the soft metal layer 4b, and be in the range of 10 to 95% with respect to the total thickness of the metallic conductor bump 4. Is desirable.
- the soft metal layer 4b must be thinned as a result. There is a growing concern that the bonding interface between the shape metallic conductor bump 2 and the metallic conductor bump 4 becomes small and the bonding reliability is insufficient. On the contrary, when the thickness of the convex metallic conductor bump 2 exceeds 95% with respect to the entire thickness of the metallic conductor bump 4, the ratio of the soft metal layer 4 b to the entire metallic conductor bump 4 inevitably. Is increased, in other words, the proportion of the height matching layer 4a is decreased, and therefore, the tendency for the gap controllability between the semiconductor element substrate 1 and the semiconductor element substrate 3 to decrease is increased.
- the convex metallic conductor bump 2 As illustrated in FIG. 3, the convex metallic conductor bump 2 has a pointed tip, and the tip on the small diameter side is a top layer 4 c formed on the surface of the convex metallic conductor bump 4. It penetrates, is press-fitted into the soft metal layer 4b, and is joined in a state of abutting against the height matching layer 4a. On the other hand, the tip on the large-diameter side of the convex metallic conductor bump 2 is connected to the surface of the first semiconductor element substrate, which is omitted in FIG.
- the tip diameter on the large diameter side of the convex metallic conductor bump 2 is desirable to make the tip diameter on the large diameter side of the convex metallic conductor bump 2 larger than the thickness (height) of the convex metallic conductor bump 2. More specifically, the tip diameter on the large diameter side of the convex metallic conductor bump 2 is desirably about 200% or more with respect to the thickness (height) of the convex metallic conductor bump 2. . This is because, by setting such a diameter / thickness ratio, a simple manufacturing process can be adopted, and the cost can be reduced. In this embodiment, the tip diameter on the large diameter side of the convex metallic conductor bump 2 is 10 micrometers, and the thickness (height) of the convex metallic conductor bump 2 is 4.8 micrometers.
- the ratio of the diameter of the large-diameter side to the small-diameter side of the convex-shaped metallic conductor bump 2 is a numerical value that represents the sharpness of the tip of the convex-shaped metallic conductor bump 2.
- the tip of the convex metallic conductor bump 2 is pointed. Since specific specifications are employed in which the film thickness and material of the top layer 4c of the bump 4 and the soft metal layer 4b inside the bump 4 are limited, the tip of the conductor bump 2 does not need to be extremely sharp.
- the conductor bump 2 of the present embodiment has an axis substantially perpendicular to the semiconductor surface, and an angle 8 formed between the outer surface near the tip and a plane parallel to the semiconductor surface is about 35 to 55 degrees. It is made to be a range. If it is excessively sharp beyond 55 degrees, there is a higher risk of problems such as buckling of the bump tip during the manufacturing process. Conversely, at an obtuse angle of less than 35 degrees, the convex metallic conductor bump 4 There is a tendency that a large load is required in the penetration process of the top layer 4c formed on the surface and the press-fitting process into the soft metal layer 4b.
- the angle is not limited to the tip but strictly near the tip, and a minute region including the tip of the bump 4 may be a flat shape or a rounded shape parallel to the semiconductor element substrate.
- the convex metallic conductor bump 2 of the present invention is press-fitted into the soft metal layer 4b inside the convex metallic conductor bump 4 as described above, the material is higher in hardness than the soft metal layer 4b. It is necessary that buckling does not occur in the press-fitting process. From such a viewpoint, in the present invention, it is desirable to select a metal conductor having a shear strength of 25 GPa or more for the convex metallic conductor bump 2. More specifically, Au, Ag, Cu, Ni, NiCu alloy, CuSn alloy (speculum alloy), Ti, and the like.
- the height matching layer 4a in the convex metallic conductor bump 4 with which the tip of the metallic conductor bump 2 abuts can be easily deformed or buckled due to the abutting of the tip of the metallic conductor bump 2. It is desirable that this does not occur.
- the material of the height matching layer 4a is preferably selected from a conductor having a Mohs hardness of 0.5 or more higher than that of the metallic conductor bump 2.
- a nickel film (Mohs hardness 4.0) having a Mohs hardness 1.0 larger than the copper film (Mohs hardness 3.0) is employed.
- the hardness of the nickel film can be controlled by its manufacturing method, and the height matching layer 4a was produced using a plating method having a wide hardness control range (details of the manufacturing method of the height matching layer 4a will be described later).
- a method for controlling the film hardness using a plating method is as follows: an additive called a leveler or brightener is added to the plating solution to suppress unevenness on the surface of the plating film so that a smooth surface is obtained. good.
- an additive called a leveler or brightener is added to the plating solution to suppress unevenness on the surface of the plating film so that a smooth surface is obtained. good.
- the material of the conductor bump 2, the internal structure of the conductor bump 4, and the material, thickness, hardness, and shape of each constituent layer are finely defined, so that reliable bonding at low temperature and low load can be realized. .
- more than 1,000 bumps can be bonded together, and when semiconductor chips with low brittle fracture resistance such as SiC and GaN are laminated and bonded according to the specifications of the present embodiment, there is no chip destruction. We were able to join.
- FIG. 4 is a diagram showing a schematic cross-sectional structure for explaining a manufacturing method for producing the conductor bump 2 on the first semiconductor element substrate 1.
- FIG. 4A is a schematic diagram showing a cross-sectional structure of the first semiconductor element substrate 1 used in this example. Although the detailed structure is omitted here, at least one semiconductor circuit is formed on the first semiconductor element substrate 1, and the first surface of the first semiconductor element substrate 1 is external to each semiconductor circuit. An output terminal 6 is provided.
- a first uniform thickness conductor layer 7 is formed with a uniform thickness so as to completely cover the external output terminal 6 (FIG. 4B). Since this figure is only a schematic diagram, the detailed layer structure of the first uniform-thickness conductor layer 7 is not described, but the first uniform-thickness conductor layer 7 is a multilayer film for convenience of the manufacturing process. It does not matter.
- the uniform-thickness conductor layer 7 employs a two-layer film made of two kinds of materials, Cr and Cu, and in order to ensure film thickness uniformity, both layers are continuously formed using a sputtering method. Filmed.
- a Cr film having a thickness of 75 nanometers is used in order to ensure that the first semiconductor element substrate 1 and the first uniform thickness conductor layer 7 are in close contact with each other.
- other materials such as Ti and W are used.
- an adhesive film may be used instead.
- the Cu film of the first uniform thickness conductor layer 7 is formed so as to have a thickness of 4.9 micrometers.
- the first semiconductor element substrate 1 having the conductor bumps 2 is produced by selectively etching away the desired position of the first uniform thickness conductor layer 7 (FIG. 4C).
- a photosensitive resist is formed on the surface of the uniform-thickness conductor layer 7 in order to selectively remove the desired position of the uniform-thickness conductor layer 7, and a desired portion to be selectively removed by exposure and development. After the etching resist was removed, the remaining portion of the resist was used as an etching mask and treated with an etching solution for dissolving the uniform-thickness conductor layer 7.
- the photosensitive etching resist suitable for the present invention may be a material that can obtain a desired shape and resolution, so that it is not necessary to use a special material, but it can be formed with a film thickness of 10 micrometers or less.
- a resist is desirable. This is because when the film thickness exceeds 10 micrometers, the risk that the size of the resist opening width and the density of the opening affect the etching shape and the film thickness uniformity of the etching shape increases.
- a positive dry film resist having a film thickness of 2.3 ⁇ m is used, and an etching solution of a sulfuric acid-hydrogen peroxide mixture system is used to remove the Cu film having a thickness of 4.9 ⁇ m.
- the etching on the upper side proceeds faster than the etching on the lower side (the side in close contact with the substrate). Formed spontaneously.
- the bump 2 having a uniform inclination angle 8 in the surface could be formed.
- the remaining Cr film between the bumps 2 is removed by etching with an alkaline Cr etching solution, and finally the resist is peeled off, whereby the conductor bumps having sharp points are formed.
- the first semiconductor element substrate 1 in which 2 was formed at a desired location could be produced.
- FIG. 4 is omitted because it is a schematic structural diagram, but it is needless to point out that a 75 nm thick Cr film remains at the boundary between the conductor bump 2 and the semiconductor element substrate 1. .
- an antioxidant film may be formed on the surface of the conductor bump 2 in order to suppress surface oxidation that causes a decrease in the bonding property of the conductor bump 2 having a sharp tip.
- the conductor bump 2 is a precisely controlled fine-cone-shaped Cu, it is possible to form a film simply and at low cost, without affecting the bonding property, and An Sn plating film serving as an antioxidant film having a good surface slip was formed by a displacement plating method.
- a film other than Sn may be used as long as the anti-slip film has good surface slipperiness and low cost.
- Organic anti-oxidation coatings such as preflux and so-called OSP (Organic Solderability Preservative) have a good anti-oxidation effect but are insufficient in terms of surface slipping, and are therefore not preferred for application to the present invention. .
- the bump 2 having a sharp tip shape is manufactured by a wet etching method, so that the bump 2 having a uniform shape can be manufactured at low cost, and the shape cloth of the bump 2 is caused by nonuniformity. It was possible to suppress the decrease in bonding yield. Such yield reduction suppression exhibits a special effect in terms of manufacturing yield, manufacturing cost, and quality in the multi-layer laminated structure described later.
- FIG. 5 is a diagram showing a schematic cross-sectional structure for explaining a manufacturing method for producing the conductor bump 4 on the second semiconductor element substrate 3, and FIG. 5 (a) shows the second structure used in this embodiment.
- 2 is a schematic view showing a cross-sectional structure of a semiconductor element substrate 3.
- FIG. Although the detailed structure is omitted here, at least one semiconductor circuit is formed on the second semiconductor element substrate 3, and the first surface of the second semiconductor element substrate 3 is external to each semiconductor circuit.
- An output terminal 9 is provided.
- the second uniform-thickness conductor layer 10 is formed with a uniform thickness so as to completely cover the external output terminal 9 (FIG. 5 ( b)).
- the second uniform-thickness conductor layer 10 is a multilayer film for convenience of the manufacturing process. It does not matter.
- a multilayer structure composed of two kinds of materials, Cr and Cu, is employed as the uniform-thickness conductor layer 10, and continuous film formation is performed by a sputtering method in order to ensure film thickness uniformity.
- the second uniform-thickness conductor layer 10 is a conductor film for the plating base used to produce the bumps 4 on the first surface of the second semiconductor element substrate 3, so that the plating step It is sufficient to have a film thickness that can ensure the adhesion and current density distribution required for the above.
- a 75 nm thick Cr film was used as the adhesion film
- a 500 nm thick Cu film was used as the conductor film.
- a conductor bump 4 is formed at a desired position of the second uniform film thickness conductor layer 10 (FIG. 5C).
- a photosensitive resist is formed on the surface of the uniform-thickness conductor layer 10 in order to selectively grow a conductor structure that selectively becomes bumps 4 at desired positions of the uniform-thickness conductor layer 10.
- a predetermined exposure and development process is performed on the photosensitive resist to remove the resist at a desired portion, and then a conductor to be the bump 4 is grown by plating using the remaining portion of the resist as a plating resist mask.
- the metallic conductor bump 4 provided on the second semiconductor element substrate 3 uses a composite structure made of at least three kinds of materials.
- a three-layer continuous plating technique of the height matching layer 4a, the soft metal layer 4b, and the top layer 4c is applied, and about 4 micron is applied.
- the height matching layer 4a has a metric thickness
- the soft metal layer 4b has a thickness of about 3.8 micrometers
- the top layer 4c has a thickness of 0.05 to 0.40 micrometers.
- the photosensitive plating resist suitable for the present invention may be any material that can obtain a desired shape and resolution, so that it is not necessary to use a special material, but a film thickness of 10 micrometers or more is 20 micrometers. It is desirable that the resist has a resolution of a certain degree. In this embodiment, such a resist is used by forming a film with a film thickness exceeding 10 ⁇ m. When the film thickness is less than 10 micrometers, the above-described height matching layer 4a (film thickness 4 micrometers), soft metal layer 4b (film thickness 3.8 micrometers), and top layer 4c (film thickness 0.05-0. This is because it becomes difficult to apply to 40-micrometer) three-layer continuous plating.
- a negative dry film resist having a thickness of 14.8 micrometers is used, and the height matching layer 4a having a thickness of 4 micrometers is plated with nickel sulfamate and a soft metal having a thickness of 3.8 micrometers.
- Indium sulfate-based acidic indium plating was applied to the layer 4b, and flash silver plating was applied to the top layer 4c. After performing a predetermined three-layer continuous plating process, resist removal and pattern separation were performed, whereby the second semiconductor element substrate 3 in which the conductor bumps 4 having a three-layer structure were formed at desired locations could be produced.
- FIG. 5 is omitted because it is a schematic structural diagram, but a 500 nm thick Cu conductor film and a 75 nm thick Cr film remain at the boundary between the conductor bump 4 and the semiconductor element substrate 3. There is no need to point it out again.
- FIG. 6 shows a bonding of the bumped semiconductor element substrate 1 manufactured based on the manufacturing method described with reference to FIG. 4 and the bumped semiconductor element substrate 3 manufactured based on the manufacturing method described using FIG. It is a schematic sectional drawing for demonstrating the process to do.
- the semiconductor element substrate 1 with the first bump and the semiconductor element substrate 3 with the second bump are arranged at the upper and lower opposing positions, and the bump positions are aligned with each other (FIG. 6A).
- the bump 2 provided on the first bumped semiconductor element substrate 1 is moved by relatively moving the first bumped semiconductor element substrate 1 and the second bumped semiconductor element substrate 3. Is press-fitted into the bumps 4 provided on the second bumped semiconductor element substrate 3.
- the first semiconductor element substrate 1 may be fixed and the second semiconductor element substrate 3 may be moved, in the present embodiment, the second bumped semiconductor element fixedly installed on the lower side
- the conductor bumps 2 with sharp tips provided on the surface of the first semiconductor element substrate 1 are changed into the second bumps. It was intended to press fit into the conductor bump 4 having a soft metal layer provided on the surface of the attached semiconductor element substrate 3.
- the first semiconductor element substrate 1 and the second semiconductor are disposed when the first semiconductor element substrate 1 is disposed on the upper side and the second semiconductor element substrate 3 is disposed on the lower side.
- a predetermined amount of the underfill material 5 to be filled in the gap portion between the element substrates 3 is weighed, the predetermined amount of the underfill material 5 is placed on the second semiconductor element substrate 3, and then the first A process of moving the semiconductor element substrate 1 and press-fitting it was adopted.
- the underfill material 5 is filled using a capillary phenomenon in which the gap between the semiconductor element substrates becomes a capillary.
- the height of the conductive bump 2 having a sharp tip formed on the surface of the first semiconductor element substrate 1 is the conductor bump containing the soft metal layer formed on the surface of the second semiconductor element substrate 3.
- the height of the bump 2 having a sharp tip is desirably in the range of 10 to 95% with respect to the total height of the soft metal layer-containing bump 4.
- the present invention has realized a chip laminated structure in which at least two semiconductor chips are laminated and joined.
- FIG. 7 is a schematic diagram for explaining another embodiment of the semiconductor device according to the present invention.
- a third semiconductor element substrate 12 having bumps on both the front and back surfaces is stacked in multiple stages and mounted on the package substrate 11. 1 shows a schematic cross-section of the structure of a semiconductor device.
- the first semiconductor in which the sharp bumps 2 are formed in the above-described Example 1. The element substrate 1 was diverted.
- the third semiconductor element substrate 12 of the present embodiment is manufactured by applying the bump 2 and bump 4 manufacturing method described in Example 1 above. Although a detailed description is omitted, first, the bump 2 having a sharp tip is formed on the first surface of the semiconductor element substrate 12, and a plating resist is formed on the entire first surface. Thereafter, the bumps 4 including the soft metal layer can be formed on the second surface of the semiconductor element substrate 12.
- the plating resist material formed on the entire surface of the first surface is different from the plating resist material for forming the bumps on the second surface. The occurrence of problems is suppressed.
- the semiconductor element substrate 12 used in the present embodiment is formed with wiring for ensuring electrical connection between the bumps formed on the front and back surfaces (not shown).
- a specific example of the wiring for ensuring electrical connection is a through-hole wiring that penetrates the semiconductor element substrate 12 in the plate thickness direction.
- the front and back surfaces are electrically connected using fine wiring formed on the side wall surface of the semiconductor element substrate 12.
Landscapes
- Wire Bonding (AREA)
Abstract
複数の半導体素子基板を多数のバンプを用いて電気的に最短接続する際に、低荷重にて常温接合する方法を提供する。 上下に配置した第1の半導体素子基板と第2の半導体素子基板とを凸形状金属性導体バンプを介して接合する際に、あらかじめその先端を尖らせておいた凸形状バンプを、軟性金属を内包するバンプに圧入接合する。軟性金属を内包するバンプは、頂部、側壁部、および軟性金属本体の少なくとも3種類の材質からなる複合構造とする。
Description
本発明は、少なくとも2段以上の半導体素子を積み重ねてなる半導体装置およびその製造方法に関し、半導体装置のバンプ電極構造およびバンプ電極の接合方法に関する。
電気電子機器には、近年、ますます高機能かつ高速な情報処理が求められるようになってきた。そこで、このようなニーズをタイムリーに実現することを目的に、複数個の半導体素子が組み合わせて使用される例が増え始めている。
複数個の半導体素子を組み合わせて使用する際に、それぞれの半導体素子の性能を最大限に引き出すには、一般的には、半導体素子間を電気的に接続する導体長を最小化することが望ましいと言われている。そこで、第1の半導体素子の上部に第2の半導体素子を積み重ねていわゆる3次元的な構造を構築して半導体素子間の最短接続を実現し、それによって各半導体素子の性能を最大限引き出そうとする試みが提案されている。
例えば、特開2006-210745号公報(特許文献1)では、上下2個の半導体チップ間を最短距離で接続するために、貫通孔を設けたインターポーザチップを上下の半導体チップ間に配置して、半導体チップ表面に設けた突起電極を貫通孔に圧接注入させた構造を提案している。
上記特許技術1においては、複数の半導体チップ間を3次元的に積み重ねて最短の配線長での接続を実現している。その際、上側に配置した半導体チップに設けた凸形状の外部接続端子を、下側に配置した半導体チップに設けた凹形状の外部接続端子に圧接注入するわけであるが、その際、上下の半導体チップ間の電気的な接続を加熱せずに確実に実現するために、前記外部接続端子の金属を組成流動させる技術を採用している。
金属を組成流動させるためには、実用上は、半導体チップを加圧しながら超音波振動を付加する方法、いわゆる超音波ボンディング法が採られる。超音波ボンディング法では、半導体チップに設けた金属性バンプ(外部接続端子)をその金属の融点以下の温度で組成流動させるために荷重下での超音波印加を実施する。このような超音波ボンディング法では、一般に、そのボンディングツールの振動幅が最小でプラスマイナス10マイクロメートル程度は必要とされている。ボンディングツールの振幅幅がプラスマイナス10マイクロメートルを下回ると、金属性バンプの塑性変形量が小さくなり、その結果として、組成流動量も小さくなって外部接続端子同士の接触部で十分な接続断面積を確保することが難しくなるからである。ボンディングツールがプラスマイナス10マイクロメートルの振幅を持つように超音波を印加すると、金属バンプの位置変位が10マイクロメートル程度は発生することになり、そのようなバンプの変位は接合の位置精度を低下させて高位置精度の接合の歩留を下げる原因の1つとなったり、小径バンプの場合にはバンプの破断原因の1つとなったりする傾向がある。従って、狭ピッチで接続する用途、特に小径バンプで狭ピッチ接続する用途へ超音波ボンディング技術を適用する場合には改善の余地が大きい。
また、上述の通り、金属バンプを塑性流動させるためには、超音波に加えて加圧力を併用印加することが一般的に行われる。加圧力を最適化するためには、バンプは金属製であること、バンプ金属の弾性限界を越えて塑性変形させる荷重が印加される必要があること、などを鑑みる必要がある。超音波ボンディング技術においては、一般に、バンプ径にもよるが1バンプ当たり10グラム程度、少なくとも数グラム程度の押圧荷重を超音波振動と同時に印加する。従って、バンプ数が多い半導体チップへ適用する場合には、例えば具体例として500本を超える多数のバンプを有する半導体チップを接合するためには、半導体チップ全体としてはかなり大きな値の押圧荷重を印加することになる。上記特許文献1の技術においては、チップに貫通孔を設けているので、孔の開いた半導体チップ(通常、シリコンなどの脆性材料からなる)に対して大きな押圧荷重を印加することになり、半導体チップが脆性破壊する危険性があることは否定できない。また、孔の開いていない半導体チップであっても、脆性材料の加工工程において過大な押圧荷重を印加することは好ましい事とは言えない。特に、シリコン以外の化合物半導体、例えば、SiCやGaNなどの脆性破壊耐性が小さい半導体チップでは、チップの脆性破壊抑制の観点から、過大な押圧荷重を避ける必要性が高いことはいうまでもない。
上記外部接続端子として金属製バンプを形成する方法として、上記特許文献1では、Auワイヤを用いたボールボンディング法を用いている(上記特許文献1の段落0034参照)。ボールボンディング法を用いてバンプを形成する場合は、Auワイヤの先端を溶融してAuボール部を形成した後に、そのボール部をチップ表面の所望の電極パッド箇所に押し当てて超音波振動を印加しながら熱圧着し、Auワイヤからボール先端を切断するという一連の工程によってバンプが作られる。細径のAuワイヤ、例えば、径が20マイクロメートル以下の細径Auワイヤは取り扱いが難しいため需要が少なく、従って高価であるゆえ、小径バンプをボールボンディング法で作製すると高価とならざるを得ない。また、Auワイヤからボール先端を切断する際には、隣接するバンプとの間に隙間が必要なため、実用上は、狭ピッチバンプを実現するバンプレイアウトは外周1列に制限されている。したがって、逆にボールボンディング法を用いてフルグリッド配置でバンプ形成する場合には狭ピッチ配列をとり得ず、多数バンプを高密度で配置するという観点では改善の余地が有るといえる。
多数のAuバンプをフルグリッドかつ狭ピッチに配置できる方法としてめっきバンプ法が知られている。しかしながら、Auバンプはアンダーフィル材との接着性が乏しい場合が多く、その結果として、アンダーフィルとAuバンプとの界面に隙間が生じて絶縁信頼性低下を招きやすい傾向があるので、フルグリッドかつ狭ピッチに配置された多数バンプを用いて半導体チップを接合する用途に使用する場合には、一定の制限がある。
上述のような様々な観点から考えると、上記特許文献1の技術は、多数のバンプを有する半導体チップの3次元積層への適用は必ずしも有利とは言えない。
本願発明者は、上記公報に記載された技術の改善策を探った結果、下記のような構造・構成、手段を採る事によって良好な結果を得ることができ、本願発明に至った。
まず、本願発明にかかる半導体装置の1つの構造・構成は下記の通りである。第1の半導体素子基板の表面に形成した凸形状の金属性導体バンプと第2の半導体素子基板の表面に形成した凸形状の金属性導体バンプとを互いに接合させる。その際、前記第1の半導体素子基板の表面に形成した第1の凸形状金属性導体バンプは、あらかじめその先端を尖らせておく。一方、前記第2の半導体素子基板の表面に形成した第2の凸形状金属性導体バンプはその頂部、側壁部、および本体部の少なくとも3種類の材質からなる複合構造とし、その本体部は軟性金属とする。さらに、先端の尖った前記第1の凸形状金属性導体バンプの先端部分が前記第2の凸形状金属性導体バンプの本体部分である軟性金属層に圧入された構造とする。このような構造、構成により、半導体チップを積層してなるチップ積層構造体が実現できる。
本願発明にかかる半導体装置の別の1つの構造・構成として、上記構造・構成を応用して、半導体チップを多段に積層接合してなるチップ多段積層構造体を提供する。その際、半導体素子基板の第1の面には先端が尖った第1のバンプを有し、第2の面には頂部、側壁部、および軟性金属からなる本体部の少なくとも3種類の材質からなる複合構造となる第2のバンプを有した半導体素子基板を用いる。このような構造からなる両面バンプつき半導体素子基板を少なくとも3個以上用意し、第1の半導体素子基板の第1の面にあらかじめ形成されている先端が尖った第1-1のバンプと、第2の半導体素子基板の第2の面にあらかじめ形成されている軟性金属を含有する第2-2のバンプとを接合し、第2の半導体素子基板の第1の面にあらかじめ形成されている先端が尖った第2-1のバンプと、第3の半導体素子基板の第2の面にあらかじめ形成されている軟性金属を含有する第3-2のバンプとを接合する構造とする。このような構造を所望段数繰り返すことによって、所望段数の接合が為された構造および構成となり、所望段数の半導体チップを積層接合してなるチップ多段積層構造体を実現できる。
本願発明では、本願発明に掛かる上記半導体装置の製造方法もあわせて提供する。本願発明の提供する半導体装置の製造方法は下記の通りである。
まず始めに、第1の半導体素子基板表面に均一膜厚にて第1の金属導体層を形成し、その第1の均一膜厚金属導体膜の所望箇所を選択的に湿式エッチング法によって加工除去して第1のバンプ付き半導体素子基板を作製する。湿式エッチング法を用いて所望箇所を選択的に除去する際には、フォトリソグラフィーなどの方法が望ましい。一方、上記第1の半導体素子基板とは別に、第2の半導体素子基板を用意し、この表面にも均一膜厚にて第2の金属導体層膜を形成して、さらにその上に少なくとも2種類の導体からなる導体層膜(第3の導体層、第4の導体層)を連続成膜した後に、前記第2~第4の金属導体層膜の所望部分を残して選択的に除去することによって第2のバンプ付き半導体素子基板を作製する。第3の導体層および第4の導体層の形成方法は、エッチング法でもめっき法でも構わない。めっき法を採用する場合には、フォトリソグラフィー技術を使って選択的にめっき析出させる箇所のみに第3および第4の導体層を連続的に形成した後に、めっきの種膜となった第2の導体層膜の不要な箇所を取り除くことによって前記第2~第4の金属導体層膜の所望部分を残すことができる。
その次の段階で、前記第1のバンプつき半導体素子基板と前記第2のバンプ付き半導体素子基板とを互いの相対的な位置が上下となるように配置し、前記第1のバンプ付き半導体素子基板のバンプ位置と前記第2のバンプ付き半導体素子基板のバンプ位置とを整合させる。
さらに次の工程では、第1のバンプ付き半導体素子基板上に設けられたバンプが第2のバンプ付き半導体素子基板上に設けられたバンプに圧入されるように、前記第1のバンプ付き半導体素子基板と前記第2のバンプ付き半導体素子基板とが相対的に移動させる。
このような工程により、本願発明では少なくとも2個以上の半導体チップを積層接合してなるチップ積層構造体を実現するための製造方法を提供する。
本願発明の提供する技術によって得られる効果は下記の通りである。
3次元的に多段積層される複数の半導体チップ間を最短配線長で接続する熱圧着接合において、先端が尖ったバンプを軟性金属バンプへ圧入する構造としたことにより、従来と比べて低荷重で確実な接合が可能となる。
以下、本願発明を実施するための形態を図面に基づいて説明する。なお、図面を構成する各部品にはそれぞれ符号を付して説明を施すが、同一機能の場合には符号や説明を省略する場合がある。また、図中に示した各部品の寸法は実際の部品寸法を反映した縮尺には必ずしも一致していない場合がある。
本実施形態の半導体装置の断面概略構造を図1に示す。
第1の半導体素子基板1の表面には複数個の凸形状の金属性導体バンプ2が形成されており、第2の半導体素子基板3の表面には複数個の凸形状の金属性導体バンプ4が形成されている。第1の半導体素子基板1と第2の半導体素子基板3とはお互いにその表面を向かい合わせに配置され、第1の半導体素子基板1上に設けられた凸形状金属性導体バンプ2は第2の半導体素子基板3上に設けられた凸形状の金属性導体バンプ4に圧入されてそれぞれの凸形状の金属性導体バンプ2と4とを電気的に接続している。第1の半導体素子基板1と第2の半導体素子基板3との間のギャップ部には、金属性導体バンプの隙間を埋めるようにアンダーフィル材5が充填され、第1の半導体素子基板1と第2の半導体素子基板3とが分離しないように固定されている。アンダーフィル材5は、半導体素子基板1と第2の半導体素子基板3とを固定するだけではなく、金属性導体バンプ間の絶縁信頼性を確保し、また、そのアンダーフィル材5自身が有する応力分散作用によって接続信頼性の確保に寄与している。またアンダーフィル材5の熱収縮作用および硬化収縮作用によって、第1の半導体素子基板1上に設けられた金属性導体バンプ2と第2の半導体素子基板3上に設けられた金属性導体バンプ4との接合界面に適正な応力が作用し続ける構造となっている。
本願発明では、第2の半導体素子基板3上に設けられた金属性導体バンプ4は、少なくとも3種類以上の材質からなる複合構造体を使用する。本実施形態では、図2に示してあるとおり、高さ整合層4a、軟性金属層4b、頂部層4c、側壁部4dの4種類の材質からなる複合構造体を用いた。
本実施形態で採用した高さ整合層4aは、凸形状金属性導体バンプ2を凸形状金属性導体バンプ4に圧入する際に、その圧入深さを制御するための層である。本実施形態においては、高さ整合層4aを内包する導体バンプ4を用いたことにより、半導体素子基板1と半導体素子基板3との間のギャップが所望の値となるように精密に制御され、またその数値ばらつき範囲も制御できる。より具体的には、半導体素子基板1と半導体素子基板3との間のギャップ値のばらつき範囲は高さ整合層4aの厚みばらつき範囲とほぼ同じとなる。高さ整合層4aの厚みばらつきは、高さ整合層4a平均厚みのプラスマイナス10%以下となるように製造することは比較的容易であり、一般にそのような仕様で作製されるので、半導体素子基板1と半導体素子基板3との間のギャップ値のばらつき範囲をプラスマイナス10%以下に制御することは容易に実現される。高さ整合層4aの製造方法の詳細については後述するが、高さ整合層4aの製造方法を工夫すれば、ギャップ値のばらつき範囲を更に抑制できる。更に具体的に一例を示すなら、高さ整合層4aの平均厚みが5マイクロメートルの場合、半導体素子基板1と半導体素子基板3との間のギャップ値のばらつき範囲はプラスマイナス0.5マイクロメートル以下となるように制御される。
本実施形態では、上述のような高さ整合層4aを設けたことによって半導体素子基板間ギャップの精密制御を実現し、その結果として、アンダーフィル材5の充填工程における不具合発生の低減に成功した。半導体素子基板間ギャップを精密に制御できるようになったことにより、その所望のギャップ値において最適となるようなアンダーフィル充填条件を選択できたためであると考えている。一般に、半導体素子基板間のギャップが50マイクロメートル以下となるような積層実装構造においては、半導体素子基板間ギャップがアンダーフィル5の充填工程における流路抵抗の主要要因の1つとなる。従って、アンダーフィル充填工程における不具合発生を抑制するためには、本実施形態のように半導体素子基板間ギャップを精密に制御するための高さ整合層4aを設けることが望ましいわけである。逆に、高さ整合層4aを設けない場合には、半導体素子基板間ギャップの値を安定させるための別種の制御方法や製造方法を採らなければ、アンダーフィル5の充填工程における流路抵抗が安定しないことに起因してアンダーフィル充填不具合発生の危険性が高まる。
軟性金属層4bは金属性導体バンプ4の本体部分であり、金属性導体バンプ2が圧入されて、金属性導体バンプ2との間で接合界面を為す層となる。金属性導体バンプ2を圧入する工程において低荷重での圧入を実現するためには、軟性金属層4bに変形容易な導体を用いることが望ましい。変形容易な導体として多種多様な材料が知られているが、本願発明者は金属性導体バンプ2との確実な接合界面を形成するという観点から、導電性樹脂よりも金属材料あるいは合金材料が望ましいと判断した。さらに、さまざまな金属材料あるいは合金材料について、本願発明技術への適用可能性を検討し、ブリュネル硬度が100MPa以下となる金属性材料が望ましく、ブリュネル硬度が50MPa未満であれば特に好ましいという指針を得た。逆にブリュネル硬度が50MPa以上となると、金属性導体バンプ2を圧入する工程において必要な荷重が大きくなり、半導体素子の動作特性に影響が現れることがある。ブリュネル硬度が50MPa以下となる導体金属の具体例を挙げると、例えば、In(ブリュネル硬度=9MPa)、Na(ブリュネル硬度=0.7MPa)、Ag(ブリュネル硬度=25MPa)、Pb(ブリュネル硬度=38MPa)などが挙げられる。ちなみに、Snはブリュネル硬度=51MPaであるので、本願発明の軟性金属層4bとして最も好ましい導体金属の範疇には入らない。また、ブリュネル硬度が50MPa未満の幾つかの金属、例えば、Na(ブリュネル硬度=0.7MPa)は安全性の観点から実用的とは言えないし、環境的な観点で法的な規制が設けられているPb(ブリュネル硬度=38MPa)やPb含有導体はその実用性には制限が有る。こうした観点を総合的に鑑み、本実施形態では軟性金属層4bに最も好ましい材料として金属In(ブリュネル硬度=9MPa)を採用した。
金属性導体バンプ4のバンプ頂部にはバンプ頂部層4cが設けられており、金属性導体バンプ4の頂上部分の酸化を防止する膜となっている。このバンプ頂部層4cは凸形状金属性導体バンプ2を凸形状金属性導体バンプ4に圧入する際に破断される必要があるので、破断が容易な膜であることが望ましい。本願発明者は破断が容易ないくつかの材料について本願発明技術への適用可能性を検討した結果、シェア強度(Shear Modulus)が50GPa以下となる皮膜であれば凸形状金属性導体バンプ2を圧入する際に障害となりにくく、シェア強度が30GPa以下でかつ膜厚が1.0マイクロメータ以下であれば障害になることはほとんどないという指針を得た。製造のし易さ、酸化防止作用、導体抵抗を考慮すれば、本願発明のバンプ頂部層4cには金属の薄膜が望ましい。本実施形態においては、最も好ましい材料としてAg(Shear Modulus=30GPa)を採用し、その厚みを最大でも1.0マイクロメータ以下となるように制限した上で用いる。バンプ頂部層4cの膜厚が1.0マイクロメートルを越えて大きくなる場合、凸形状金属性導体バンプ2を圧入する工程において破断に必要な荷重が大きくなり、その結果として、半導体素子の動作特性に影響が現れることがある。本実施形態では、バンプ頂部層4cの膜厚0.05~0.40マイクロメートルの範囲で作製した。バンプ頂部層4cの膜厚が0.05マイクロメートルを下回ると、金属性導体バンプ4の酸化防止の作用が十分に得られない傾向が見られるためである。膜厚0.05~0.40マイクロメートルの範囲で作製されたバンプ頂部層4cを用いれば、凸形状金属性導体バンプ2の圧入時の破断には特段の問題は発生しない。また、バンプ頂部層4cの膜厚が厚ければ、バンプ頂部層4cの残骸となる破断断片が金属性導体バンプ2と金属性導体バンプ4との界面付近に生成することがあるが、本実施形態では膜厚0.05~0.40マイクロメートルの範囲で制限したため、残骸となる破断断片の発生はごく僅かである。また、僅かに発生する破断断片は、軟性金属層4bとして採用したInと反応してIn-Ag共晶(共晶温度141℃)となって軟性金属層4b内へ拡散するので、バンプ頂部層4cの残骸が金属性導体バンプ2と金属性導体バンプ4との接合性を損なうことはない。逆に、本実施形態においては、適切な膜厚(0.05~0.40マイクロメートル)のバンプ頂部層4cを用いたことにより、その断片がバンプ2の導体および導体バンプ4内部の高さ整合層4aの導体と合金化し、あるいはバンプ2の導体と導体バンプ4内部の高さ整合層4a導体との合金化反応を促進して、バンプ2とバンプ4との間の接合面を強化する作用があった。
金属性導体バンプ4には、更に、その側壁部分に側壁部4dが形成されている。側壁部4dはアンダーフィル材5との接着性を確保するための層であり、アンダーフィル材5との接着性が維持できる最小の厚みで構わない。従って、金属層4bの材質によっては、敢えて積極的に成膜せずに軟性金属層4bの側壁に自然生成する自然酸化膜を活用しても構わない。本実施形態においては、軟性金属層4bに使用したInの自然酸化によって生成した酸化インジウム膜を側壁部4dとした。酸化インジウム膜は空気中でInの表面に速やかに生成して薄くて強固な皮膜となり、Inを化学的に安定化させる作用がある。本実施形態では金属性導体バンプ4の本体部分にはInを使用しているので、上記のようにして自然に生成するInの自然酸化膜を側壁部4dとして使用することは好適である。なお、本実施形態においては、バンプ4の本体部分である軟性金属層4bに用いたInよりもイオン化しにくいAg薄膜をバンプ頂部層4cに形成してあるので、それらの間に発現する局部電池作用によってInの自然酸化膜ができやすい構成となっている。
上記および図2に示した高さ整合層4a、軟性金属層4b、頂部層4c、側壁部4dの4種類の材質からなる金属性導体バンプ4へ凸形状金属性導体バンプ2が圧入されている状態を拡大した概略断面構造の一例を図3に示す。凸形状金属性導体バンプ2は高さ整合層4aの上部に突き当った以上の深さには侵入しない。本実施形態では高さ整合層4aの厚みは金属性導体バンプ4に対して約50%、軟性金属層4bの厚みは金属性導体バンプ4全体の膜厚に対して約48%、頂部層4cの厚みは高さ整合層4aと軟性金属層4bの合計厚みに対して約2%とした。また、凸形状金属性導体バンプ2の厚みは軟性金属層4bよりも若干厚めとし、本実施形態では金属性導体バンプ4に対して約50%の厚みとした。高さ整合層4a、軟性金属層4b、凸形状金属性導体バンプ2のそれぞれの厚みに関して必ずしも本実施形態の数値にこだわる必要はないが、最も好ましい構成比の1例である。本願発明においては、凸形状金属性導体バンプ2の厚みは軟性金属層4bの膜厚と同等以上とし、かつ、金属性導体バンプ4全体の膜厚に対して10~95%の範囲とすることが望ましい。凸形状金属性導体バンプ2の厚みが金属性導体バンプ4全体の膜厚に対して10%未満の場合には、必然的に軟性金属層4bも薄くせざるを得ず、その結果として、凸形状金属性導体バンプ2と金属性導体バンプ4との接合界面が小さくなって接合信頼性が不足する懸念が高まる。逆に、凸形状金属性導体バンプ2の厚みが金属性導体バンプ4全体の膜厚に対して95%を超える場合には、必然的に軟性金属層4bが金属性導体バンプ4全体に占める割合が大きくなって、言い換えると高さ整合層4aの占める割合が小さくなるので、半導体素子基板1と半導体素子基板3との間のギャップ制御性が低下する傾向が高まる。
次に、凸形状金属性導体バンプ2について説明する。図3に例示されている通り、凸形状金属性導体バンプ2は先端が尖った形状となっていて、その小径側の先端が凸形状金属性導体バンプ4の表面に形成された頂部層4cを貫通して軟性金属層4bに圧入され、高さ整合層4aに突き当たった状態で接合されている。一方、凸形状金属性導体バンプ2の大径側の先端は、図3では省略されているが、第1の半導体素子基板の表面に繋がっている。
本願発明では、凸形状金属性導体バンプ2の大径側の先端径を凸形状金属性導体バンプ2の厚み(高さ)より大きくすることが望ましい。より具体的に例示すれば、凸形状金属性導体バンプ2の大径側の先端径は凸形状金属性導体バンプ2の厚み(高さ)に対して約200%程度あるいはそれ以上あることが望ましい。このような径/厚み比とすることによって、簡略な製造工程を採用でき、従って低コスト化が出来るからである。本実施形態においては、凸形状金属性導体バンプ2の大径側の先端径を10マイクロメートル、凸形状金属性導体バンプ2の厚み(高さ)を4.8マイクロメートルとした。凸形状金属性導体バンプ2の大径側と小径側の径の比は、言い換えると、凸形状金属性導体バンプ2の先端の尖り具合をあらわす数値である。凸形状金属性導体バンプ4の表面に形成された頂部層4cを低荷重で貫通させるためには、凸形状金属性導体バンプ2の先端が尖っていることが望ましいが、本願発明では金属性導体バンプ4の頂部層4cおよびバンプ4内部の軟性金属層4bの膜厚や材質に制限を設けた特定の仕様を採用しているので、導体バンプ2の先端が極端に尖っている必要はない。本実施形態の導体バンプ2は、その軸は半導体表面に略垂直であり、その先端付近の外表面が半導体表面に対して平行となる面との間で為す角8が約35~55度の範囲となるように作られている。55度を越えて過剰に尖っていると製造工程途中でバンプ先端が座屈するなどの不具合が発生する危険性が高まるし、逆に、35度に満たない鈍角では凸形状金属性導体バンプ4の表面に形成された頂部層4cの貫通および軟性金属層4bへの圧入工程で大きな荷重が必要になるという傾向が高まる。なお、上記角度にするのは、厳密に先端ではなく先端付近であればよく、バンプ4の先端を含む微小な領域を半導体素子基板に平行な平坦形状や丸みを帯びた形状にしてもよい。
本願発明の凸形状金属性導体バンプ2は、上述の通り、凸形状金属性導体バンプ4内部の軟性金属層4bへ圧入するので、軟性金属層4bと比べて高硬度な材料であって、例えば、圧入工程において座屈などが起こらないことが必要である。このような観点から、本願発明においては凸形状金属性導体バンプ2にはシェア強度(Shear Modulus)25GPa以上の金属導体を選択することが望ましい。より具体的には、Au、Ag、Cu、Ni、NiCu合金、CuSn合金(スペキュラム合金)、Tiなどである。本実施形態においては、軟性金属層4bのIn材への圧入容易性の観点に加えて、フォトリソグラフィを用いた高精度な加工が容易、良導電性、安価、などの観点を考慮して、銅(48GPa)を採用した。なお、シェア強度100GPaを越える材料の場合、高精度加工の困難さに加えて、バンプ製造過程でバンプ内部に発生する内部応力が大きくなり易いため、本願発明の金属性導体バンプ2としては必ずしも適切な材料とは言えないので、適用する前に事前の評価が必要である。
一方、金属性導体バンプ2の先端が突き当たる凸形状金属性導体バンプ4内部の高さ整合層4aとしては、金属性導体バンプ2の先端が突き当たったことによって容易に変形したり、座屈したりなどが起こらないことが望ましい。検討の結果、本願発明の構造では、金属性導体バンプ2よりもモース硬度が0.5以上大きい導体であれば、このような問題が発生する危険性を抑制できることがわかった。つまり、本願発明では高さ整合層4aの材質には、金属性導体バンプ2よりモース硬度が0.5以上大きい導体から選定することが望ましい。本実施形態においては銅膜(モース硬度3.0)よりもモース硬度が1.0大きいニッケル膜(モース硬度4.0)を採用した。なお、ニッケル膜はその製造方法によって硬度を制御できる場合があり、硬度の制御範囲が広いめっき法を用いて高さ整合層4aを作製した(高さ整合層4aの製造方法の詳細は後述)。めっき法を用いて皮膜硬度を制御する方法を具体的に挙げると、レベラーあるいはブライトナーと呼ばれる添加剤をめっき液に添加してめっき皮膜表面の凹凸を抑制して平滑面となるようにすれば良い。レベラーあるいはブライトナーと呼ばれる添加剤が添加されためっき液を用いてニッケルめっきを行うと、析出した皮膜は微細な結晶粒の集合体となっており、従って硬い皮膜となるのである。
上述のように、本願発明では導体バンプ2の材質、導体バンプ4の内部構造および各構成層の材質および厚み、硬度、形状を細かく規定したことにより、低温低荷重での確実な接合を実現できる。これにより、1、000本を超えるバンプを一括接合することが可能となり、また、本願実施形態の仕様にてSiCやGaNなどの脆性破壊耐性が小さい半導体チップを積層接合したところ、チップ破壊なしで接合できた。
次に図4~図6に基づいて製造方法の詳細を説明する。
図4は第1の半導体素子基板1に導体バンプ2を作製するための製造方法を説明するための断面概略構造を示す図である。図4(a)は本実施例で使用した第1の半導体素子基板1の断面構造を示す概略図である。ここでは詳細構造が省略されているが、第1の半導体素子基板1には少なくとも1個以上の半導体回路が形成され、第1の半導体素子基板1の第1の面には各半導体回路の外部出力端子6が設けられている。
まず始めにこの外部出力端子6を完全に覆うように均一膜厚にて第1の均一膜厚導体層7を形成する(図4(b))。この図はあくまでも概略図であるため、第1の均一膜厚導体層7の詳細な層構成を記載していないが、製造工程上の都合で第1の均一膜厚導体層7が多層膜であっても構わない。本実施形態においては、均一膜厚導体層7はCrとCuの2種類の材料からなる2層膜を採用し、膜厚均一性を確保するために2層いずれもスパッタ法を用いて連続成膜した。本実施形態では第1の半導体素子基板1と第1の均一膜厚導体層7とを確実に密着させるために75ナノメートル厚のCr膜を使用したが、他の材質、例えばTiやWなどの密着膜で代用しても良い。本実施形態では4.8マイクロメートル厚の金属性導体バンプ2を確保するために、第1の均一膜厚導体層7のCu膜は4.9マイクロメートル厚となるように成膜した。
次に、上記第1の均一膜厚導体層7の所望位置を選択的にエッチング除去することによって導体バンプ2を有する第1の半導体素子基板1を作製する(図4(c))。本実施形態では、均一膜厚導体層7の所望位置を選択的にエッチング除去するために、均一膜厚導体層7の表面に感光性レジストを成膜し、露光現像によって選択除去すべき所望箇所のエッチングレジストを除去した後に、残った部分のレジストをエッチングマスクとして均一膜厚導体層7を溶解するエッチング液で処理した。本願発明に好適な感光性のエッチングレジストは、所望の形状および解像度が得られる材料であれば良いので特殊な材料を使用する必要は無いが、膜厚10マイクロメートル以下の膜厚で成膜できるレジストであることが望ましい。膜厚が10マイクロメートルを越えると、レジスト開口幅の大小や開口部の粗密がエッチング形状やエッチング形状の膜厚均一性に影響する危険性が高まるからである。本実施形態においては、膜厚2.3マイクロメートルのポジ型ドライフィルムレジストを用い、4.9マイクロメートル厚のCu膜を除去するために硫酸-過酸化水素混合系のエッチング液を用いた。エッチング処理においては上部(レジストに密着している側)のエッチングは、下部(基板に密着している側)のエッチングよりも進み方が早い、いわゆるサイドエッチング現象が生じて先端が尖ったバンプが自発的に形成される。本実施形態においては、基板面内で均一なエッチング反応が進むように十分に注意を払ってエッチング処理したところ、面内で均一な傾斜角8を有するバンプ2が形成できた。本実施形態ではこの後、バンプ2をパターン分離するためにアルカリ性Crエッチング液にてバンプ2間に残っているCr膜をエッチング除去し、最後にレジストを剥離することによって、先端が尖った導体バンプ2が所望箇所に形成された第1の半導体素子基板1を作製できた。なお、図4はあくまでも概略構造図なので省略されているが、導体バンプ2と半導体素子基板1との境界部には75ナノメートル厚のCr膜が残存していることは改めて指摘するまでも無い。また、先端が尖った導体バンプ2の接合性低下の原因となる表面酸化を抑制するために、導体バンプ2の表面に酸化防止膜を成膜しても良い。本実施形態においては、導体バンプ2が精密に制御された形状の微細円錐形状のCuであることに着目して、簡便かつ低コストに成膜でき、かつ、接合性に影響を与えず、また、表面のすべり性のよい酸化防止膜となるSnめっき皮膜を置換めっき法にて形成した。表面のすべり性が良好で低コストな酸化防止膜であればSn以外の皮膜でも構わない。有機性の酸化防止皮膜、例えばプリフラックスやいわゆるOSP(Organic Solderability Preservative)は、酸化防止作用は良好であるが表面すべり性の観点で不十分であるため、本願発明への適用はあまり好ましくはない。
このように本実施形態においては、先端が尖った形状のバンプ2を湿式エッチング法で作製することによって均一形状のバンプ2の低コストな製造を可能にし、バンプ2の形状布不均一性に起因する接合歩留低下を抑制できた。このような歩留低下抑制は、後述する多段積層構造体においては、製造歩留、製造コスト、品質の観点で特段の効果を発揮する。
図5は第2の半導体素子基板3に導体バンプ4を作製するための製造方法を説明するための断面概略構造を示す図であり、図5(a)は本実施例で使用した第2の半導体素子基板3の断面構造を示す概略図である。ここでは詳細構造が省略されているが、第2の半導体素子基板3には少なくとも1個以上の半導体回路が形成され、第2の半導体素子基板3の第1の面には各半導体回路の外部出力端子9が設けられている。図4に示した第1の半導体素子基板1の場合と同様、この外部出力端子9を完全に覆い隠すように均一膜厚にて第2の均一膜厚導体層10を形成する(図5(b))。この図はあくまでも概略図であるため、第2の均一膜厚導体層10の詳細な層構成を記載していないが、製造工程上の都合で第2の均一膜厚導体層10が多層膜であっても構わない。本実施形態においては、均一膜厚導体層10としてCrとCuの2種類の材料からなる多層構造を採用し、膜厚均一性を確保するためにスパッタ法にて連続成膜した。本実施形態では、第2の均一膜厚導体層10は第2の半導体素子基板3の第1の面にバンプ4を作製するために使用するめっき下地のための導体膜となるので、めっき工程に要求される密着性と電流密度分布を確保できる膜厚があれば十分である。本実施形態においては、密着膜としては上記第1の半導体素子基板の場合と同様、75ナノメートル厚のCr膜を使用し、導体膜としては500ナノメートル厚のCu膜とした。
次に、上記第2の均一膜厚導体層10の所望位置に導体バンプ4を作成する(図5(c))。本実施形態では、均一膜厚導体層10の所望位置を選択的にバンプ4となる導体構造を選択的に成長させるために、均一膜厚導体層10の表面に感光性レジストを成膜する。この感光性レジストに対して所定の露光現像処理を施して所望箇所のレジストを除去した後に、残った部分のレジストをめっきレジストマスクとしてバンプ4となる導体をめっき成長させる。
上述の通り、第2の半導体素子基板3上に設けられた金属性導体バンプ4は、少なくとも3種類以上の材質からなる複合構造体を使用する。このような複雑な構造体を最小コスト、最短工程で作製するために、本実施形態では高さ整合層4a、軟性金属層4b、頂部層4cの3層連続めっき技術を適用し、約4マイクロメートル厚の高さ整合層4a、約3.8マイクロメートル厚の軟性金属層4b、0.05~0.40マイクロメートル厚の頂部層4cという構成とした。
本願発明に好適な感光性のめっきレジストは、所望の形状および解像度が得られる材料であれば良いので特殊な材料を使用する必要は無いが、膜厚10マイクロメートル以上の膜厚で20マイクロメートル程度の解像度が得られるレジストであることが望ましく、本実施形態ではそのようなレジストを少なくとも膜厚10マイクロメートルを越える膜厚で成膜して使用する。膜厚が10マイクロメートルを下回ると上述の高さ整合層4a(膜厚4マイクロメートル)、軟性金属層4b(膜厚3.8マイクロメートル)、頂部層4c(膜厚0.05~0.40マイクロメートル)の3層連続めっきへの適用が困難となるからである。本実施形態においては、膜厚14.8マイクロメートルのネガ型ドライフィルムレジストを用い、膜厚4マイクロメートルの高さ整合層4aにはスルファミン酸ニッケルめっき、膜厚3.8マイクロメートルの軟性金属層4bには硫酸インジウム系酸性インジウムめっき、頂部層4cにはフラッシュ銀めっきを適用した。所定の3層連続めっき処理を施した後、レジスト除去、パターン分離を行うことによって、3層構造を有する導体バンプ4が所望箇所に形成された第2の半導体素子基板3を作製できた。なお、本実施形態においては、パターン分離工程で500ナノメートル厚のCu導体膜および75ナノメートル厚のCr膜をエッチング除去する際には、酸性エッチング液を使用せず、必ずアルカリ性のエッチング液とすることが肝要であった。酸性エッチング液を使用すると軟性金属層4bへのダメージが生じるためである。なお、図5はあくまでも概略構造図なので省略されているが、導体バンプ4と半導体素子基板3との境界部には、500ナノメートル厚のCu導体膜および75ナノメートル厚のCr膜が残存していることは改めて指摘するまでも無い。
図6は、図4を用いて説明した製造方法に基づいて作製したバンプ付き半導体素子基板1と、図5を用いて説明した製造方法に基づいて作製したバンプつき半導体素子基板3とを、接合する工程を説明するための概略断面構造図である。
まず始めに、第1のバンプ付き半導体素子基板1と第2のバンプつき半導体素子基板3を上下の相対する位置に配置し、さらに、互いのバンプ位置を整合させる(図6(a))。
次の工程で、第1のバンプ付き半導体素子基板1と第2のバンプ付き半導体素子基板3とを相対的に移動することによって、第1のバンプ付き半導体素子基板1上に設けられたバンプ2を第2のバンプ付き半導体素子基板3上に設けられたバンプ4に圧入させる。第1の半導体素子基板1を固定しておいて第2の半導体素子基板3を移動しても構わないが、本実施形態においては、下側に固定設置されている第2のバンプ付き半導体素子基板3に対して、上側に配置した第1の半導体素子基板1を移動させることによって、第1の半導体素子基板1の表面に設けられている先端の尖った導体バンプ2が、第2のバンプ付き半導体素子基板3の表面に設けられている軟性金属層を有する導体バンプ4に圧入するように仕向けた。また、本実施形態においては、第1の半導体素子基板1を上側に、第2の半導体素子基板3を下側となるように配置した時点で、第1の半導体素子基板1と第2の半導体素子基板3の間のギャップ部分に充填させるべきアンダーフィル材5の所定量を量り採り、該所定量のアンダーフィル材5を第2の半導体素子基板3の上に載せ、しかる後に、第1の半導体素子基板1を移動して圧入接合するという工程を採用した。アンダーフィル材5は、第1の半導体素子基板1と第2の半導体素子基板3とを圧入接合して一体となった後に、半導体素子基板間のギャップが毛管となる毛管現象を使って充填する、いわゆるキャピラリー充填しても良いが、本願発明者の検討によると、第2の半導体素子基板3に先に載せてから圧入接合するという手順を取ったほうがボイド発生率が低減しやすい傾向があった。本実施形態においては、この検討結果を考慮して、圧入接合工程に先立ってアンダーフィルを載せる工程を採用した。
なお、第1の半導体素子基板1の表面に形成した先端部の尖った導体バンプ2の高さは、前記第2の半導体素子基板3の表面に形成してある軟性金属層を内包する導体バンプ4の高さよりも低めが望ましく、先端が尖ったバンプ2の高さは、軟性金属層内包バンプ4の全体高さに対して10~95%の範囲に入っていることが望ましい。このように先端の尖ったバンプ2の高さを軟性金属層内包バンプ4の高さより低くすることにより、第2の半導体素子基板3の半導体素子へのダメージを最小限に抑制できる。
図4~図6を用いて説明したような工程を用いることにより、本願発明では少なくとも2個以上の半導体チップを積層接合してなるチップ積層構造体を実現できた。
図7は本願発明にかかる半導体装置の別の1実施形態を説明するための概略図であり、表裏両面にバンプを有する第3の半導体素子基板12を多段積層してパッケージ基板11上に実装した半導体装置の構造概略断面を示している。なお、この構造では積層最上段となる半導体素子基板には片面のみにバンプが形成されていれば良いので、本実施形態では上記実施例1において先の尖ったバンプ2を形成した第1の半導体素子基板1を流用した。
本実施形態の第3の半導体素子基板12は、上述の実施例1に記載したバンプ2およびバンプ4の製造方法を応用して作製する。詳細な説明は省略するが、まず、先端が尖った形状となっているバンプ2を半導体素子基板12の第1の面に形成し、その第1の面の全面にめっきレジストを成膜し、しかる後に、半導体素子基板12の第2の面に軟性金属層を内包するバンプ4を形成するという工程によって作製できる。なお、本実施形態では、第1の面の全面に成膜されるめっきレジスト材料は、第2の面のバンプ形成のためのめっきレジスト材料とは異なる材料を使用することによって、製造工程途中での不具合発生を抑制している。
本実施形態で使用する半導体素子基板12には、その表裏に形成されたバンプ間の電気的な接続を確保するための配線が形成されている(図示せず)。電気的な接続を確保するための配線として具体的に一例を挙げれば、半導体素子基板12を板厚方向に貫通する貫通孔配線が挙げられる。本実施形態では、半導体素子基板12の側壁面に形成した微細配線を用いて表裏を電気的に接続した。必要配線本数が比較的少ない場合は、貫通孔配線を使って表裏接続するよりも側壁配線を使って接続する構造をとることによって製造コストを削減できる。
1・・・第1の半導体素子基板
2・・・第1の半導体素子基板上に形成した第1の凸形状金属性導体バンプ
3・・・第2の半導体素子基板
4・・・第2の半導体素子基板上に形成した第2の凸形状金属性導体バンプ
4a・・・第2の凸形状金属性導体バンプの部分構造の1つ
4b・・・第2の凸形状金属性導体バンプの別の部分構造の1つ
4c・・・第2の凸形状金属性導体バンプの更に別の部分構造の1つ
4d・・・第2の凸形状金属性導体バンプの更に別の部分構造の1つ
5・・・アンダーフィル材
6・・・第1の半導体素子基板上の半導体チップの外部出力端子
7・・・第1の半導体素子基板上に形成した均一膜厚導体層
8・・・バンプ2の傾斜角
9・・・第2の半導体素子基板上の半導体チップの外部出力端子
10・・・第2の半導体素子基板上に形成した均一膜厚導体層
11・・・パッケージ基板
12・・・第3の半導体素子基板。
2・・・第1の半導体素子基板上に形成した第1の凸形状金属性導体バンプ
3・・・第2の半導体素子基板
4・・・第2の半導体素子基板上に形成した第2の凸形状金属性導体バンプ
4a・・・第2の凸形状金属性導体バンプの部分構造の1つ
4b・・・第2の凸形状金属性導体バンプの別の部分構造の1つ
4c・・・第2の凸形状金属性導体バンプの更に別の部分構造の1つ
4d・・・第2の凸形状金属性導体バンプの更に別の部分構造の1つ
5・・・アンダーフィル材
6・・・第1の半導体素子基板上の半導体チップの外部出力端子
7・・・第1の半導体素子基板上に形成した均一膜厚導体層
8・・・バンプ2の傾斜角
9・・・第2の半導体素子基板上の半導体チップの外部出力端子
10・・・第2の半導体素子基板上に形成した均一膜厚導体層
11・・・パッケージ基板
12・・・第3の半導体素子基板。
Claims (17)
- 第1の半導体素子基板と、
第2の半導体素子基板とを備え、
前記第1の半導体素子基板と、第2の半導体素子基板とを接合してなる半導体装置であって、
前記第1の半導体素子基板は、その表面に形成した金属性導体の第1のバンプを有し、
前記第2の半導体素子基板は、その表面に形成した金属性導体の第2のバンプを有し、
前記第2のバンプの本体部は軟性金属層であって、
前記第1のバンプが、前記第2のバンプの本体部である軟性金属層に圧入された構造であることを特徴とする半導体装置。 - 請求項1において、
前記第2のバンプの軟性金属層は、ブリュネル硬度が50MPa以下であることを特徴とする半導体装置。 - 請求項2において、
前記第2のバンプの軟性金属層は、In層であることを特徴とする半導体装置。 - 請求項1において、
前記軟性金属層の頂部に酸化防止膜を備え、
前記酸化防止膜を備えた領域から、前記第1のバンプが前記第2のバンプに圧入されていることを特徴とする半導体装置。 - 請求項3において、
前記In層の頂部にAg膜を備え、
前記Ag膜を備えた領域から、前記第1のバンプが前記第2のバンプに圧入されていることを特徴とする半導体装置。 - 請求項4または請求項5において、
前記第2のバンプの表面であり、前記酸化防止膜または前記Ag膜を設けていない位置に、前記軟性金属層の酸化膜を備え、
前記第1の半導体素子基板と前記第2の半導体素子基板との間であり、前記酸化膜に接する位置に、樹脂を備えたことを特徴とする半導体装置。 - 請求項6において、
前記樹脂は、アンダーフィルであることを特徴とする半導体装置。 - 請求項1において、
前記第1のバンプの高さは、前記第2のバンプの高さの10%以上95%以下の範囲であることを特徴とする半導体装置。 - 請求項1において、
前記第1のバンプは、シェア硬度が50MPa以上であることを特徴とする半導体装置。 - 請求項9において、
前記第1のバンプは、Cuを主成分とすることを特徴とする半導体装置。 - 請求項1において、
前記第1のバンプは、先端付近の外表面が前記半導体基板の面と形成する角度が35~55度であることを特徴とする半導体装置。 - 基板と、
前記基板の一主面に形成された第1のバンプと、
前記一主面の反対の面に形成された第2のバンプとを備え、
前記第1のバンプは、シェア硬度が50MPa以上であり、
前記第2のバンプは、ブリュネル硬度が50MPa以下の軟性金属であることを特徴とする半導体素子基板。 - 請求項12において、
前記第一のバンプの主成分はCuであり、
前記第2のバンプの主成分はInであることを特徴とする半導体素子基板。 - 第1の半導体素子基板の備えた第1のバンプを、第2の半導体素子基板の備えた第2のバンプに、常温で圧入する工程を有し、
前記第2のバンプは、軟性金属であることを特徴とする半導体装置の製造方法。 - 請求項14において、
前記第1の半導体素子基板上に、前記第1のバンプを形成する工程と、
前記第2の半導体素子基板上に、前記第2のバンプを形成する工程とを有し、
前記第2のバンプを形成する工程は、
前記第2のバンプ本体を形成する工程と、
前記第2のバンプ本体上に、酸化防止膜を形成する工程と、
前記酸化防止膜を形成後、前記第2のバンプの表面を酸化させる工程とを有することを特徴とする半導体装置の製造方法。 - 請求項15において、
前記圧入する工程では、前記第1のバンプを前記酸化防止膜を通じて前記第2のバンプに圧入することを特徴とする半導体装置の製造方法。 - 請求項16において、
前記圧入する工程の後に、前記第1の半導体素子基板と前記第2の半導体素子基板との間であり、前記第2のバンプの酸化した表面に接する位置に、アンダーフィルを形成する工程を有することを特徴とする半導体装置の製造方法。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009138772A JP5486848B2 (ja) | 2009-06-10 | 2009-06-10 | 半導体装置およびその製造方法 |
| JP2009-138772 | 2009-06-10 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2010143369A1 true WO2010143369A1 (ja) | 2010-12-16 |
Family
ID=43308632
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2010/003580 Ceased WO2010143369A1 (ja) | 2009-06-10 | 2010-05-28 | 半導体装置およびその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| JP (1) | JP5486848B2 (ja) |
| WO (1) | WO2010143369A1 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012253110A (ja) * | 2011-06-01 | 2012-12-20 | Sumitomo Bakelite Co Ltd | 半導体装置および半導体装置の製造方法 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2971081B1 (fr) | 2011-02-02 | 2013-01-25 | Commissariat Energie Atomique | Procédé de fabrication de deux substrats relies par au moins une connexion mécanique et électriquement conductrice obtenue |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH025540A (ja) * | 1988-06-24 | 1990-01-10 | Nec Corp | バンプ電極結合の形成方法 |
| JP2001320012A (ja) * | 2000-05-08 | 2001-11-16 | Rohm Co Ltd | 半導体装置 |
| JP2006261264A (ja) * | 2005-03-16 | 2006-09-28 | Oki Electric Ind Co Ltd | チップの積層方法及びその方法を使用した半導体装置の製造方法 |
-
2009
- 2009-06-10 JP JP2009138772A patent/JP5486848B2/ja not_active Expired - Fee Related
-
2010
- 2010-05-28 WO PCT/JP2010/003580 patent/WO2010143369A1/ja not_active Ceased
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH025540A (ja) * | 1988-06-24 | 1990-01-10 | Nec Corp | バンプ電極結合の形成方法 |
| JP2001320012A (ja) * | 2000-05-08 | 2001-11-16 | Rohm Co Ltd | 半導体装置 |
| JP2006261264A (ja) * | 2005-03-16 | 2006-09-28 | Oki Electric Ind Co Ltd | チップの積層方法及びその方法を使用した半導体装置の製造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012253110A (ja) * | 2011-06-01 | 2012-12-20 | Sumitomo Bakelite Co Ltd | 半導体装置および半導体装置の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2010287640A (ja) | 2010-12-24 |
| JP5486848B2 (ja) | 2014-05-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5367914B2 (ja) | 配線基板およびその製造方法ならびに半導体装置 | |
| KR100443023B1 (ko) | 반도체 장치 및 반도체 모듈 | |
| JP2008153470A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP5117169B2 (ja) | 半導体装置 | |
| JP4686248B2 (ja) | 光半導体装置、及び光半導体装置製造方法 | |
| CN102668047A (zh) | 半导体装置 | |
| JP2024075666A (ja) | 貫通電極基板 | |
| JP5024348B2 (ja) | 基板の表面に樹脂絶縁膜のパターンを形成する方法及び半導体装置 | |
| JP2006114827A (ja) | 半導体装置 | |
| CN100594603C (zh) | 半导体器件及其制造方法 | |
| JP5486848B2 (ja) | 半導体装置およびその製造方法 | |
| US9196602B2 (en) | High power dielectric carrier with accurate die attach layer | |
| CN103280438B (zh) | 具有准确芯片附着层的大功率介电载体 | |
| JP5098902B2 (ja) | 電子部品 | |
| JP2003188209A (ja) | 半導体装置とその製造方法 | |
| CN101673717B (zh) | 半导体装置 | |
| JP2008166432A (ja) | クラックを生じにくい半田接合部、該半田接続部を備える回路基板などの電子部品、半導体装置、及び電子部品の製造方法 | |
| JP5282380B2 (ja) | 半導体装置およびその製造方法 | |
| JP3624080B2 (ja) | 半導体装置用補強材 | |
| JP4086771B2 (ja) | バンプ電極、バンプ電極製造方法及びバンプ電極接続構造 | |
| JP3470787B2 (ja) | 半導体素子用複合パッケージの製造方法 | |
| JP3565142B2 (ja) | 配線基板及びその製造方法、半導体装置、回路基板並びに電子機器 | |
| US20080210457A1 (en) | Tape carrier for semiconductor device and method for making same | |
| JP2017069366A (ja) | 半導体装置およびその製造方法 | |
| TW201011843A (en) | Wafer, method for manufacturing a chip and wire bonding structure |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 10785901 Country of ref document: EP Kind code of ref document: A1 |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 10785901 Country of ref document: EP Kind code of ref document: A1 |