JPH01110524U - - Google Patents
Info
- Publication number
- JPH01110524U JPH01110524U JP638688U JP638688U JPH01110524U JP H01110524 U JPH01110524 U JP H01110524U JP 638688 U JP638688 U JP 638688U JP 638688 U JP638688 U JP 638688U JP H01110524 U JPH01110524 U JP H01110524U
- Authority
- JP
- Japan
- Prior art keywords
- bias voltage
- transistor
- input
- pair
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Electronic Switches (AREA)
Description
第1図は本考案による一実施例の回路構成図、
第2図は入力インピーダンスの高いスイツチを複
数含んだ集積回路における本考案の他の実施例を
示す回路構成図である。第3図及び第4図は従来
の回路構成図、第5図は入力インピーダンスの高
いスイツチを複数含んだ集積回路の例を示す図で
ある。 A:バツフア回路。
第2図は入力インピーダンスの高いスイツチを複
数含んだ集積回路における本考案の他の実施例を
示す回路構成図である。第3図及び第4図は従来
の回路構成図、第5図は入力インピーダンスの高
いスイツチを複数含んだ集積回路の例を示す図で
ある。 A:バツフア回路。
Claims (1)
- 【実用新案登録請求の範囲】 1対のトランジスタのベースに入力されたバイ
アス電圧或いはアナログ入力信号のいずれを出力
させるかを切換えるアナログスイツチ回路におい
て、 バイアス電圧が入力されたトランジスタのベー
スとバイアス電圧印加端子間に、上記トランジス
タ対の一方のトランジスタに接続された回路と同
じ回路からなるバツフアを介挿してなることを特
徴とするアナログスイツチ回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1988006386U JPH0638492Y2 (ja) | 1988-01-21 | 1988-01-21 | アナログスイッチ回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP1988006386U JPH0638492Y2 (ja) | 1988-01-21 | 1988-01-21 | アナログスイッチ回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH01110524U true JPH01110524U (ja) | 1989-07-26 |
| JPH0638492Y2 JPH0638492Y2 (ja) | 1994-10-05 |
Family
ID=31210518
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP1988006386U Expired - Lifetime JPH0638492Y2 (ja) | 1988-01-21 | 1988-01-21 | アナログスイッチ回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0638492Y2 (ja) |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59112723A (ja) * | 1982-12-20 | 1984-06-29 | Hitachi Ltd | 半導体回路 |
| JPS62266917A (ja) * | 1986-05-14 | 1987-11-19 | Nec Corp | 半導体論理回路 |
-
1988
- 1988-01-21 JP JP1988006386U patent/JPH0638492Y2/ja not_active Expired - Lifetime
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59112723A (ja) * | 1982-12-20 | 1984-06-29 | Hitachi Ltd | 半導体回路 |
| JPS62266917A (ja) * | 1986-05-14 | 1987-11-19 | Nec Corp | 半導体論理回路 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0638492Y2 (ja) | 1994-10-05 |